• 제목/요약/키워드: Low power systems

검색결과 2,394건 처리시간 0.036초

임베디드 리눅스 환경에서 메모리 사용량에 근거한 에너지 효율적 디바이스 주파수 변경 기법 (Memory Usage Based Device Frequency Adjustment for an Embedded Linux System)

  • 장재현;박문주
    • 정보과학회 컴퓨팅의 실제 논문지
    • /
    • 제22권10호
    • /
    • pp.513-520
    • /
    • 2016
  • IoT 기기가 대중들에게 보급화 됨에 따라서 임베디드 시스템의 성능뿐만 아니라 소모하는 에너지에 관한 문제가 중요하게 대두되고 있다. 이는 특히 휴대용 임베디드 기기에서 더 중요한데, 휴대용 임베디드 기기들은 각 디바이스들이 가지고 있는 배터리를 통하여 전원을 얻기 때문에 얼마나 효율적으로 잘 사용하는지가 곧 시스템의 사용시간으로 귀결되기 때문이다. 본 논문에서는 임베디드 리눅스 시스템에서의 에너지 소모량을 줄이기 위하여 디바이스의 frequency를 조절해주는 주파수 변경 프레임 워크를 통하여 최고의 에너지 효율을 갖는 메모리 frequency를 찾고, 메모리 총 사용량을 통한 새로운 디바이스 주파수 변경 기법을 제안한다. 실험을 통해 본 논문에서 제안하는 정책은 이전의 정책과 비교하여 최악의 경우에도 나쁜 에너지 효율을 보이지 않으며 최대 18%의 에너지 감소율을 보였다.

순산소 연소 배출 입자 제거용 건식 전기집진장치 운전 특성 (Operational Characteristics of a Dry Electrostatic Precipitator for Removal of Particles from Oxy Fuel Combustion)

  • 김학준;한방우;오원석;황규동;김용진;홍정희
    • 대한기계학회논문집B
    • /
    • 제34권1호
    • /
    • pp.27-34
    • /
    • 2010
  • 본 연구에서는 순환방식의 1000 CMH급 전기집진장치 성능평가 시스템 구축하여, 대용량 순산소 연소 장치 없이 순산소 연소가스 모사 조건(고농도 $CO_2$ 조건)에서 엣지-평판형 전기집진장치를 방전극 형상, 집진판 간격, 유입속도, 가스조성 및 분진 입경에 따라 성능을 평가하였다. $CO_2$ 70% 조건에서 3 종 방전극에 대해 성능 비교를 한 결과, 방전극 편 면적이 넓은 방전극이 상대적으로 높은 포집효율을 나타내었다. 또한 유입속도가 감소할수록, 분진 입경이 증가할수록, 집진판 간격이 좁을수록 분진 집진 효율이 증가하였으나, $CO_2$ 농도가 증가할수록 효율이 감소하였다. 그러므로 $CO_2$ 농도가 높을 것으로 예상되는 순산소 연소 등 배기가스 조건에 적용되는 전기집진장치를 설계할 경우, 기존과 동일한 단위 가스 체적 당 코로나 전력 조건에서 집진장치 내부 유속을 줄이거나 집진판 간격을 좁히는 설계변화가 요구되며, 방전극의 경우 방전편 면적이 넓으면서 코로나 전류가 높은 방전극이 적용되야 할 것으로 판단된다.

3차원 구조를 이용한 저전력 FPGA 구조 (A Low Power FPGA Architecture using Three-dimensional Structure)

  • 김판기;이형표;김현필;전호윤;이용석
    • 한국정보과학회논문지:시스템및이론
    • /
    • 제34권12호
    • /
    • pp.656-664
    • /
    • 2007
  • Field-Programmable Gate Arrays는 사용자가 프로그램이 가능한 혁신적인 대규모 집적 회로이며 값싸고 빠르게 주문자가 원하는 VLSI 구현할 수 있는 장점을 가지고 있다. 그러나 특정 목적의 프로그램의 속도가 증가했을 때 FPGA가 연산하는 동안의 전력 소모와 연결선의 지연이 FPGA를 프로그램 하는데 중요한 문제점이 된다. 특히 기존 구조에서 사용되는 내부연결선이 전체 FPGA의 전력 중 65%를 소모한다. 이로 인하여 내부연결선이 전력 소모에 큰 영향을 주기 때문에 배선 시 연결선의 길이와 블록 간의 연결선을 줄임으로써 전력 소모를 줄일 수 있다. 배선 시 내부연결선을 줄이기 위한 방안으로 3차원 FPGA가 제안되었다. 하지만 구조의 복잡해짐으로써 오히려 스위치에서 물리적인 연결선들은 더욱 증가하고 스위치의 면적이 증가하는 문제점을 가지게 되었다. 본 논문에서는 복잡성을 낮추어서 물리적인 내부 연결선의 길이를 줄이고, 배선시의 연결선의 길이를 3차원 FPGA만큼 줄일 수 있는 FPGA구조를 제안한다. 그리고 ISE 의 FPGA Editor와 배선 시 길이를 예측하는 프로그램을 사용하여 Xilinx사의 Virtex II FPGA와 3D FPGA의 연결선 구성을 비교한다.

MIMO 통신 시스템을 위한 저전력 심볼 검출기 설계 연구 (Low Power Symbol Detector for MIMO Communication Systems)

  • 황유선;장수현;정윤호
    • 한국항행학회논문지
    • /
    • 제14권2호
    • /
    • pp.220-226
    • /
    • 2010
  • 본 논문에서는 2개의 송 수신 안테나를 갖는 MIMO 통신 시스템을 위한 저전력 심볼 검출기의 구조를 제안한다. 제안된 심볼 검출기는 MIMO 전송 기법 중 공간 다이버시티(spatial diversity, SD) 모드뿐 아니라 공간 다중화(spatial multiplexing, SM) 모드를 모두 지원하며, ML 수준의 성능을 제공한다. 또한, 연산 블록의 공유와 MIMO 모드에 따라 구분되는 클럭 신호를 사용하여 하드웨어의 전력 소모량을 크게 감소시켰다. 제안된 하드웨어 구조는 하드웨어 설계 언어 (HDL)을 이용하여 설계되었고, $0.13{\mu}m$ CMOS standard 셀 라이브러리를 사용하여 합성되었다. 전력 소모량은 Synopsys Power CompilerTM을 사용하여 측정되었고, 그 결과 기존의 설계 구조대비 제안된 구조의 경우 최대 85%까지의 평균 소모 전력을 감소시킬 수 있음을 확인할 수 있었다.

무선통신 송신시스템용 전력검출부 설계 (Design of Power Detection Block for Wireless Communication Transmitter Systems)

  • 황문수;구재진;안달;임종식
    • 한국산학기술학회논문지
    • /
    • 제8권5호
    • /
    • pp.1000-1006
    • /
    • 2007
  • 본 논문에서는 CDMA 단말기용 상향 대역에서 송신출력을 모니터링 하는 전력검출부 회로를 제시한다. 제안된 전력검출부는 출력 전력 추출을 위한 커플러와 추출된 전력을 모니터링 해주는 검출기 회로로 구성된다. 본 논문에서 사용된 커플러는 손실이 적고, 위아래로 둘러싼 접지금속면으로 인해 외부의 전계와 차단되어 안정적인 동작이 가능한 스트립라인 구조를 갖는다. 설계 주파수는 CDMA 상향 송신 대역인 824-849MHz이고, 스트립라인 커플러의 결합계수는 -20dB이다. 전력검출기 설계를 위해 회로가 간단하고 전력손실을 최소화하면서 고속 동작을 할 수 있는 쇼트키 장벽 다이오드가 사용되었다. 일반적인 다이오드의 비선형성에 의한 검파 출력의 선형성 개선과 낮은 입력레벨의 출력 전압 감도 특성을 개선하기 위해서 낮은 검출기 입력 레벨에서의 임피던스 매칭을 하였다. 다이오드 패키지의 기생 성분을 고려한 시뮬레이션을 수행한 결과로써 예측한 성능은 측정 결과와 잘 일치한다.

  • PDF

PLC-Based Smart grid Home Network System Design and Implementation using OPNET Simulation

  • Huh, Jun-Ho;Seo, Kyungryong
    • Journal of Multimedia Information System
    • /
    • 제1권2호
    • /
    • pp.111-118
    • /
    • 2014
  • The Smart grid refers to the technology that enables efficient usage of electric power by collecting information concerning the power usage and power lines grafting information and communications technology to onto power grids. There are Zigbee, PLC or IEEE 802.11 WLAN MAC as a core technology of the Smart grid, but in this paper, the discussion is focused on the PLC. The PLC is the technology that carries out data communications using power lines and put into practical use in the field of lights or home appliances control recently but PLC-applied communications between electronic devices are rarely seen. For the reason that the PLC uses high-voltage power lines and has a disadvantage of experiencing higher data loss rate caused by the noises produced by going through transformers, the technology is yet to be used in many areas. Nevertheless, the PLC has been studied widely recently in respect that it's the low-cost communication solution for the Smart Metering [1]. Moreover, this technology is emerging as a novel data communication method and discussed as an important technology lately due to the developments of the Smart grid systems and Internet of things (IoT). Thus, in this paper, the results obtained from designing and performing implementation scenario for the PLC-based Smart grid home network system were compared and analyzed with that of IEEE 802.11 WLAN MAC (the foundation technology at Jeju Smart grid Test bed)-based Smart grid home network. Thus, in this paper, OPNET 14.5 PL8, OSI 7 layer, PLC router nodes and PLC nodes had been used for the designing and implementation simulations of both systems. Additionally, QoS was not considered in order to guarantee that all the traffics would not have the same processing priority.

  • PDF

멀티프로세서상의 에너지 소모를 고려한 동적 전압 스케일링 및 전력 셧다운을 이용한 태스크 스케줄링 (Energy-Aware Task Scheduling for Multiprocessors using Dynamic Voltage Scaling and Power Shutdown)

  • 김현진;홍혜정;김홍식;강성호
    • 대한전자공학회논문지SD
    • /
    • 제46권7호
    • /
    • pp.22-28
    • /
    • 2009
  • 멀티프로세서가 임베디드 시스템에서 널리 쓰임에 따라 지원되는 전력 최소화 기법을 이용하여 태스크를 수행하기 위해 필요한 에너지의 소모량을 줄여야 할 필요성이 대두된다. 본 논문은 동적 전압 스케일링 및 전력 셧다운을 이용하여 에너지 소모를 최소화 하는 태스크 스케줄링 알고리즘을 멀티프로세서 환경을 위해 제안하였다. 제안된 알고리즘에서는 전력 셧다운시의 에너지 및 타이밍 오버헤드를 고려하여 반복적으로 태스크 할당 및 태스크 순서화를 수행한다. 제안된 반복적인 태스크 스케줄링을 통해 전체 에너지 소모를 줄이는 가장 좋은 해를 얻을 수 있었다. 전체 에너지 소모는 리니어 프로그래밍 모델 및 전력 셧다운의 임계 시간을 고려하여 계산되었다. 실제 어플리케이션으로부터 추출된 표준 태스크 그래프에 기반을 둔 실험 결과를 통해 하드웨어 자원 및 시간제한에 따른 에너지 소모 관계를 분석하였다. 실험 결과를 볼 때 제안된 알고리즘은 기존의 우선권 기반의 태스크 스케줄링에 대해서 의미 있는 성능 향상을 얻을 수 있었다.

Robust Sensorless Sliding Mode Flux Observer for DTC-SVM-based Drive with Inverter Nonlinearity Compensation

  • Aimad, Ahriche;Madjid, Kidouche;Mekhilef, Saad
    • Journal of Power Electronics
    • /
    • 제14권1호
    • /
    • pp.125-134
    • /
    • 2014
  • This paper presents a robust and speed-sensorless stator flux estimation for induction motor direct torque control. The proposed observer is based on sliding mode approach. Stator electrical equations are used in the rotor orientation reference frame to eliminate the observer dependence on rotor speed. Lyapunov's concept for systems stability is adopted to confine the observer gain. Furthermore, the sensitivity of the observer to parameter mismatch is recovered with an adaptation technique. The nonlinearities of the pulse width modulation voltage source inverter are estimated and compensated to enhance stability at low speeds. Therefore, a new method based on the model reference adaptive system is proposed. Simulation and experimental results are shown to verify the feasibility and effectiveness of the proposed algorithms.

Measurement and Analysis of Loss in Optical Directional Couplers

  • Leepila, R.;Jangsilp, R.;Noppanakeepong, S.
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2004년도 ICCAS
    • /
    • pp.484-487
    • /
    • 2004
  • Symmetric directional couplers are widely used in interferometers, switches, and various signal processing devices. Recently, several optical couplers using multimode fibers were reported, but these suffer from inefficient coupling of light into a branching fiber and/or low directivity. This paper presents the measurement and analysis of loss in the connection of optical fibers via the optical directional couplers. The functionality of the device is based on the principle that is symmetrical, the power in excited mode can be unambiguously directed into one of the output channel by varying and of its parameters. In this experiment, we measure the power of loss in the optical directional coupler at various radius of curvature. Before the measurement of loss in x-coupler, we polish the contact of the fiber surface in order that light can penetrate through another port. The results show that, when the radius of curvature is increased, the loss power is decreased and also approaches of the straight line case.

  • PDF

Motor drive control development: a new approach to learning and design

  • Porobic, Vlado;Ivanovic, Zoran;Adzic, Evgenije;Vekic, Marko;Celanovic, Nikola;Oh, Hyounglok
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2013년도 추계학술대회 논문집
    • /
    • pp.37-38
    • /
    • 2013
  • This paper presents an intuitive and powerful way to study and design motor drive control. The control of induction motors, as most widely used machines, is discussed. Thanks to ultra low latency and high fidelity Hardware-in-the-Loop systems, different aspects of up-to-date drive regulation are examined. A power stage, comprised of a grid voltage source, a rectifier, a VSC inverter and an induction motor, is emulated on the HIL platform in real time. A digital signal controller is plugged into the interface board and connected to the HIL emulation platform, without any hardware modifications. For motor control and power electronics applications, a dedicated Texas Instruments TMS320F2808 DSP is chosen. The same controller can drive an emulation platform and a real device with no modifications. Current and speed control loop test results are presented and discussed.

  • PDF