• 제목/요약/키워드: Low Cost Phase Shifter

검색결과 9건 처리시간 0.021초

Application of GaAs Discrete p-HEMTs in Low Cost Phase Shifters and QPSK Modulators

  • Kamenopolsky, Stanimir D.
    • ETRI Journal
    • /
    • 제26권4호
    • /
    • pp.307-314
    • /
    • 2004
  • The application of a discrete pseudomorphic high electron mobility transistor (p-HEMT) as a grounded switch allows for the development of low cost phase shifters and phase modulators operating in a Ku band. This fills the gap in the development of phase control devices comprising p-i-n diodes and microwave monolithic integrated circuits (MMICs). This paper describes a discrete p-HEMT characterization and modeling in switching mode as well as the development of a low-cost four-bit phase shifter and direct quadrature phase shift keying (QPSK) modulator. The developed devices operate in a Ku band with parameters comparable to commercially available MMIC counterparts. Both of them are CMOS compatible and have no power consumption. The parameters of the QPSK modulator are very close to the requirements of available standards for satellite earth stations.

  • PDF

균일 삽입 손실 특성을 갖는 반사형의 5-비트 디지털 위상 변위기 (Reflection-Type 5-bit Digital Phase Shifter with Constant Insertion Loss)

  • 고경석;최익권
    • 한국전자파학회논문지
    • /
    • 제13권6호
    • /
    • pp.582-589
    • /
    • 2002
  • 본 논문에서는 스위칭 소자인 beam lead 형태의 pin 다이오드대신에 저가인 증폭기용 HEMT를 스위칭소자로 하여 12 GHz 대역에서 동작하는 일정 삽입 손실의 5-비트 디지털 반사형 위상 변위기를 설계 및 제작한다. 기존의 이상적인 스위칭소자에 기초한 이론에 의해 설계할 때 필연적인 HEMT소자의 on, off시 큰 삽입손실차는 특정한 길이의 전송선로를 우선 스위칭 소자에 연결하여 HEMT소자의 on, off시 임피던스를 변환한 후 기존의 방식대로 설계하는 방법에 의해 제거할 쑤 있었다. 제작된 위상변위기는 설계 주파수인 12.2GHz - 12.7GHz 대역내 32단계의 스위칭 상태에서 삽입손실이 -4.5dB에서 -6dB 범위에 있으며 특히 전 단계에서 삽입 손실의 변화량이 1.5 dB 이내로 양호한 특성을 가져 본 논문에서 처음 시도한 임피던스 변환용 전송선에 의한 삽입 손실차 제거방법의 타당성을 확인할 수 있었다.

기판 집적 도파관을 이용한 아날로그 페라이트 위상 천이기 (Analog Ferrite Phase Shifter Using Substrate Integrated Waveguide)

  • 임명규;변진도;이해영
    • 한국전자파학회논문지
    • /
    • 제22권4호
    • /
    • pp.470-480
    • /
    • 2011
  • 기존의 수동 위상 배열 시스템에 사용되는 구형 도파관(rectangular waveguide)을 이용한 아날로그 페라이트 위상 천위기는 높은 전력 취급 능력을 갖는 반면에 무겁고 높은 제작 비용을 갖는다. 본 논문에서는 PCB 제작 공정을 이용하여 낮은 제작 비용으로 쉽게 제작이 가능한 기판 집적 도파관(SIW)을 이용한 아날로그 페라이트 위상 천위기를 제안한다. 본 제안 구조는 페라이트를 삽입할 부분의 유전체를 제거하고, 그 부분에 페라이트를 삽입하여 제작하였다. 측정 결과, 중심 주파수 14.05 GHz에서 최대 $5.1^{\circ}$/mm 위상 변화를 관찰하였으며, 12.9 dB 이하의 반사 손실의 변화를 관찰하였다. 본 제안 위상 천이기는 위상 배열 시스템의 경량화 및 저가격화에 중요한 역할을 할 수 있을 것으로 기대한다.

Coupled Line Phase Shifters and Its Equivalent Phase Delay Line for Compact Broadband Phased Array Antenna Applications

  • Han, Sang-Min;Kim, Young-Sik
    • Journal of electromagnetic engineering and science
    • /
    • 제3권1호
    • /
    • pp.62-66
    • /
    • 2003
  • Novel coupled line phase shifters and its equivalent phase delay line for compact broadband phased array antennas are proposed. These phase control circuits are designed to be less complex, small size and to use a less number of active devices. The phase shifter is able to control a 120$^{\circ}$ phase shift continuously, and the phase delay line for a reference phase has a fixed 60$^{\circ}$ shifted phase. Both have the low phase error of less than $\pm$3.5$^{\circ}$ and the low gain variations of less than 1 ㏈ within the 300 MHz bandwidth. These proposed circuits are adequate to form the efficient beam-forming networks with compactness, broadband, less complexity, and low cost.

간결한 위상 변위 회로를 갖는 소형 광대역 위상 배열 안테나 (Small Broadband Phased Array Antenna with Compact Phase-Shift Circuits)

  • 한상민;권구형;김영식
    • 한국전자파학회논문지
    • /
    • 제14권10호
    • /
    • pp.1071-1078
    • /
    • 2003
  • 본 논문에서는 IMT-2000 소형 기지국 시스템 응용을 위한 광대역 특성을 갖는 위상 배열 안테나 시스템의 평판형, 소형 구조를 설계 및 구현하였다. 저비용, 단순 설계의 빔 형성망을 구성하기 위해 두 가지 방법이 제안되었다. 첫번째로 연속적으로 위상을 조정할 수 있는 새로운 소형 광대역 위상 천이기를 병렬 결합선로를 이용하여 설계하였으며, 둘째로는 위상 배열 안테나에서 기준 위상을 갖는 위상 천이기를 대체할 수 있는 등가적인 위상 지연기를 제안하였다. 또한 광대역 시스템 구현을 위해 광대역 위상 천이기와 함께 광대역 특성을 갖는 와이드 슬랏 안테나를 단위 안테나로 설계하였다. 따라서 설계된 위상 배열 안테나 시스템은 낮은 복잡도와 적은 공정 비용에도 불구하고 소형, 광대역, 그리고 넓은 빔 틸팅 각도를 갖도록 설계되었다. 제작된 3${\times}$l 선형 위상 배열 안테나 시스템은 와이드 슬랏 안테나의 접지면으로 충분한 1.6 λ${\times}$ l.6 λ의 소형 구조로 구현되었으며, 실험 결과 IMT-2000 대역 내에서 15 dB 이하의 S$_{11}$을 보였고, E평면 방사 패턴에서 -29$^{\circ}$에서 +30$^{\circ}$의 빔 스캔 각도를 나타내었다.다.

Filterless and Sensorless Commutation Method for BLDC Motors

  • Rad, Shahin Mahdiyoun;Azizian, Mohammad Reza
    • Journal of Power Electronics
    • /
    • 제18권4호
    • /
    • pp.1086-1098
    • /
    • 2018
  • This study presents a new sensorless commutation method for brushless direct current motors to replace Hall sensor signals with virtual Hall signals. The importance of the proposed method lies in the simultaneous elimination of the phase shifter and the low-pass filters, which makes the method simple and cost-effective. The method removes high ripple switching noises from motor terminals, thereby decreasing motor losses. The proposed method utilizes unfiltered line voltages with notches caused by current commutation. Hence, specific sign signals are defined to compensate for the effects of commutation noise. The proposed method is free from phase delay that originates from low-pass filters. The method directly produces virtual Hall signals, and thus, it can be interfaced with low-cost commercial commutation integrated circuits based on Hall sensors. Simulation and experimental results show the effectiveness and validity of the proposed method.

유지 기능을 가지는 위상고정 루프를 이용한 40 Gb/s 클락 복원 모듈 설계 및 구현 (Design and Implementation of 40 Gb/s Clock Recovery Module Using a Phase-Locked Loop with hold function)

  • 박현;우동식;김진중;임상규;김강욱
    • 한국전자파학회:학술대회논문집
    • /
    • 한국전자파학회 2005년도 종합학술발표회 논문집 Vol.15 No.1
    • /
    • pp.191-196
    • /
    • 2005
  • A low-cost, high-performance 40 Gb/s clock recovery module using a phase-locked loop(PLL) for a 40 Gb/s optical receiver has been designed and implemented. It consists of a clock recovery circuit, a RF mixer and frequency discriminator for phase/frequency detection, a DR-VCO, a phase shifter, and a hold circuit. The recovered 40 GHz clock is synchronized with a stable 10 GHz DR-VCO. The clock stability and jitter characteristics of the implemented PLL-based clock recovery module has shown to significantly improve the performance of the conventional open-loop type clock recovery module with DR filter. The measured peak-to-peak RMS jitter is about 230 fs. When input signal is dropped, the 40 GHz clock is generated continuously by hold circuit. The implemented clock recovery module can be used as a low-cost and high-performance receiver module for 40 Gb/s commercial optical network.

  • PDF

위상 배열 안테나를 이용한 저출력의 레이더 개발 (The radar development of the low output using the phased array antenna)

  • 조대영;김정환;이명원;이주형;윤원상;임태호;고학림
    • 한국정보통신학회논문지
    • /
    • 제21권5호
    • /
    • pp.913-920
    • /
    • 2017
  • 본 개발에서는 위상 배열 안테나를 이용하여 전자적으로 빔을 회전하여 주변의 물표를 탐지할 수 있는 선박용 고정형 레이더를 제작하여 테스트하였다. 전자적인 회전 방식을 사용하는 고정형 레이더는 기존의 선박용 펄스 레이더의 문제점인 염분 및 해풍에 의한 부식과 회전축 마모문제를 해결할 수 있다. 또한 본 과제에서는 저출력 방식의 탐지방식인 FMCW 방식을 사용함으로써 고출력 레이더 사용으로 인한 인체에 대한 전파 피폭 문제와 마그네트론의 유지보수 비용 문제를 해결 할 수 있을 것으로 기대한다.

클락 유지 기능을 가지는 위상 고정 루프를 사용한 40 Gb/s 클락 복원 모듈 설계 및 구현 (Design and Implementation of a 40 Gb/s Clock Recovery Module Using a Phase-Locked Loop with the Clock-Hold Function)

  • 박현;우동식;김진중;임상규;김강욱
    • 한국전자파학회논문지
    • /
    • 제17권2호
    • /
    • pp.171-177
    • /
    • 2006
  • 클락 유지 기능을 가지는 저가의 고성능 40 Gb/s 클락 복원기를 위상 고정 루프를 적용하여 설계 및 제작하였다. 클락 복원기는 클락 추출기, RF 믹서, 주파수 판별기, 위상 변환기, 클락 유지 회로로 구성되어 있다. 추출된 40 GHz 클락은 10 GHz 유전체 공진 발진기와 위상이 동기된다. 위상 고정 루프를 사용한 클락 복원기는 기존의 유전체 공진 필터를 사용한 개방형 클락 복원기에 비해 클락의 안정성과 지터 특성이 크게 향상되었다. 측정된 지터의 실효치는 230 fs였다. 또한 입력 신호가 끊어질 경우, 유지 회로에 의해 연속적인 클락 유지가 가능하였다.