• 제목/요약/키워드: LG Electronic

검색결과 282건 처리시간 0.023초

Timing violation의 효율적인 수정을 위한 closure 방법의 제안 (A New Closure Method for Efficient Modification of Timing Violation)

  • 서영호;박성호;최현준;김동욱
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2007년도 하계종합학술대회 논문집
    • /
    • pp.317-318
    • /
    • 2007
  • In this paper, we propose an efficient timing closure methodology during physical implementation. Many types of slacks and closure solutions were introduced case-by-case. The major part of violations was managed by specified tools, but the exceptionally generated minor violation which was occurred through correlation error between tools was manually corrected by ASIC engineer. From the proposed method, we identified that the best effective method is to decrease the sum of intrinsic delay in case of setup time violation.

  • PDF

Gate Length Optimization for Minimum Forward Voltage Drop of IGBTs

  • Moon Jin-Woo;Park Dong-Wook;Choi Yearn-Ik;Chung Sang-Koo
    • KIEE International Transactions on Electrophysics and Applications
    • /
    • 제5C권6호
    • /
    • pp.246-250
    • /
    • 2005
  • The forward voltage drop of IGBT is studied numerically and analytically as a function of gate length. An analytical expression is presented for the first time for the surface potential variation along the channel layer under the gate of IGBT. The surface potential drop and the carrier density near the surface allow calculation of the forward voltage drop of IGBT analytically as a function of the gate length. The voltage-drop in the drift region near the gate decreases exponentially, whereas that on the surface increases linearly with increasing the gate length, the sum of which exhibits an optimum gate length, resulting in a minimum forward voltage drop. Based on the surface potential drop, a remodelling of the forward voltage drop of IGBT is also proposed.

RF Plasma Nitriding of AISI 304 Stainless Steel

  • Kim, Sun-Kyu;Yoo, Jung-Sik;Matthew P. Fewell
    • 한국표면공학회지
    • /
    • 제37권1호
    • /
    • pp.53-57
    • /
    • 2004
  • Austenitic stainless steel AISI 304 was nitrided in a low-pressure RF plasma using pure nitrogen. With a treatment of time of 4.0h at $400^{\circ}C$, the nitrogen-rich layer on the sample was $3\mu\textrm{m}$thick and had a hardness of approximately 4.4 times higher than that of untreated material. XRD data showed that as the process temperature rose from 350∼$450^{\circ}C$, the expanded austenite peaks became more prominent while the austenite peaks became weaker. Expanded austenite was transformed to ferrite and CrN at the treatment of$ 500^{\circ}C$. Langmuir probe measurements showed that electron density decreased above $450^{\circ}C$.

Development of the Dynamic Simulation Program of a Multi-Inverter Heat Pump under Frosting Conditions

  • Park Byung-Duck;Lee Joo-Dong;Chung Baik-Young
    • International Journal of Air-Conditioning and Refrigeration
    • /
    • 제12권3호
    • /
    • pp.113-122
    • /
    • 2004
  • In case of heat exchangers operating under frosting condition, the thermal resistance and the air-side pressure loss increase with a growth of frost layer. In this paper, a transient characteristic prediction model of the heat transfer for a multi-inverter heat pump with frosting on its surface was presented by taking into account the change of the fin efficiency due to the growth of the frost layer. This dynamic simulation program was developed for a basic air conditioning system composed of an evaporator, a condenser, a compressor, a linear electronic expansion valve, and a bypass circuit. The theoretical model was derived from measured heat transfer and mass transfer coefficients. We also considered that the heat transfer performance was only affected by the decrease of wind flow area. The calculated results were compared with the experimental results for frosting conditions.

정밀 전자총 부품 Aperture 성형공정 해석 및 설계 시스템 구축 (Analysis of a Process Sequence in Precision Press Forming of Aperture and Construction of Design System)

  • 변상규;허병우;강범수
    • 한국정밀공학회지
    • /
    • 제14권5호
    • /
    • pp.76-84
    • /
    • 1997
  • A process sequence in precision press forming of electrnic components is investigated by the finite element method. Aperture, a key component of electronic gun, is formed through a sequence of about 15 operation, among which the beading & bending, the first piercing, the first coining, and the second coining operations are expected to be most critical in view of industrial experts opinions. Thus, the analysis per- formed by a commercial code MARC focuses on the three operations, and comparisons are made between the results of the analysis and the measurements of experimental forming of the component.

  • PDF

저온 Poly-Si TFT 소자의 Hysteresis 특성 개선 (Improvement of Hysteresis Characteristics of Low Temperature Poly-Si TFTs)

  • 정훈주;조봉래;김병구
    • 한국정보전자통신기술학회논문지
    • /
    • 제2권1호
    • /
    • pp.3-9
    • /
    • 2009
  • AMOLED 디스플레이는 LCD에 비해 넓은 시야각, 빠른 응답 속도, 박막화의 용이성 등의 많은 장점들을 갖고 있으나 불균일한 TFT의 전기적 특성과 전원선의 전압 강하에 의한 휘도 불균일, 잔상 현상 및 수명 등과 같은 많은 문제점들이 있다. 이 중에서 본 논문에서는 구동 TFT 소자의 hysteresis 현상에 의해 발생하는 가역적 잔상 현상을 개선하고자 한다. TFT의 hysteresis 특성을 개선하기 위해 게이트 산화막 증착 전에 표면 처리 조건을 변경하였다. 게이트 산화막 증착 전에 실시한 자외선 및 수소 플라즈마 표면 처리는 게이트 산화막과 다결정 실리콘 박막 사이의 계면 trap 밀도를 $3.11{\times}10^{11}cm^{-2}$로 감소시켰고, hysteresis 레벨을 0.23 V로 줄였으며 출력 전류 변화율을 3.65 %로 감소시켰다. 자외선 및 수소 플라즈마 처리를 행함으로써 AMOLED 디스플레이의 가역적 잔상을 많이 개선할 수 있을 것으로 기대된다.

  • PDF

집적된 수동 소자 변동에 의한 RC 시상수 자동 보정 기법 (Automatic Tuning Architecture of RC Time-Constant due to the Variation of Integrated Passive Components)

  • 이성대;홍국태;장명준;정강민
    • 센서학회지
    • /
    • 제6권2호
    • /
    • pp.115-122
    • /
    • 1997
  • 집적된 수동소자의 변동에 의한 RC 시상수 변동을 보정하는 on-chip 자동 보정(tuning)회로를 제안된 적분레벨 근사화 기법을 이용하여 설계하였다. 이 방법은 기존의 이중경사 보정회로가 갖는 결점인 미발생 코드 존재와 오류코드 발생을 해결할 수 있으며, 보정코드가 정상적인 동작을 할 때는 고정되기 때문에 집적회로에서 처리되는 신호의 변조를 유발하지 않는다. 이 보정회로는 적분기와 간단한 A/D 변환기 및 디지탈 제어 회로로 구성되며, 집적회로내의 모든 커패시터는 커패시터 열로 대체된 후 설정된 RC 시상수를 유지하도록 보정회로에 의해서 프로그램 된다. 설계된 자동 보정회로에 의하여 ${\pm}50%$의 시상수 변동율을 갖는 집적 시스템의 RC 시상수 오차범위는 4비트 보정로드의 경우 $-9.74{\sim}+9.69%$로 측정되었다.

  • PDF

재투입이 존재하는 혼합흐름공정의 용량계획에 관한 시뮬레이션 연구 (A Simulation Study on Capacity Planning in Reentrant Hybrid Flowshops)

  • 이근철;홍정만;김정욱;최성훈
    • 한국시뮬레이션학회논문지
    • /
    • 제25권1호
    • /
    • pp.45-52
    • /
    • 2016
  • 본 연구에서는 재투입이 존재하는 혼합흐름공정의 용량계획 문제를 고려한다. 반도체, TFT-LCD와 같은 하이테크 전자 제품을 생산하는 제조시스템을 재투입이 존재하는 혼합흐름공정 형태의 제조시스템으로 볼 수 있다. 본 연구에서 고려하는 용량 계획 문제에서는 제조 시스템의 각 공정마다 장비의 대수를 결정하게 된다. 본 연구에서는 어떤 공정에서 장비를 추가적으로 필요로 하는지 또는 어떤 공정에서 장비의 감소가 요구되는지를 결정하는 기준을 제시한다. 고려하는 문제의 목적함수는 생산율의 최대화이며, 주어진 시스템에서의 생산율 값을 구하기 위해 재투입이 존재하는 혼합흐름공정을 다양하게 표현할 수 있는 시뮬레이션 모형을 개발하여 사용하였다. 제안 방법의 성능 검증을 위하여 계산실험을 수행하였고, 벤치마킹 방법과의 비교 실험을 위해서 시뮬레이션 모형을 사용하였다.

현금 인출기 디자인 개발 사례 연구 - (주) LG 전자 현금 인출기를 중심으로 - (A Study on Developing A Design of Cash Dispenser - With a Focus on LG Co. Cash Dispenser -)

  • 오성진
    • 디자인학연구
    • /
    • 제12권2호
    • /
    • pp.5-16
    • /
    • 1999
  • 근년에 들어. 신용거래 문화가 확산되는 한편 고객에 대한 한 차원 높은 서비스를 제공하며 업무의 효율성 재고라는 의미에서 은행 업무의 자동화는 더욱 빠르게 진행되고 있다. 예컨데 고객에 대한 현금 지불 처리의 자동화는 현재 계속 진행되어 업체간 경쟁이 심해지고 있는 것이 현실이다. 최근 들어 본격 BANKING AUTOMATION SYSTEM화를 추구하는 각 은행들은 보다 더 원활한 전산업무 화 질적으로 높은 고객 서비스를 위해 CASH DISPENSER 보급을 확대하고 있다. 따라서 CD를 제작하는 MAKER들도 선두주자로서의 M/S 확보를 위해 다각도로 CD 개발에 박차를 가하고 있다. 현금인출 자동화 기기인 CASH DISPENSER는 이제 일반화되어 기능의 다양화와 DESIGN이 COMPACT화해 가는 추세이다. 이러한 현 상황 하에서 실제로 CD 개발을 하였던 과정을 근거로 하여 보다 더 신뢰성 있고 편리하게 사용할 수 있는 CD DESIGN 제안을 사례 형식으로 살펴보았고 앞으로의 DESIGN 개발 방향을 제시해 보았다.

  • PDF

시청피로 저감형 S3D 영상 재생 시스템 구현 및 실시간 처리를 위한 알고리즘 연산량 분석 (Implementation of Stereoscopic 3D Video Player System Having Less Visual Fatigue and Its Computational Complexity Analysis for Real-Time Processing)

  • 이재성
    • 한국정보통신학회논문지
    • /
    • 제17권12호
    • /
    • pp.2865-2874
    • /
    • 2013
  • 최근 박스 오피스 상위권 작품들의 상당수가 Stereoscopic 3D 상영을 병행하고 있으며 삼성, LG 등 세계 유수 가전업체들이 3DTV 판촉에 열을 올리고 있다. 그러나 사람마다 양쪽 눈동자 간격이 다르고 시청 거리와 위치도 개인마다 다르다는 점을 무시한 채 동일한 양안 시차로 제작된 3D 컨텐츠를 시청하게 될 경우 실세계에서 느끼는 입체감과 커다란 괴리가 발생하게 되어 극심한 시각 피로와 두통을 유발하게 된다. 이를 해결하기 위해 본 논문에서는 양안 시차와 시청 거리를 반영하여 입체 컨텐츠를 실시간으로 보정, 재생하는 S3D 렌더링 시스템을 제안 및 구현하고 그 연산 복잡도를 분석한다. 분석 결과 Optical Flow 알고리즘 블록은 한 프레임당 수행 시간이 최대 732초에 이르러 반드시 하드웨어 가속기 형태로 전용칩화할 필요가 있음을 확인하였고 Warping 알고리즘 처리 블록도 프레임당 최대 5.7초의 시간이 필요해 HD급 또는 1080p Full HD 화면 재생을 위해서는 함께 전용칩화 할 필요가 있음을 확인하였다.