• 제목/요약/키워드: Interlacing

검색결과 95건 처리시간 0.035초

High Performance De-interlacing Algorithm Based on Region Adaptive Interpolation Filter

  • Yang, Yang;Chen, Xiangdong;Wang, Jin;Jeong, Jechang
    • 한국방송∙미디어공학회:학술대회논문집
    • /
    • 한국방송공학회 2011년도 추계학술대회
    • /
    • pp.200-203
    • /
    • 2011
  • In order to convert interlaced video into progressive scanning format, this paper proposed a high performance de-interlacing algorithm based on region adaptive interpolation filter design. Specifically, usage of the 6-tap filter is only for the most complex region, but for the smooth and regular edge region, much more correlated filter such as 2-tap or 4-tap filter should be used instead. According to the experimental results, the proposed algorithm has achieved noticeably good performance.

  • PDF

시공간 정보를 이용한 움직임 기반의 De-interlacing 기법 (A Motion-Adaptive De-interlacing Method using Temporal and Spatial Domain Information)

  • 심세훈;김용하;정제창
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2002년도 하계종합학술대회 논문집(4)
    • /
    • pp.9-12
    • /
    • 2002
  • In this Paper, we propose an efficient de-interlacing algorithm using temporal and spatial domain information. In the proposed scheme, motion estimation is performed same parity fields, i.e., if current field is even field, reference fields are previous even field and forward even field. And then motion vector refinement is performed to improve the accuracy of motion vectors. In the interpolating step, we use median filter to reduce the interpolation error caused by incorrect motion vector. Simulations conducted for various video sequences have shown the efficiency of the proposed interpolator with significant improvement over previous methods in terms of both PSNR and perceived image quality.

  • PDF

액정표시기 구동을 위한 다결정 실리콘 박막 트랜지스터 회로의 설계 및 기초소자 특성분석 (Design of Poly-Silicon Thin Film Transistor Circuits for Driving Liquid Crystal Display and Analysis of Characteristics of the Devices)

  • 허성회;한철희
    • 전자공학회논문지A
    • /
    • 제31A권3호
    • /
    • pp.39-46
    • /
    • 1994
  • CMOS LCD driving circuits using poly-Si TFT have been designed and basic blocks including test patterns have been fabricated. Column driver drives the pixels by block because polu-Si TFT can not operate at the speed of video signal. Row driver has mode selection circuit which can select a mode between interlacing mode and non-interlacing mode. Experimental results show shift register can operate at 1MHz colck frequency with 4pF load.

  • PDF

정교한 방향성을 고려한 디인터레이싱 알고리즘 (Fine Directional De-interlacing Algorithm)

  • 박상준;진순종;정제창
    • 한국통신학회논문지
    • /
    • 제32권3C호
    • /
    • pp.278-286
    • /
    • 2007
  • 본 논문에서는 비월 주사 영상을 순차 주사 영상으로 보간 하는데 사용되는 효율적인 디인터레이싱 알고리즘을 제안한다. 먼저 보간할 화소의 주변 화소들이 갖는 공간적 방향성의 경향을 구하고 구해진 경향에 맞게 소벨 연산을 적응적으로 적용하여 기울기 벡터를 구함으로써 정교한 에지의 방향을 구한다. 이렇게 구해진 정교한 에지 방향에 맞게 보간을 수행하므로 좀 더 선명하고 정확한 영상을 얻을 수 있다. 제안하는 알고리즘은 기존의 알고리즘에 비해 복잡도를 줄이는 동시에 정확한 에지 방향을 추출할 수 있다. 여러 가지 정지 영상에 대한 실험 결과는 제안하는 알고리즘의 객관적, 주관적 우수함을 증명한다.

개선된 ELA와 양방향 BMA기반의 움직임 보상을 이용한 재귀적 디인터레이싱 (A time recursive approach for do-interlacing using improved ELA and motion compensation based on hi-directional BMA)

  • 변승찬;변정문;김경환
    • 대한전자공학회논문지SP
    • /
    • 제41권5호
    • /
    • pp.87-97
    • /
    • 2004
  • 본 논문에서는 공간정보(spatial information)를 이용하는 개선된 ELA(edge based line average) 방법과 시간정보(temporal information)를 이용하는 움직임 보상(motion compensation) 방법 간의 가중합산을 통하여 비원주사 방식의 영상(interlaced image)을 순차주사 방식의 영상(progressive image)으로 변환하는 알고리즘을 제안한다. 이 때, 움직임 보상은 하드웨어 구현이 용이한 양방향 BMA(block matching algorithm)에 의해 이루어진다. 보다 높은 성능과 효율성을 갖기 위하여 앞선 단계에서 디인터레이싱 되어진 영상을 사용하는 재귀적 구조와 움직임 검출을 통한 움직임에 적응적인 처리과정을 거치게 된다. 또한, 가중변수를 통하여 선형 결합할 경우 그 결과값은 결합하는 값의 사이값만을 가질 수 있기 때문에 미디언 필터(median filter)를 사용하여 이를 보완한다. 이러한 접근은 각각의 디인터레이싱 방법이 갖고 있는 단점을 계산복잡도의 증가 없이 극복하여 보다 다양한 영상조건에서 정확하고 효율적인 디인터레이싱을 가능하게 해주며, 실시간 처리를 위한 하드웨어 구현을 용이하게 해준다.

개선된 YUV신호를 RGB신호로 변환하는 단일칩 설계에 관한 연구 (A Study on Simple chip Design that Convert Improved YUV signal to RGB signal)

  • 이치우;박상봉;진현준;박노경
    • 전기전자학회논문지
    • /
    • 제7권2호
    • /
    • pp.197-209
    • /
    • 2003
  • 현행 TV 신호는 HDTV나 컴퓨터 모니터에서 사용하는 encoding 기술과는 완전히 다르다. 다시 말하면 기존의 아날로그 TV에서는 Interlace 방식을 사용하는 반면 HDTV 및 컴퓨터 모니터에서는 Interlace 방식 대신 Progressive 방식을 사용한다. 따라서 Interlace 방식을 사용하는 미디어의 신호를 Progressive 방식을 사용하는 미디어에서 사용하기 위해서는 보간 알고리즘이 필요하다. 보간 알고리즘으로는 ELA(Edge-Based Line Average) 알고리즘이 보편적으로 사용된다. 본 논문에서는 ELA 알고리즘의 수평 및 수직 윤곽선 복원 단점을 개선시킨 ADI(Adaptive De-interlacing Interpolation) 알고리즘을 사용하여 Interlace 방식의 YUV 디지털 신호를 Progressive 방식의 RGB 디지털 신호로 변환시켜 주는 주사선 변환 ASIC 칩을 설계하였다. 설계 언어로는 VHDL이 사용되었다.

  • PDF

Newton 차분법을 이용한 개선된 디인터레이싱 연구 (A study on Improved De-Interlacing Applying Newton Difference Interpolation)

  • 백경훈
    • 문화기술의 융합
    • /
    • 제6권1호
    • /
    • pp.449-454
    • /
    • 2020
  • 본 논문에서는 하나의 필드만을 사용하여 비월 주사 영상을 순차 주사 영상으로 변환하는 개선된 디인터레이싱 방법을 제안한다. 먼저, 구하고자 하는 화소의 위와 아래 각각 5개 화소를 이용하여 세분화된 화소 사이의 값들을 Newton의 전향차분과 후향차분을 이용하여 구한다. 이렇게 얻어진 화소 사이의 값과 5개의 알려진 화소값들을 이용하여 구하고자하는 화소를 중심으로 위와 아래화소의 방향을 세분화하여 각각의 상관관계를 구한다. 구하고자 하는 화소에서의 에지의 방향성은 위와 아래 상관관계가 가장 최소가 되는 방향으로 예측한다. 구하고자 하는 화소값 결정은 예측된 방향에 따라 위와 아래 화소값의 평균값으로 결정한다. 모의실험 결과 기존의 제시된 여러 디인터레이싱 방법에 비해 엣지에서의 주관적 화질이 개선되었으며 또한 객관적 화질에 있어서 정량적으로 PSNR 계산결과 0.2~0.3dB정도의 화질개선이 이루어졌다.

가호조건에 따른 정련포의 물성변화 (The Mechanical Properties of Scoured Fabrics Under Various Conditions)

  • 박명수
    • 한국염색가공학회지
    • /
    • 제20권3호
    • /
    • pp.1-7
    • /
    • 2008
  • Three kinds of 135D/108F ITY were produced from raw yam 85D/72F + SDY 50D/36F with. interlacing pressure $1.5kg/cm^2$, $2.5kg/cm^2$, $3.5kg/cm^2$ respectively. 72 kinds of sized yams were manufactured from three ITYs by altering sizing speed, sizing temperature and sizing tension. The mechanical characteristics of 72 kinds of plain fabrics which were woven using the sized yam as a warp were analyzed after scouring. The initial modulus of scoured fabric responded sensitively to the sizing speed in high tension. The WT of scoured fabric recorded the. highest1n the conditions of sizing tension 30g, and air pressure $2.5kg/cm^2$ in interlacing treatment. When sizing temperature was high, the WT value appeared low, but when sizing speed was high, the WT value was much affected by air pressure in interlacing raw yam. The MIU value of fabric according to sizing tension variations increased up to sizing tension 40g, but decreased above it. The bulk density decreased up to sizing tension 30-40g, but increased above it. In addition, the bulk density decreased as sizing temperature increased.

동영상에서 신발 밑창 모델 인식을 위한 인터레이스 제거 및 블록 코드 생성 기법 (De-interlacing and Block Code Generation For Outsole Model Recognition In Moving Picture)

  • 김철기
    • 지능정보연구
    • /
    • 제12권1호
    • /
    • pp.33-41
    • /
    • 2006
  • 본 논문에서는 공장 자동화 시스템의 한 예로, 컨베이어 벨트로 흘러 들어오는 생산품을 모델별로 자동 인식하기 위한 방법을 제안하고 있다. 일반적으로 NTSC 방식의 카메라를 사용할 경우 움직이는 물체는 카메라 고유의 잔상이 발생하게 된다. 잔상이 존재하는 영상을 이용하여 효율적인 처리가 불가능하므로 적당한 후처리 방법이 요구된다. 이를 위하여 제안하는 인터레이스 제거 기법을 통하여 잔상을 제거하고, 이진화를 통하여 대략적 물체 영역을 판별한 후 물체를 에워싸는 직사각형 영역을 구한다. 그 후 윤곽선 검출을 거쳐 직사각형 영역을 블록별로 세분화한 후 각 블록별 화소수를 계산하여 평균을 중심으로 재분류한 후 모델 코드를 생성하여 모델 분류를 하였다. 실험결과 본 논문에서 제안하는 방법의 경우 기존의 방법보다 높은 분류 성공률을 나타내었다.

  • PDF

수평 및 수직 윤곽선을 개선한 적응 주사선 보간 알고리즘 및 구현에 관한 연구 (A study of the Implementation of Adaptive De-interlacing Algorithm with Improved Horizontal and Vertical Edges)

  • 권영재;박노경;문대철
    • 전기전자학회논문지
    • /
    • 제2권2호
    • /
    • pp.225-232
    • /
    • 1998
  • Currently NTSC, PAL, and SECOM are widely used for TV broadcasting systems. In Korea, NTSC has been used to reduce transmission bandwidth and broadband flickers using the Interlaced scanning method. Image data in the Interlaced scanning method require De-interlacing compensation for PC-based multimedia applications. The existing compensation algorithms such as ZOI, FOI, and ELA provieds simple computations and effective image compensation while the PSNR is low and horizontal and vertical edges are hardly detected. In this paper, the ADI(Adaptive De-Interlacing) algorithm that can increase PSNR and detect horizontal and vertical edges is proposed and a hardware system is implemented using three ACTEL 1020B FPGA chips. The system consists of the algorithm part implemented using two FPGAs and the memory control part implemented using rest one. Also the system operation is investigated for real time processing.

  • PDF