• 제목/요약/키워드: Implementation Phase

검색결과 1,238건 처리시간 0.021초

한국공학교육인증의 '프로그램 교육목표' 달성을 위한 평가 모형 개발 (Development of Evaluation Model for achieving the Program Educational Objectives in KEC2005)

  • 김명랑;윤우영;김복기
    • 공학교육연구
    • /
    • 제11권2호
    • /
    • pp.42-49
    • /
    • 2008
  • 한국공학교육인증원의 첫 번째 인증기준인 ‘프로그램 교육목표’는 두 번째 인증기준인 ‘프로그램 학습성과 및 평가’에 비해 용어로서의 익숙함은 있으나, 실제 실천 방안이나, 인증평가를 위한 준비에 대한 이해는 부족하였다. 심지어 용어의 익숙함으로 인해 오히려 인증기준에 적절하지 않고 측정 가능하지 않은 추상적인 어휘를 사용하여 교육목표를 설정하여 인증평가 시 부족사항으로 지적 받는 경우도 있었다. 본 연구는 인증에서 요구하는 성과중심과 수요자중심 교육의 철학을 만족하고, 교육프로그램의 지속적인 개선이 가능하도록 ‘프로그램 교육목표’에 대한 실천방안과 인증평가 준비에 대해 모형을 갖춰 제시하고자 한다. 본 모형은 ‘프로그램 교육목표’ 기준의 5가지 하위 세부기준을 분석하여 이들도 모두 만족할 수 있는 방안을 제시하였다. 그러므로 각 프로그램은 본 모형을 적절히 이용하여 자신들만의 특성화를 이룩할 수 있으며, 부차적으로 교육목표에 대한 인증평가도 무난히 준비할 수 있으리라 기대한다.

아키텍처에 기반한 컴포넌트 조립 시스템의 설계 및 구현 방법과 지원 도구의 개발 (A Method for Architecture-based Design and Implementation of Component Assembly and its Tool Support)

  • 이승연;권오천;신규상
    • 한국정보과학회논문지:소프트웨어및응용
    • /
    • 제30권9호
    • /
    • pp.812-820
    • /
    • 2003
  • 복잡한 응용 프로그램의 빠른 개발과 이의 용이한 유지 보수를 지원하기 위하여 재사용 가능 한 컴포넌트 기반 개발(CBD: Component-Based Development) 개념이 확산되고 있다. 이와 관련되어 EJB, COM, CCM 등과 같은 컴포넌트 모델에 대한 연구가 다양하게 진행되고 있으나, 컴포넌트의 궁극적 목표인 재사용 극대화의 입장에서, 아직까지 이미 개발된 컴포넌트들의 유연한 조립은 지원하지 못한다. 이를 해결하기 위해서는 제삼자에 의해 제공된 이질적인 컴포넌트들을 유연하게 재구성 및 조림할 수 있는 상위 레벨의 아키텍처가 필요하며 그러한 아키텍처를 기반으로 구현된 컴포넌트들이 조립되어야 한다. 본 논문은 제삼자에 의해 제공된 이질적인 컴포넌트들을 플러그 앤 플레이 방식으로 유연하게 재구성 및 조립할 수 있도록 아키텍처 기반의 컴포넌트 조립 시스템 설계 및 구현 방법을 제안하고 이를 지원하는 CASE 도구인 Cobalt Assembler를 소개한다.

의료영상의 JPEG2000 압축을 위한 저전력 DWT 프로세서의 설계 및 구현 (Design and Implementation of Low-Power DWT Processor for JPEG2000 Compression of Medical Images)

  • 장영범;이원상;유선국
    • 대한전기학회논문지:시스템및제어부문D
    • /
    • 제54권2호
    • /
    • pp.124-130
    • /
    • 2005
  • In this paper, low-power design and implementation techniques for DWT(Discrete Wavelet Transform) of the JPEG2000 compression are proposed. In DWT block of the JPEG2000, linear phase 9 tap and 7 tap filters are used. For low-power implementation of those filters, processor technique for DA(Distributed Arithmetic) filter and minimization technique for number of addition in CSD(Canonic Signed Digit) filter are utilized. Proposed filter structure consists of 3 blocks. In the first CSD coefficient block, every possible 4 bit CSD coefficients are calculated and stored. In second processor block, multiplication is done by MUX and addition processor in terms of the binary values of filter coefficient. Finally, in third block, multiplied values are output and stored in flip-flop train. For comparison of the implementation area and power dissipation, proposed and conventional structures are implemented by using Verilog-HDL coding. In simulation, it is shown that 53.1% of the implementation area can be reduced comparison with those of the conventional structure.

An Implementation Scheme for the Detection System of RFID Defective Tags Using LabVIEW OOP

  • Jung, Deok-Gil;Jung, Min-Po;Cho, Hyuk-Gyu;Lho, Young-Uhg
    • Journal of information and communication convergence engineering
    • /
    • 제9권1호
    • /
    • pp.21-26
    • /
    • 2011
  • In this paper, we suggest the object-oriented methodology for the design and implementation scheme for the program development in the application of control and instrumentation such as the detection system of RFID defective tags which needs the embedded programming. We apply the design methodology of UML in the system design phase, and suggest the implementation scheme of LabVIEW programs using LVOOP(LabVIEW Object Oriented Programming)in which make it possible to write the object-oriented programming. We design the class diagram and the sequence diagram using UML, and write the classes of LVOOP from the designed class diagram and the main VI from the sequence diagram, respectively. We show that it is possible to develop the embedded programs such as the RFID application through the implementation example of the detection system of RFID defective tags in this paper. And, we obtain the advantages based on the object-oriented design and implementation using the LVOOP approach such as the development of LabVIEW programs by adding the classes and the concept of object of the object-oriented language to LabVIEW.

저주파 위상 복원 알고리듬을 이용한 화자 위치 추적 시스템의 성능 개선과 구현 (An Enhancement of Speaker Location System Using the Low-frequency Phase Restoration Algorithm and Its Implementation)

  • 이학주;차일환;윤대희;이충용
    • 한국음향학회지
    • /
    • 제20권4호
    • /
    • pp.22-28
    • /
    • 2001
  • 본 논문에서는 마이크로폰 어레이를 통해 수신한 화자의 음성신호를 이용하여 추출된 공간정보를 통해 화자의 위치를 실시간으로 추적하는 알고리듬을 개선하고 이를 실시간으로 구현하였다. 기존의 대표적인 화자 위치 추정 알고리듬인 CPSP (Cross Power, Spectrum Phase) 함수는 상호 상관관계 (Cross Correlation)가 정규화 되어있는 형태를 갖는데, CPSP 함수의 최대값 인덱스로부터 화자의 공간정보인 TDOA(Time Difference Of Arrival)를 추출하게 된다. 그러나 CPSP함수를 이용한 공간정보 추정 알고리듬은 실내환경에서 심각하게 일어나는 반향신호에 대해서 취약한 단점을 갖고 있다. 본 논문에서 제안하는 저주파 위상 복원 알고리듬은 주파수 측면에서 반향신호가CPSP함수에 미치는 영향을 분석하여 반향으로 인하여 왜곡된 위상 성분을 복원함으로써 보다 신뢰도 있는 TDOA 추정을 가능하게 한다. 반향신호로 인한 CPSP의 위상은 저주파보다 고주파에서 심하게 왜곡되는데, 각각의 반향신호의 도달 시간을 기하학적 분포를 갖는 확률변수로 모델링하여 이를 수학적으로 증명하였다. 제안한 시스템의 성능분석을 위해 DSP를 이용한 실시간 시스템을 구현하여 기존 CPSP 알고리듬과 제안된 알고리듬을 적용한 시스템을 실제 환경에서 비교 실험을 수행한 결과 제안된 알고리듬을 적용한 시스템에서 약 15샘플 이상 TDOA 추정 오차가 줄어들고 있음을 확인하였다.

  • PDF

공조용 1마력급 2상 BLDC 팬모터의 설계 및 구현에 관한 연구 (A Study on the Design and Implementation of 2-phase BLDC Fan Motor with 1-horsepower Class for Air Conditioning)

  • 백수황
    • 한국전자통신학회논문지
    • /
    • 제13권4호
    • /
    • pp.757-764
    • /
    • 2018
  • 본 논문은 공조시스템에 사용되는 1마력급 2상 BLDC 팬모터의 설계 및 구현에 관하여 기술한다. 본 연구에서 구현한 BLDC 모터는 수명 및 내구성이 우수한 무정류자 모터방식이며 2상 전원에 의해 구동된다. 공조시스템에 사용되는 모터의 가장 중요한 목표사양은 정격운전점에서 높은 효율을 갖는 것이다. 이를 위해 BLDC 모터의 고정자 형상과 회전자 자석의 설계를 수행하고 구동을 위한 제어회로를 설계하였다. BLDC 모터는 모터부와 제어부 그리고 전원부가 일체화된 구조를 갖는다. BLDC 모터의 특성계산을 위해 유한요소해석을 사용하였으며 시제품의 제작 및 성능시험을 실시하여 설계결과의 적합성을 확인하였다.

CORDIC 알고리즘을 이용한 QPSK 디지털 수신기의 위상 복원 및 진폭보상방안 (A Phase Recovery and Amplitude Compensation Scheme for QPSK All Digital Receiver Using CORDIC Algorithm)

  • 서광남;김종훈
    • 한국통신학회논문지
    • /
    • 제35권12C호
    • /
    • pp.1029-1034
    • /
    • 2010
  • QPSK 디지털 수신기는 전송 경로 또는 송수신기 간의 클럭 차이에 의해 발생하는 위상 편차를 보정하기 위해 위상 복원 방안이 필요하다. 널리 사용되고 있는 디지털 Costas 위상 복원 루프는 입력신호의 주파수/위상 복원 성능이 입력 신호의 전력에 따라 달라지므로 별도의 자동 이득조정 (AGC) 루프가 필요하고, 이는 하드웨어 구현시 시스템의 복잡도와 사용 자원을 증가시킨다. 본 논문에서는 입력 전력에 관계없이 일정한 위상 보정 기능을 수행할 수 있으며 타이밍 복원을 위한 AGC를 동시에 제공할 수 있는 위상 보정 및 진폭 보상 방안을 제안하였다. 제안된 방안은 CORDIC 알고리즘을 사용하여 입력 신호의 위상 및 진폭 정보를 분리하여 각각 처리하며 시스템의 복장도 및 사용 자원을 대폭 절감할 수 있으며, C++ 및 Model Sim을 사용한 모의실험을 통해 본 논문에서 제안한 위상 복원 루프의 동작을 검증하였다.

이중 위상고정루프 구조를 갖는 PLDRO 설계 및 제작 (The Design and Implementation of PLDRO(Phase Locked Dielectric Resonator Oscillator) Using Dual Phase Lock Loop Structure)

  • 김현진;김용환;민준기;유형수;이형규;홍의석
    • 한국ITS학회 논문지
    • /
    • 제3권2호
    • /
    • pp.69-74
    • /
    • 2004
  • 본 논문에서는 MMC(Microwave Micro Cell)장비와 ITS용 무선장비에 사용될 수 있는 PLDRO를 설계하였다. 일반적인 PLDRO구조에 이중루프구조를 이용해 위상을 고정하였다. 제안된 이중루프구조 PLDRO의 측정결과 주파수 18.7GHz에서 0dBm의 출력레벨과 기준주파수에서 1kHz 떨어진 지점에서 -804Bc/Hz, 10kHz에서 -83dBc/Hz의 위상잡음 특성을 얻었다.

  • PDF

Minimize Reactive Power Losses of Dual Active Bridge Converters using Unified Dual Phase Shift Control

  • Wen, Huiqing;Su, Bin
    • Journal of Electrical Engineering and Technology
    • /
    • 제12권2호
    • /
    • pp.654-664
    • /
    • 2017
  • This paper proposed an unified dual-phase-shift (UDPS) control for dual active bridge (DAB) converters in order to improve efficiency for a wide output power range. Different operating modes of UDPS are characterized with respect to the reactive current distribution. The proposed UDPS has the same output power capability with conventional phase-shift (CPS) method. Furthermore, its implementation is simple since only the change of the leading phase-shift direction is required for different operating power range. The proposed UDPS control can minimize both the inductor rms current and the circulating reactive current for various voltage conversion ratios and load conditions. The optimal phase-shift pairs for two bridges of DAB converter are derived with respect to the comprehensive reactive power loss model, including the reactive components delivered from the load and back to the source. Simulation and experimental results are illustrated and explained with details. The effectiveness of the proposed method is verified in terms of reactive power losses minimization and efficiency improvement.

자속밀도 제어형 페라이트 도파관 변위기 설계 및 제작 (Design and Implementation of Flux-Driven Waveguide Ferrite Phase Shifters)

  • 김동석;박동철;이용희;김윤명
    • 한국전자파학회지:전자파기술
    • /
    • 제3권1호
    • /
    • pp.3-10
    • /
    • 1992
  • 트윈슬랩 모델 이론을 이용하여 자속밀도 제어형 페라이트 도파관 변위기를 설계 실험하였다. 설계 . 제작한 변위기의 측정 결과, 변위차는 이론적 계산치에 비해 8-9% 삭제 나타났다. Trans Tech사의 TT73-2200 페라이트플 이용한 변위기의 삽입손실과 VSWR은 통과대역 내에서 각각 0.45dB와 1.25이하로 만족할 만한 수준이었고, 임피던스 정합 변환기를 2단으로 사용한 경우에는 큰 삽입손실의 증가없이 대역폭을 현저히 증가시킬 수 있었다. TT73- 2900 페라이트플 사용한 변위기는 표준도파만 보다 높이가 낯아진 도파관플 사용하여 고차모드 발생을 억제시킴으로써 좋은 효과륜 얻을 수 있었다.

  • PDF