• 제목/요약/키워드: IEEE802.11b(WLAN)

검색결과 108건 처리시간 0.028초

고속 핸드오버를 위한 PFMIPv6와 무선랜의 효율적인 연동 방안 (An Efficient PFMIPv6 and WLAN Interworking Scheme for Fast Handover)

  • 박민지;민상원;김복기
    • 한국통신학회논문지
    • /
    • 제37권3B호
    • /
    • pp.174-180
    • /
    • 2012
  • 전 세계적으로 스마트폰 사용자가 급격히 증가하면서 이동단말에 대한 서비스 요구사항이 증대되고 있다. 하지만, 대표적인 무선 기술인 무선랜은 설계 초기에 이동 환경을 고려하지 않아 핸드오버에 따른 이동성 지원에 한계가 존재하는 문제점이 있다. 따라서 본 논문에서는 IEEE 802.11의 probe request 메시지와 authentication request 메시지를 활용하고 버퍼링 기법을 이용하여 PFMIPv6를 적용하는 방안을 제안한다. 그리고 제안한 방안의 시뮬레이션 및 성능 분석을 통해 핸드오버 지연시간과 FTP throughput의 면에서 성능이 향상됨을 확인하였다.

IEEE 802.11a/b/g 무선 랜을 위한 고속 AFC 기법의 CMOS LC VCO의 설계 (Design of CMOS LC VCO with Fast AFC Technique for IEEE 802.11a/b/g Wireless LANs)

  • 안태원;윤찬근;문용
    • 대한전자공학회논문지SD
    • /
    • 제43권9호
    • /
    • pp.17-22
    • /
    • 2006
  • 본 논문에서는 IEEE 802.11a/b/g 무선 랜을 위하여 고속 AFC 기법이 적용된 CMOS LC VCO의 설계를 다룬다. 1.8V $0.18{\mu}m$ CMOS 공정을 사용하였으며, 현재 국제적으로 표준화가 진행된 모든 무선 랜 응용에 적합하도록 인덕터 및 캐패시터를 스위칭하는 방법으로 5.8GHz 대역, 5.2GHz 대역 및 2.4GHz 대역에서 동작하도록 설계하였다. 또한 주파수-전압 특성을 선형화하기 위하여 최적화된 버랙터 바이어싱 기법을 사용하였으며, 필요로 하는 모든 대역에서 저잡음 특성을 유지하기 위하여 4비트 캐패시터 뱅크를 사용하고, 광대역 디지털 주파수 검출기를 이용한 고속 AFC 기법을 구현하여 그 동작을 확인하였다.

WLAN용 이중대역 브리지 패치 안테나설계 및 제작 (Design and Fabrication of Dual-Band Patch Antenna with Bridge for WLAN Applications)

  • 김갑기
    • 한국정보통신학회논문지
    • /
    • 제14권3호
    • /
    • pp.547-551
    • /
    • 2010
  • 본 논문에서는 4개의 브라지를 가진 두 개의 사각형 패치로IEEE 802.11b/g(2.4GHz)와 802.11a(5.7GHz)의 해석을 연구하였다. 5.7GHz 대역의 사각형 패치는PCB기판에 인쇄되어 있고, 4개의 브리지를 포함하는 2.4GHz 대역의 사각 형 패치를 연결하여 이중대역 안테나로 동작한다. 제안된 안테나는 간단한 구성으로 $50{\Omega}$의 동축케이블에 의해 급전된다. 설계 되어진 안테나의 기판의 유전율은 $\varepsilon_r$ = 3.27이며, 2.4GHz와 5.7GHz의 공진주파수를 갖는 두 개의 사각 패치를 4개의 브리지를 이용하여 연결함으로써 이중대역의 특성을 나타나게 하였다. 제안된 안테나는 무선랜의 2.4GHz와 5.7 GHz의 이중대역에서 -10dB이하의 입력대비 반사손실의 결과를 얻었다.

5.8GHz 대역 WLAN용 마이크로스트립 안테나 설계 (Design of the Microstrip antenna for 5.8GHz WLAN Application)

  • 조성식;임태균;주양로;김갑기
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2009년도 추계학술대회
    • /
    • pp.453-456
    • /
    • 2009
  • 본 논문에서는 IEEE 802.11a의 대역인 HyperLAN 5.GHz대역의 무선랜을 위한 소형 마이크로스트립 안테나를 설계하였다. 안테나의 크기를 소형으로 하기 위하여 CPW(Coplanar waveguide)-fed 안테나구조를 제안하였으며, 이 구조는 접지면과 패치가 한 면에 존재하게 된다. 제안된 안테나는 유전율이 4.3, 두께 1.5mm, 탄젠트 손실이 0.02인 FR-4 기판을 사용하여 설계하였으며, HyperLAN에서 지정한 5.725~5.825GHz대역에서 2이하의 정재파비를 만족하고 -10dB이하의 만족할 만한 입력대비 반사손실을 얻었다.

  • PDF

CSRR을 이용한 WLAN 대역 저지 특성 CPW 급전 광대역 안테나 설계 (Design of CPW-Fed Broadband Antenna Using the CSRR for WLAN Band Notched Characteristic)

  • 김장렬;이승우;김남;오병철
    • 한국전자파학회논문지
    • /
    • 제22권5호
    • /
    • pp.528-537
    • /
    • 2011
  • 본 논문에서는 CPW(Coplanar Waveguide) 구조와 대역 차단 특성을 갖는 CSRR(Complementary Split Ring Resonator)를 접지 면에 삽입하여 IEEE 802.11a(5.15~5.825 GHz) WLAN 대역이 저지된 광대역(Broadband) 안테나를 설계하고 제작하였다. 제안된 안테나의 크기는 $36{\times}60{\times}1.6\;mm^3$이며, 제작에 사용된 기판 의 두께는 1.6mm이고, 유전율이 4.4인 FR-4 기판을 사용하였다. 안테나 측정 결과, 반사 손실이 -10 dB 이하를 기준으로 2.03~10.78 GHz의 광대역 특성을 만족하였으며, 이때 VSWR${\leq}$2를 만족하였다. CSRR을 적용한 결과, 약 5.4 GHz 대역의 중심 주파수를 갖고, 4.917~6.017 GHz에서 대역 저지 특성이 나타나는 것을 확인하였다.

SRR을 이용한 WLAN 대역 저지용 UWB 안테나의 설계 및 제작 (Design and Fabrication of UWB Antenna Using the SRR for WLAN Band Rejection)

  • 조남이;김당오;김채영;최동묵
    • 한국전자파학회논문지
    • /
    • 제20권9호
    • /
    • pp.1014-1020
    • /
    • 2009
  • 본 논문에서는 대역 차단 성질을 갖는 SRR(Split Ring Resonator)을 이용하여 IEEE 802.1la($5.15{\sim}5.825\;GHz$) WLAN 대역이 저지된 UWB(Ultra Wide-band) 안테나를 설계하고 제작하였다. 설계 시는 CST사의 MWS(Micro-wave Studio)를 사용하였다. 제작 시는 Rogers 4003 기판을 사용하였으며, 기판의 두께는 0.8 mm이고, 상대 유전율은 3.38이다. 제작된 안테나의 측정 결과, UWB 통신 대역($3.1{\sim}10.6\;GHz$) 중에서 WLAN 대역이 제외된 나머지 대역에서의 반사 손실은 -10 dB이었고, 군 지연은 1 nsec 이하이었다. 그리고 무지향성 복사 패턴을 보였다.

802.11a/b/g WLAN용 이중대역 혼합기 설계에 관한 연구 (A Study on the Design of Dual-Band Mixer for WLAN 802.11a/b/g Applications)

  • 박욱기;고민호;강석엽;박효달
    • 한국전자파학회논문지
    • /
    • 제16권11호
    • /
    • pp.1106-1113
    • /
    • 2005
  • 본 논문에서는 단일 국부 발진기를 이용하여 IEEE 802.11a/b/g 표준의 두 대역 신호를 처리할 수 있는 이중 대역 혼합기를 설계 구현하여 기존 방식의 단점을 개선하였다. 기존 회로 구조는 두 대역을 처리하기 위해 각각 두 개의 국부 발진기와 혼합기를 사용함으로 인하여 구조의 복잡함과 큰 전력 손실이라는 단점을 가지고 있었다. 구현된 회로는 입력 RF 2.452/5.260 GHz에서 동일한 IF인 356 MHz로 하향 변환하였을 때 변환 손실은 각각 11.6 dB, 16.8 dB, IIP3(Input 3rd Intercept Point)는 각각 8.77 dBm, 12.5 dBm으로 측정되었으며, RF-LO 격리도는 각각 36 dB, 41 dB, LO-IF 격리도는 각각 50 dB 이상의 특성을 나타내었다.

개선된 정규화 최소합 알고리듬을 적용한 WiMAX/WLAN용 LDPC 복호기 (LDPC Decoder for WiMAX/WLAN using Improved Normalized Min-Sum Algorithm)

  • 서진호;신경욱
    • 한국정보통신학회논문지
    • /
    • 제18권4호
    • /
    • pp.876-884
    • /
    • 2014
  • 본 논문에서는 개선된 정규화 최소합(improved normalized min-sum) 복호 알고리듬을 적용한 LDPC 복호기를 설계하였다. 설계된 LDPC 복호기는 IEEE 802.16e 모바일 WiMAX 표준의 19가지 블록길이(576~2304)에 따른 6가지 부호율(1/2, 2/3A, 2/3B, 3/4A, 3/4B, 5/6)과 IEEE 802.11n 무선 랜 표준의 3가지 블록길이(648, 1296, 1944)에 따른 4가지 부호율(1/2, 2/3, 3/4, 5/6)을 지원한다. INMS 복호 알고리듬과 SM(sign-magnitude) 수체계 연산을 기반으로 하는 DFU(decoding function unit)을 구현하여 하드웨어 복잡도와 복호 성능을 최적화시켰다. 설계된 LDPC 복호기는 0.18-${\mu}m$ CMOS 셀 라이브러리를 이용하여 100 MHz 동작 주파수로 합성한 결과, 284,409 게이트와 62,976 비트의 메모리로 구현되었으며, FPGA 구현을 통해 하드웨어 동작을 검증하였다. 1.8V 전원전압에서 100 MHz로 동작 가능할 것으로 평가되며, 부호율과 블록길이에 따라 약 82~218 Mbps의 성능을 가질 것으로 예상된다.

인덕티브 브릿지를 가진 WLAN 이중 대역 이중 사각 패치 안테나 (Double Square Patch Antenna with Inductive Bridges for WLAN Dual-Band)

  • 양찬우;정창원
    • 한국산학기술학회논문지
    • /
    • 제10권10호
    • /
    • pp.2615-2618
    • /
    • 2009
  • 본 논문에서는 WLAN 11 a/b/g 대역(2.4 GHz/5.5 GHz)용 4개의 브릿지(bridge)를 가진 이중 사각 패치(double rectangular patch) 안테나를 소개 하였다. 5.5 GHz 주파수 대역용 평면형 사각 패치는 이중 대역동작을 위해 2.4 GHz에서 동작하는 외부 사각 패치와 4개의 인덕티브 브릿지(inductive bridge)를 통해 연결되어 있다. 제안된 안테나는 4개의 인덕티브 브릿지의 넓이를 가변 하여 사용 주파수 대역을 튜닝 할 수 있으며, 안테나의 최대 이득은 5.5 GHz 주파수 대역에서 3.7 dBi 이고 2.4 GHz 주파수 대역에서는 5 dBi이다.

Design of Baseband Analog Chain with Optimum Allocation of Gain and Filter Rejection for WLAN Applications

  • Cha, Min-Yeon;Kwon, Ick-Jin
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제11권4호
    • /
    • pp.309-317
    • /
    • 2011
  • This paper describes a baseband analog (BBA) chain for wireless local area network (WLAN) applications. For the given specifications of the receiver BBA chain, the optimum allocation of the gain and filter rejection of each block in a BBA chain is achieved to maximize the SFDR. The fully integrated BBA chain is fabricated in 0.13 ${\mu}m$ CMOS technology. An input-referred third-order intercept point (IIP3) of 22.9 dBm at a gain of 0.5 dB and an input-referred noise voltage (IRN) of 32.2 nV/${\surd}$Hz at a gain of 63.3 dB are obtained. By optimizing the allocation of the gain and filter rejection using the proposed design methodology, an excellent SFDR performance of 63.9 dB is achieved with a power consumption of 12 mW.