• 제목/요약/키워드: High-Speed Data Transmission

검색결과 601건 처리시간 0.032초

CATV 망에서의 기가 인터넷 서비스를 위한 융복합 모뎀 설계에 관한 연구 (A Study of Convergence Modem Design for Giga Internet Service over CATV Network)

  • 박용서;이재경
    • 디지털융복합연구
    • /
    • 제14권10호
    • /
    • pp.261-269
    • /
    • 2016
  • 본 논문에서는 CATV 동축케이블 망에서 초고속인터넷 서비스를 제공하기 위한 네트워크 융복합의 새로운 기술을 제안하고, 1Gbps급 전송속도를 갖는 케이블 집선장치와 모뎀을 제작하였다. 이 기술은 기존 DOCSIS 규격의 결합(Bonding) 기술에 비해 제작비용을 낮출 수 있을 뿐만 아니라 채널 대역폭 조절에 따라 데이터 속도도 가변이 용이한 구조로 설계되었다. 실험결과에 따르면, 128QAM 컨볼루션 코드 레이트를 1/2, 2/3, 3/4, 5/6, 7/8로 변화시켰을 때, 데이터는 에러율이 0 상태에서 최대 299Mbps까지의 전송속도를 나타냈으며, 256QAM에서는 $10^{-5}$이내의 에러율 상태에서 342Mbps의 전송속도를 나타내었다. 본 논문의 결과를 활용하여, 채널 대역폭 200MHz를 확보하고 채널 상태에 따라 변조율과 부호율을 조정하면, 1Gbps 이상 전송속도가 가능하고, 기존 DOCSIS방식 보다 성능과 가격 면에서 경쟁력을 가질 것으로 기대된다.

고속 패킷(packet) 처리를 위한 IP lookup scheme (IP lookup scheme for high speed packet forwarding)

  • 박우종;정민섭;정진우;강성봉
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 추계종합학술대회 논문집(1)
    • /
    • pp.213-216
    • /
    • 2000
  • In this paper, we propose a new scheme which improves the IP address lookup time. The new scheme is composed of two core technologies, named the prefix alignment and the prefix distance ordering. Now, as the Internet is being used commonly by improving the data transmission capacity, the need for enlarging the bandwidth of the Internet is on the rise. IP address lookup performance problem is an important obstacle in the router executing high speed packet forwarding. This results from the fact that the prefixes routing table is composed of and the traffic being processed in unit time are largely on the increase. The proposed lookup scheme is divided into two parts in technology, the one is the algorithm forming a routing database(routing table), the other is the lookup procedure in the actual packet processing.

  • PDF

40인치 고속 백플레인 채널에서 에러없이 40GbE 데이터 전송을 위한 적응 등화기 (An Adaptive Equalizer for Error Free 40GbE Data Transmission on 40 inch High-Speed Backplane Channel)

  • 양충열;김광준
    • 한국통신학회논문지
    • /
    • 제35권5B호
    • /
    • pp.809-815
    • /
    • 2010
  • 본 논문은 백플레인 채널을 통과하는 40 Gb/s 이상의 고속 신호 전송에 필요한 적응 등화기를 위한 구조와 알고리즘을 제안한다. 제안된 적응 DFE는 고속 수렴과 낮은 계산 복잡도를 갖는다. 40 Gb/s 시뮬레이션은 적응 등화기가 40 인치까지의 백플레인 스트립 라인을 위한 IEEE 802.3ba 요구사항을 만족하는 것을 보여준다.

Wavelet 변환을 이용한 디지털 거리계전 알고리즘 (A Digital Distance Relaying Algorithm using a Wavelet Transformation)

  • 강상희;이주훈;남순열;박종근
    • 대한전기학회논문지:전력기술부문A
    • /
    • 제48권10호
    • /
    • pp.1215-1221
    • /
    • 1999
  • A high speed digital distance relaying algorithm based on a Wavelet Transformation is proposed. To obtain stable phasor values very quickly, first, a lowpass filter which has low cutoff frequency is used. Secondly, db2(Daubechies 2) Wavelet which has the data window of 4 samples is used. A FIR filter which removes the DC-offset component in current relaying signals is applied. In accordance with a series of tests, the operation time of the relaying algorithm is less than 3/4 cycles after faults in a 80 [km], 154[kV], 60[Hz] over-head transmission line system.

  • PDF

OFDM/FH 시스템에서 위상잡음과 비선형 HPA의 특성분석 (Analysis of Phase Noise and HPA Non-linearity in the OFDM/FH Communication System)

  • 이영선
    • 한국전자파학회:학술대회논문집
    • /
    • 한국전자파학회 2003년도 종합학술발표회 논문집 Vol.13 No.1
    • /
    • pp.649-659
    • /
    • 2003
  • OFDM/FH communication system Is widely used in the wireless communication for the large capacity and high-speed data transmission. However, phase noise and PAPR (peak-to-average power ratio) are the serious problems causing performance impairment. In this paper, PLL (phase locked loop) frequency synthesizer with high switching speed is used for the phase noise model. SSPA and TWTA are considered for the nonlinear HPA model. Under these conditions and by approximating $e^{j{\phi}[m]}$ into $1 + j{\phi}[m]-\frac{1}{2}{\phi}^2[m]$ for the phase noise nonlinear approximation, SINR (signal-to-interference-noise-ratio) with nonlinear HPA and phase noise is derived in the OFDM/FH system. The bit error probabilities (BER) are found by computer simulation method and semi-analytical method. The simulation results closely match with the semi-analytical results.

  • PDF

고속통신을 위한 최적 네트워크프로토콜의 성능 향상 (Performance Enhancement of An Optimal Network Protocol for High-Speed Communication)

  • 강문식
    • 한국통신학회논문지
    • /
    • 제19권9호
    • /
    • pp.1641-1647
    • /
    • 1994
  • 본 논문에서는 고속통신망에 적합한 통신 프로토콜을 설계하고 그 성능을 분석하였다. 제안된 프로토콜은 ATM 전송방식을 기본으로 하고, 분산큐 방식 및 동적대역폭 할당구조를 사용하여 고속의 전송속도 및 다양한 서비스 지원이 가능하다. 다양한 통신망 환경에 따른 성능분석과 컴퓨터 시뮬레이션 결과를 고찰하여 제안된 구조의 우수성을 입증하였다.

  • PDF

High Performance Computing 환경을 위한 고성능, 무정지 파일시스템 구현 (The development of the high effective and stoppageless file system for high performance computing)

  • 박영배;최승환;이상호;김경수;공용준
    • 한국콘텐츠학회:학술대회논문집
    • /
    • 한국콘텐츠학회 2004년도 추계 종합학술대회 논문집
    • /
    • pp.395-401
    • /
    • 2004
  • In the current high network-centralized computing and enterprising environment, it is getting essential to transmit data reliably at very high rates. Until now previous client/server model based NFS(Network File System) or AFS(Andrew's Files System) have met the various demands but from now couldn't satisfy those of the today's scalable high-performance computing environment. Not only performance but data sharing service redundancy have risen as a serious problem. In case of NFS, the locking issue and cache cause file system to reboot and make problem when it is used simply as ip-take over for H/A service. In case of AFS, it provides file sharing redundancy but it is not possible until the storage supporting redundancy and equipments are prepared. Lustre is an open source based cluster file system developed to meet both demands. Lustre consists of three types of subsystems : MDS(Meta-Data Server) which offers the meta-data services, OST(Objec Storage Targets) which provide file I/O, and Lustre Clients which interact with OST and MDS. These subsystems with message exchanging and pursuing scalable high-performance file system service. In this paper, we compare the transmission speed of gigabytes file between Lustre and NFS on the basis of concurrent users and also present the high availability of the file system by removing more than one OST in operation.

  • PDF

고성능 네트워크에서 병렬 전송 기술을 이용한 전송률 극대화 메커니즘 (A Maximum Mechanism of Data Transfer Rate using Parallel Transmission Technology on High Performance Network)

  • 김영신;허의남
    • 한국정보과학회논문지:시스템및이론
    • /
    • 제34권9호
    • /
    • pp.425-434
    • /
    • 2007
  • NGI나 Internet2와 같은 프로젝트로 인해 인터넷 백본 속도가 상당히 높아졌음에도 불구하고, 분산된 응용 프로그램들은 고성능의 네트워크를 제대로 활용하지 못하고 있다. 이러한 현상이 발생하는 원인으로 표준 전송 프로토콜(TCP)을 들 수 있다. TCP는 안전성/신뢰성을 보장하기 위해 설계되어 있으나, 이로 인해 발생될 수 있는 성능 저하에 관한 문제는 고려되지 않았다. 이러한 문제를 해결하고자 여러 기술들이 연구되고 있으며, 그 중 병렬 전송 기술은 응용레벨에서 다중 스트림을 이용하여 데이타를 전송하는 기술로써, 호환성 문제까지 해결하고 있다. 최근 병렬 전송 기술을 연구하는 연구자들은 최적의 병렬연결 개수의 범위를 찾는데 연구의 초점을 맞추고 있다. 그러나 이러한 연구들에서는 최적의 병렬연결 개수를 실험을 통해 경험적으로 결정하고 있으며, 데이타를 전송하는 호스트의 성능이나 전송 거리는 고려하지 않고 있다. 따라서 본 논문에서는 호스트의 성능과 병렬 전송과의 관계, 전송 거리와 병렬 전송 관계를 분석하고, 그 결과를 토대로 효율적이면서 최대 전송 성능을 확보할 수 있는 최적의 병렬연결 개수 결정 메커니즘을 논의하고자 한다.

DDR4/GDDR5에서 고속동작을 위한 matrix형 CRC 및 XOR/XNOR (Matrix type CRC and XOR/XNOR for high-speed operation in DDR4 and GDDR5)

  • 이중호
    • 전자공학회논문지
    • /
    • 제50권8호
    • /
    • pp.136-142
    • /
    • 2013
  • DDR4와 같은 고속동작을 위한 메모리 제품에서, 데이타의 신뢰도 증가를 위해 CRC 기능이 추가되었다. 기존의 CRC 방식은 많은 부가회로 면적과 지연시간이 요구되기 때문에 고속동작의 메모리 제품에서 CRC 계산을 위한 내부 타이밍 마진의 부족현상이 증가한다. 따라서 본 논문에서는 이러한 문제를 해결할 수 있도록 matrix형 CRC 방법을 제시하고 CRC 계산을 빠르게 할 수 있는 XOR/XNOR 게이트를 제시하였다. matrix형 CRC는 모든 홀수 비트오류를 검출 가능하며, 4의 배수비트 오류를 제외한 짝수비트오류도 검출가능하다. 또한 단일오류(single error)에 대해서는 오류 정정이 가능하여 메모리 제품과 시스템간의 CRC 오류로 인한 데이터 재 전송의 부하를 감소시킬 수 있다. 또한 기존 방식대비 부가회로면적을 57% 개선할 수 있다. 제안한 XOR/XNOR는 6개의 TR.(트랜지스터)로 구성하였으며, 기존의 CRC 대비 35%의 면적 오버헤드를 감소시킬 수 있으며, 50%의 게이트 지연을 감소시킬 수 있다.

FPGA를 활용한 DC계통 고장진단에 관한 연구 (A Study on fault diagnosis of DC transmission line using FPGA)

  • 김태훈;채준수;이승윤;안병현;박재덕;박태식
    • 전기전자학회논문지
    • /
    • 제27권4호
    • /
    • pp.601-609
    • /
    • 2023
  • 본 논문에서는 DC 계통의 지락고장시 고속 고장진단을 위해 FPGA를 이용한 인공지능기반 고장진단 방법을 제안한다. 인공지능 알고리즘을 고장진단에 적용시 많은 연산량과 대용량의 실시간 데이터 처리가 요구된다. 또한 DC 계통에서의 고장 및 사고는 고장 전류의 빠른 상승률로 인하여 DC 차단기가 고속 차단능력이 필요하다. 인공지능기반 고속 고장진단이 가능한 FPGA를 사용하여 DC 차단기가 더 빠르게 동작함으로써, DC 차단기의 차단용량을 줄일 수 있다. 따라서 본 논문에서는 Matlab Simulink를 이용하여 DC계통의 고장 모의를 통해 고장데이터를 수집하여 지능형 고속 진단 알고리즘 구현하였으며, FPGA에 지능형 고속고장 진단 알고리즘을 적용 및 성능검증을 하였다.