• 제목/요약/키워드: High switching frequency

검색결과 1,183건 처리시간 0.029초

150kW급 수소연료전지 차량용 DC/DC 컨버터 개발 및 실차모사 실험 (Development of DC/DC Converters and Actual Vehicle Simulation Experiment for 150 kW Class Fuel-cell Electric Vehicle)

  • 김선주;정현주;최세완;조준호;전유종;박준성;윤혜성
    • 전력전자학회논문지
    • /
    • 제27권1호
    • /
    • pp.26-32
    • /
    • 2022
  • This paper proposes a power system that includes a 120k W fuel cell DC-DC converter (FDC) and 30 kW bidirectional DC-DC converter (BHDC) for a 150 kW fuel-cell vehicle. With a high DC link voltage of 800 V, the efficiency and power density of the power electronic components are improved. Through the modular design of FDC and BHDC, electric components are shared, resulting in reduced mass production costs. The switching frequency of 30 kHz of full SiC devices and optimal design of coupled inductor reduce the volume, achieving a power density of 8.3 kW/L. Furthermore, a synergetic operation strategy using variable limiter control of FDC and BHDC was proposed to efficiently operate the fuel cell vehicle considering the fuel cell stack efficiency according to the load. Finally, the performance of the prototype was verified by Highway Fuel Economy Driving Schedule testing, EMI test, and the linked operation between FDC and BHDC. The full load efficiencies of the FDC and BHDC prototypes are 98.47% and 98.74%, respectively.

철도차량 보조전원장치의 고효율-경량화를 위한 전력변환회로 연구 (Research on Power Converters for High-Efficient and Light-Weight Auxiliary Power Supplies (APS) in Railway System)

  • 이재범;조인호
    • 한국철도학회논문집
    • /
    • 제20권3호
    • /
    • pp.329-338
    • /
    • 2017
  • 최근 철도차량용 보조전원장치는 시스템의 경량화를 위해 기존 60Hz 저주파 변압기를 제거하고 고주파 구동과 절연 특성을 갖는 '절연형 dc/dc 컨버터'를 적용하는 구조가 주목받고 있다. 본 논문에서는 '절연형 dc/dc 컨버터를 적용한 보조전원장치 구조'에 대해서 설명하고, 다양한 분석을 통해 보조전원장치의 고효율 및 경량화에 적합한 dc/dc 컨버터 및 구조를 제안하고자 한다. 대용량 IGBT 소자의 고주파 스위칭(경량화)을 위해 필수적인 '영전압-영전류-스위칭'특성을 갖는 '공진형 컨버터'를 활용하여 다양한 보조전원장치용 전력변환장치 구조(1-Stage와 2-Stage)를 제안하였고, 각각의 구조에 적합한 컨버터 회로를 선정한 후 설계 및 시뮬레이션을 통해 비교하였다. 1-Stage 구조의 경우 공진형 컨버터만을 사용하였고, 2-Stage 구조의 경우 공진형 컨버터와 공진형 컨버터의 입력전압 변동을 최소화하는 Pre-regulator를 적용하였다. Pre-regulator로서 감압 컨버터 또는 승압 컨버터를 각각 적용하여 서로 다른 2-Stage 구조를 구성하고 각 방식의 손실을 비교하였다. 회로에 사용되는 소자들의 전압 및 전류 스트레스를 고려하여 소자를 선정하고 시뮬레이션을 통해 동작을 검증하였으며, 손실 분석을 통해 고효율 및 경량화에 가장 적합한 구조 및 회로를 제안하였다.

PFC 컨버터와 DTC를 이용한 BLDC 모터의 구동 시스템 구현 (Implementation of the BLDC Motor Drive System using PFC converter and DTC)

  • 양오
    • 전자공학회논문지SC
    • /
    • 제44권5호
    • /
    • pp.62-70
    • /
    • 2007
  • 본 논문에서는 일정 토크영역에서 승압형 PFC 컨버터와 직접토크제어(DTC) 방법을 사용하여 BLDC 모터의 구동 시스템을 DSP(TMS320F2812)로 구현하였다. 기존의 6단계 PWM 전류제어와 달리 미리 정한 샘플시간 마다 간단한 look-up 표로부터 2상 도통 모드에 대한 인버터의 전압 상태 벡터를 설정함으로써 원하는 전류파형을 만들었으며 이로부터 기존의 전류제어기보다 훨씬 빠른 토크 응답특성을 얻을 수 있었다. 또한 BLDC 모터의 비 이상적인 사다리형 역기전력에 의해 발생되는 저주파 토크변동을 저감하기 위하여 위치 loop-up 표를 사용하였다. 아울러 역률을 보정하기 위해 승압형 PFC 컨버터를 구성하였고 이 때 전파 정류된 입력전압과 출력전압, 인덕터의 전류에 의해 평균전류모드 제어 방식으로 80 kHz마다 PWM 듀티(duty)가 조절 되도록 하였다. 이와 같이 복잡한 제어 알고리즘은 초고속 DSP의 출현으로 PFC와 DTC 알고리즘이 동시에 제어가 가능하며, 본 논문에서는 DTC 알고리즘을 구현할 때 DSP의 일반 범용의 출력포트를 사용하여 구현하였고 단지 PFC에서만 1개의 PWM을 사용하여 디지털 제어기를 구현하였다. 실험을 통해 DTC 알고리즘과 PFC 컨버터를 이용한 BLDC 모터 구동 시스템의 타당성과 효용성을 보였고, 실험결과로부터 PFC 컨버터를 사용하지 않았을 때는 역률이 약 0.77이었으나 PFC 컨버터를 사용하였을 때는 부하변동에 관계없이 약 0.9997로 크게 향상됨을 확인하였다.

Self Calibration Current Bias 회로에 의한 10-bit 100 MSPS CMOS D/A 변환기의 설계 (A 10-bit 100 MSPS CMOS D/A Converter with a Self Calibration Current Bias Circuit)

  • 이한수;송원철;송민규
    • 대한전자공학회논문지SD
    • /
    • 제40권11호
    • /
    • pp.83-94
    • /
    • 2003
  • 본 논문에서는 빠른 정착시간을 갖는 전류셀(Current Cell) 매트릭스의 구조와 출력의 Gain error를 보정할 수 있는 Self calibration current bias 회로의 기능을 가진 고성능 10-bit D/A 변환기를 제안한다. 매트릭스 구조 회로의 복잡성으로 인한 지연시간의 증가 및 전력 소모를 최소화하기 위해 상위 6MSB(Most Significant Bit)전류원 매트릭스와 하위 4LSB(Least Significant Bit)전류원 매트릭스로 구성된 2단 매트릭스 구조로 설계되어 있다. 이러한 6+4 분할 구조를 사용함으로써 전류 원이 차지하는 면적과 Thermometer decoder 부분의 논리회로를 가장 최적화 시켜 회로의 복잡성과 Chip 사이즈를 줄일 수 있었고 낮은 Glitch 특성을 갖는 저 전력 D/A 변환기를 구현하였다. 또한 self Calibration이 가능한 Current Bias를 설계함으로서 이전 D/A 변환기들의 칩 외부에 구현하던 Termination 저항을 칩 내부에 구현하고 출력의 선형성 및 정확성을 배가시켰다. 본 연구에서는 3.3V의 공급전압을 가지는 0.35㎛ 2-poly 4-metal N-well CMOS 공정을 사용하였고, 모의 실험결과에서 선형성이 매우 우수한 출력을 확인하였다. 또한 소비전력은 45m W로 다른 10bit D/A 변환기에 비해 매우 낮음을 확인 할 수 있었다. 실제 제작된 칩은 Spectrum analyzer에 의한 측정결과에서 100㎒ 샘플링 클럭 주파수와 10㎒ 입력 신호 주파수에서 SFDR은 약 65㏈로 측정되었고, INL과 DNL은 각각 0.5 LSB 이하로 나타났다. 유효 칩 면적은 Power Guard ring을 포함하여 1350㎛ × 750 ㎛ 의 면적을 갖는다.

옴니채널의 지각된 편리성과 유용성이 옴니채널 사용과 소비자-브랜드 관계에 미치는 영향 (Omnichannel's Perception Effect on Omnichannel Use and Customer-Brand Relationship)

  • 임덕순;한상설
    • 유통과학연구
    • /
    • 제14권7호
    • /
    • pp.83-90
    • /
    • 2016
  • Purpose - This study focuses on new type distribution channel that named as Omnichannel. Omnichannel is developed from Multichannel which is used in many distribution channels to buy or selling goods. Omnichannel basically needs an Information and Communications Technologies(ICT) to use, so researcher conduct a Technology Acceptance Model(TAM) to research model. Customer-brand relationship was used as dependent variable to focus on the role of Omnichannel. Research design, data, and methodology - The subject of this study is customer who purchase goods or service through omnichannel. Based on the literature from the preceding research analysis of TAM and customer-brand relationship, this study was constructed by the reference to previous studies, final research model design for figure out casual relationship among perceived ease of use, perceived usefulness, omnichannel use and customer-brand relationship. From 2016 February 3 to March 17, questionnaire survey targeted customers who use online and offline channels. 273 questionnaire survey had conducted, then, 252 survey data were available for empirical analysis. Researcher provide descriptive statistics for checking generality. Cronbach's alpha value was used to check the reliability of data. Exploratory factor analysis was used for purification of values and eigenvalue checking. After EFA, Confirmatory factor analysis was used to prepare structural equation modeling with executing structural equation modeling for confirming hypothesis which developed by researcher. Results - The main results of this empirical study are as follows. First, omnichannel's perceived ease of use has positive significant effect on perceived usefulness(estimate: 0.579). Moreover, omnichannel's perceived ease of use and perceived usefulness has positive significant effect on omnichannel use(estimate: 0.325,0.648). Second, using omnichannel has positive significant effect on brand-customer relationship(estimate: 0.521). Every hypothesis adopted as researcher designed. This study found out the intermediate relationship between perceived ease of use and omnichannel use by investigating hypothesis. Conclusions - Base on the empirical result, this study confirmed that TAM theory perceived has relation with omnichannel. First, factors of TAM has positive effect on omnichannel use, so it highlights the important role of customer based interface and usefulness. Especially, perceived usefulness has high indirect influence on ease of use and use of omnichannel. It seems that when customers try to decide use or not use omnichannel, customers focus on percept benefits from omnichannel. Thus, a provider should applicate attractive price table, accurate product or service information and high switching cost strategy to emphasize the usefulness of omnichannel. Second, using omnichannel enhances the relationship between customers and brand, because there are more time and frequency to serve customers. It is important because good relationship between customers can increase the future's financial performance through word of mouse, positive brand image and loyalty to brand or company. Finally, despite of empirical result and implications, this study has limitations. First, there are only a few previous studies about omnicahnnel, so literature reviews are restricted. While set up the factors which can affect the use of omnichannel, next study should be considered with broader theories or models(ex: contingency theory). Second, omnichannel has developed from multichannel, so comparative analysis is needed between these methods because there is a possibility about different forte character of each distribution system on customer's consuming patterns.

Three-Level H-Bridge 컨버터를 이용한 철도차량용 지능형 변압기의 구조 및 제어 (Structure and Control of Smart Transformer with Single-Phase Three-Level H-Bridge Cascade Converter for Railway Traction System)

  • 김성민;이승환;김명룡
    • 한국철도학회논문집
    • /
    • 제19권5호
    • /
    • pp.617-628
    • /
    • 2016
  • 본 논문은 철도차량의 추진용 유입식 변압기 및 AC/DC 컨버터를 대체하기 위한 지능형 변압기의 구조를 제안한다. 제안된 지능형 변압기는 반도체 스위칭 소자 및 고주파 변압기를 사용한 양방향 전력 변환 컨버터의 형태로써, 기존 변압기에 비해 경량화 되고, 역률 제어 등의 능동적인 제어 성능으로 인해 단상 계통 전원의 효율적인 활용을 가능하게 한다. 제안하는 지능형 변압기는 60Hz 교류 고전압을 직류 고전압으로 변환하기 위한 정류단으로 Neutral point clamped type 의 H-bridge 컨버터를 여러 개 직렬 연결해 구성했다. 직류로 변환된 입력단 전력은 고주파 변압기와 Neutral point clamped type H-bridge 컨버터 2개로 구성된 Dual-Active-Bridge 컨버터를 이용해 출력측에 필요한 저전압을 공급할 수 있도록 했다. 또한, 본 논문에서는 다수의 컨버터 모듈 내부 직류단 전압을 균형제어하며, 단상 교류 전원에서 직류 출력 전원간의 양방향 전력 제어를 가능하게 하는 제어 알고리즘을 제안한다. 제안한 지능형 변압기의 구조 및 제어 시스템은 75kVA 급 3.3kVrms 입력, 750VDC 출력의 지능형 변압기를 설계 및 회로 시뮬레이션 결과를 통해 검증했다.

다상 필터 뱅크 기반의 위성 중계시스템을 위한 항재밍 기법의 연구 (A Nulling Anti-Jamming Scheme for the Polyphase Filter Bank-Based Satellite Repeat System)

  • 오진오;임성빈;고현석
    • 대한전자공학회논문지TC
    • /
    • 제49권7호
    • /
    • pp.39-47
    • /
    • 2012
  • 위성 통신은 광대역성과 광역성이 결합되어 신호를 고속으로 전송할 수 있으며 위성의 빔 커버리지 범위에 있는 지역이면 어디에나 전파 송수신이 가능하고 다수의 사용자에게 동시에 통신이 가능하여 정보전달의 훌륭한 기간 통신망으로 이용되고 있다. 위성 통신은 개방된 채널을 사용하므로 원하지 않는 간섭신호인 재밍이 발생하기 쉽다. 본 논문에서는 고속 데이터 전송이 가능하고 대역폭 효율이 우수하여 DVB-S2에 표준으로 채택된 APSK 방식을 사용하였고, 재밍이 존재하는 환경에서도 신뢰성 있는 통신을 할 수 있도록 서로 다른 대역을 포함한 부채널별 스위칭 및 이득 조정이 가능하고 재밍을 효율적으로 제거할 수 있는 통신 위성 중계기 구조로 다상 필터 뱅크를 적용하였다. 또한, 재밍 제거를 위해 다양한 항재밍 기법들 중에서 다상 필터 뱅크 분석구조를 통과한 신호들 중에서 원하지 않는 재밍 신호 성분은 주파수 영역에서 제거하는 널링 기법을 제안하여 톤 재밍이 있는 환경과 톤 신호가 여러개가 연속적으로 들어오는 부분대역 재밍이 있는 환경에서 BER과 EVM으로 성능평가를 하였다. 그 결과, 제안한 항재밍 기법은 널링 기법을 사용하지 않았을 때보다 BER과 EVM성능이 향상됨을 확인하였다.

펄스 폭 가변을 이용한 X-대역 고효율 60 W 전력 증폭 모듈 설계 (Design of X-Band High Efficiency 60 W SSPA Module with Pulse Width Variation)

  • 김민수;구융서;이영철
    • 한국전자파학회논문지
    • /
    • 제23권9호
    • /
    • pp.1079-1086
    • /
    • 2012
  • 본 논문에서는 반도체형 전력 증폭기의 바이어스를 개선하기 위하여 순차 제어 회로와 펄스 폭 가변 회로를 적용한 X-대역 60 W 고효율 전력 증폭 모듈을 설계하였다. 순차 제어 회로는 전력 증폭 모듈을 구성하는 각 증폭단의 GaAs FET의 드레인 전원을 순차적으로 스위칭하도록 회로를 구성하였다. 드레인 바이어스 전원의 펄스 폭을 RF 입력 신호의 펄스 폭보다 넓게 하여 전력 증폭 모듈의 입력 신호가 있을 때만 스위칭 회로를 순차적으로 구동시킴으로써 전력 증폭 모듈의 열화에 따른 출력 신호의 왜곡과 효율을 향상시킬 수 있다. 60 W 전력 증폭 모듈은 고출력 GaAs FET를 이용하여 전치 증폭단, 구동 증폭단과 주전력 증폭단으로 구성하였으며, 주전력 증폭단은 전력결합기를 이용한 평형증폭기 구조로 구현하였다. 설계된 전력 증폭 모듈은 9.2~9.6 GHz에서 듀티사이클 10 %로 동작시켰을 때 50 dB의 전력 이득, 펄스 주기 1 msec, 펄스 폭 100 us, 출력 전력 60 W에서 동작함에 따라 펄스-SSPA 형태로 반도체 펄스 압축 레이더 등에 적용할 수 있다.

보정기법 없이 채널 간 오프셋 부정합을 최소화한 2x Interleaved 10비트 120MS/s 파이프라인 SAR ADC (A Non-Calibrated 2x Interleaved 10b 120MS/s Pipeline SAR ADC with Minimized Channel Offset Mismatch)

  • 조영세;심현선;이승훈
    • 전자공학회논문지
    • /
    • 제52권9호
    • /
    • pp.63-73
    • /
    • 2015
  • 본 논문에서는 특별한 보정기법 없이 채널 간 오프셋 부정합 문제를 최소화한 2채널 time-interleaved (T-I) 구조의 10비트 120MS/s 파이프라인 SAR ADC를 제안한다. 제안하는 ADC는 4비트-7비트 기반의 2단 파이프라인 구조 및 2채널 T-I 구조를 동시에 적용하여 전력소모를 최소화하면서 빠른 변환속도를 구현하였다. 채널 간에 비교기 및 잔류전압 증폭기 등 아날로그 회로를 공유함으로써 일반적인 T-I 구조에서 선형성을 제한하는 채널 간 오프셋 부정합 문제를 추가적인 보정기법 없이 최소화할 뿐만 아니라 전력소모 및 면적을 감소시켰다. 고속 동작을 위해 SAR 로직에는 범용 D 플립플롭 대신 TSPC D 플립플롭을 사용하여 SAR 로직에서의 지연시간을 최소화하면서 사용되는 트랜지스터의 수도 절반 수준으로 줄임으로써 전력소모 및 면적을 최소화하였다. 한편 제안하는 ADC는 기준전압 구동회로를 3가지로 분리하여, 4비트 및 7비트 기반의 SAR 동작, 잔류전압 증폭 등 서로 다른 스위칭 동작으로 인해 발생하는 기준전압 간섭 및 채널 간 이득 부정합 문제를 최소화하였다. 시제품 ADC는 고속 SAR 동작을 위한 높은 주파수의 클록을 온-칩 클록 생성회로를 통해 생성하였으며, 외부에서 duty cycle을 조절할 수 있도록 설계하였다. 시제품 ADC는 45nm CMOS 공정으로 제작되었으며, 측정된 DNL 및 INL은 10비트 해상도에서 각각 최대 0.69LSB, 0.77LSB이며, 120MS/s 동작속도에서 동적 성능은 최대 50.9dB의 SNDR 및 59.7dB의 SFDR을 보여준다. 시제품 ADC의 칩 면적은 $0.36mm^2$이며, 1.1V 전원전압에서 8.8mW의 전력을 소모한다.

디지털 임피던스 영상 시스템의 설계 및 구현 (Design and Implementation of Digital Electrical Impedance Tomography System)

  • 오동인;백상민;이재상;우응제
    • 대한의용생체공학회:의공학회지
    • /
    • 제25권4호
    • /
    • pp.269-275
    • /
    • 2004
  • 인체내부의 각 조직은 서로 다른 저항률(resistivity)분포를 가지며, 조직의 생리학적, 기능적 변화에 따라 임피던스가 변화한다. 본 논문에서는 주로 기능적 영상을 위한 임피던스 단층촬영 (EIT, electrical impedance tomography) 시스템의 설계와 구현 결과를 기술한다. EIT 시스템은 인체의 표면에 부착한 전극을 통해 전류를 주입하고 이로 인해 유기되는 전압을 측정하여, 내부 임피던스의 단층영상을 복원하는 기술이다. EIT 시스템의 개발에 있어서는 영상복원의 난해함과 아울러 측정시스템의 낮은 정확도가 기술적인 문제가 되고 있다. 본 논문은 기존 EIT 시스템의 문제점을 파악하고 디지털 기술을 이용하여 보다 정확도가 높고 안정된 시스템을 설계 및 제작하였다. 크기와 주파수 및 파형의 변화 가능한 50KHz의 정현파 전류를 인체에 주입하기 위해 필요한 정밀 정전류원을 설계하여 제작한 결과, 출력 파형의 고조파 왜곡(THD, total harmonic distortion)이 0.0029%이고 진폭 안정도가 0.022%인 전류를 출력 할 수 있었다. 또한, 여러개의 정전류원을 사용함으로써 채 널간 오차를 유발하던 기존의 시스템을 변경하여, 하나의 전류원에서 만들어진 전류를 각 채널로 스위칭하여 공급함으로써 이로 인한 오차를 줄였다. 주입전류에 의해 유기된 전압의 정밀한 측정을 위해 높은 정밀도를 갖는 전압측정기가 필요하므로 차동증폭기, 고속 ADC및 FPGA(field programmable gate array)를 사용한 디지털 위상감응복조기 (phase-sensitive demodulator )를 제작하였다. 이때 병렬 처리를 가능하게 하여 모든 전극 채널에서 동시에 측정을 수행 할 수 있도록 하였으며, 제작된 전압측정기의 SNR(signal-to-noise ratio)은 90dB 이다. 이러한 EIT 시스템을 사용하여 배경의 전해질 용액에 비해 두 배의 저항률을 가지는 물체(바나나)에 대한 기초적인 영상복원 실험을 수행하였다. 본 시스템은 16채널로 제작되었으나 전체를 모듈형으로 설계하여 쉽게 채널의 수를 늘릴 수 있는 장점을 가지고 있어서 향후 64채널 이상의 디지털 EIT시스템을 제작할 계획이며, 인체 내부의 임피던스 분포를 3차원적 으로 영상화하는 연구를 수행 할 예정이다.