• 제목/요약/키워드: External Converter

검색결과 132건 처리시간 0.027초

저궤도 위성의 전력 시스템 안정화를 위한 모델링 및 제어 (Stabilization Converter Design and Modeling of LEO Satellite Power Systems)

  • 윤석택;원영진;이진호
    • 한국위성정보통신학회논문지
    • /
    • 제5권2호
    • /
    • pp.29-33
    • /
    • 2010
  • 위성 산업은 상업적 군사적 유용성 등의 특성으로 인해 지속적인 발달이 이루어져 왔다. 이중에서도 위성의 전력 시스템은 위성의 수명에 직접적인 관련을 가지고 있으며, 실제 궤도상에서의 Test가 불가능한 특성을 보인다. 또한 저궤도 소형위성은 전력에 민감하므로, 효과적인 전력의 안정화 및 신뢰성 향상은 중요한 문제이다. 일반적으로 저궤도 위성의 전력은 각 부하의 특성에 따라 변환 및 제어가 이루어진다. 따라서 저궤도위성의 전력 시스템은 일반적으로 여러 단계의 전력 변환을 거치게 되므로, 신뢰성 향상을 위한 1차 및 2차 혹은 그 이상 단계의 Converter의 일반화 모델링 및 안정화를 위한 제어기 설계 및 외란에 의한 영향성의 분석이 요구된다. 본 논문에서는 저 궤도 위성 전력계 시스템의 전력 변환을 위한 Converter의 일반화 모델링을 통해 안정화 설계를 위한 파라미터를 추정하고 이를 통한 신뢰성 향상 및 최적 제어 방법에 대해 알아보기로 한다.

Implementation of sigma-delta A/D converter IP for digital audio

  • Park SangBong;Lee YoungDae
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2004년도 ICEIC The International Conference on Electronics Informations and Communications
    • /
    • pp.199-203
    • /
    • 2004
  • In this paper, we only describe the digital block of two-channel 18-bit analog-to-digital (A/D) converter employing sigma-delta method and xl28 decimation. The device contains two fourth comb filters with 1-bit input from sigma­delta modulator. each followed by a digital half band FIR(Finite Impulse Response) filters. The external analog sigma-delta modulators are sampled at 6.144MHz and the digital words are output at 48kHz. The fourth-order comb filter has designed 3 types of ways for optimal power consumption and signal-to-noise ratio. The following 3 digital filters are designed with 12tap, 22tap and 116tap to meet the specification. These filters eliminate images of the base band audio signal that exist at multiples of the input sample rate. We also designed these filters with 8bit and 16bit filter coefficient to analysis signal-to-noise ratio and hardware complexity. It also included digital output interface block for I2S serial data protocol, test circuit and internal input vector generator. It is fabricated with 0.35um HYNIX standard CMOS cell library with 3.3V supply voltage and the chip size is 2000um by 2000um. The function and the performance have been verified using Verilog XL logic simulator and Matlab tool.

  • PDF

전압 체배 정류단을 갖는 부스트 입력형 하프브리지 DC/DC 컨버터를 위한 새로운 전류 스트레스 저감 기법 (Novel Current Stress Reduction Technique for Boost Integrated Half-Bridge DC/DC Converter with Voltage Doubler Type Rectifier)

  • 박홍선;김정은;문건우
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2006년도 전력전자학술대회 논문집
    • /
    • pp.39-42
    • /
    • 2006
  • a current stress reduction technique for a boost integrated half-bridge (BIHB) DC/DC converter with voltage doubler type rectifier is proposed for digital car audio amplifier application. In the proposed circuit, two external capacitors are added parallel to the rectifier diodes in the secondary side of the transformer to shape the primary and the secondary current like rectangular waveforms in every switching instance. The experimental results of a 200W industrial sample show that the peak primary current decreases about by 10A. Thus, the proposed technique shows improved high efficiency.

  • PDF

인버터형 에어컨 전원용 태양광시스템의 MPPT 동작 특성에 관한 연구 (The Study on the Operating Characteristic of MPPT for Photovoltaic System with Inverter Type Airconditionig System)

  • 유권종;차인수;임중열;김동휘
    • 태양에너지
    • /
    • 제18권3호
    • /
    • pp.129-135
    • /
    • 1998
  • A photovoltaic system is an infinite and clean energy system. A photovoltaic system consists of a solar cell array, a converter, a inverter and a control unit. It is necessary that the Maximum Power Point Tracker(MPPT) is applied to the photovoltaic system because the output power of solar cell array is varied with irradiation, temperature and external effects. In this paper, the neural networks theory, one of the control methods, is applied to track the maximum power point of the photovoltaic system. The MPPT using neural networks theory is proposed to improve existing energy converter efficiency. Also the theory is applied to operation of inverter type airconditionig system.

  • PDF

Premium Power Quality Using Combination of Microturbine Unit and DC Distribution System

  • Noroozian, Reza;Abedi, Mehrdad;Gharehpetian, Gevorg
    • Journal of Electrical Engineering and Technology
    • /
    • 제5권1호
    • /
    • pp.103-115
    • /
    • 2010
  • This paper discusses a DC distribution system which has been supplied by external AC systems as well as local microturbine distributed generation system in order to demonstrate an overall solution to power quality issue. Based on the dynamic model of the converter, a design procedure has been presented. In this paper, the power flow control in DC distribution system has been achieved by network converters. A suitable control strategy for these converters has been proposed, too. They have DC voltage droop regulator and novel instantaneous power regulation scheme. Also, a novel control system has been proposed for MT converter. Several case studies have been studied and the simulation results show that DC distribution system including microturbine unit can provide the premium power quality using proposed methods.

고속 CMOS A/D 변환기를 위한 기준전압 흔들림 감쇄 회로 (A DC Reference Fluctuation Reduction Circuit for High-Speed CMOS A/D Converter)

  • 박상규;황상훈;송민규
    • 대한전자공학회논문지SD
    • /
    • 제43권6호
    • /
    • pp.53-61
    • /
    • 2006
  • 고속 Flash, Pipelining type의 CMOS A/D 변환기에서 Sampling frequency가 고주파로 올라감에 따라 Clock Feed-through 현상, Kick-back 현상 등의 영향으로 DC Reference voltage 흔들림 현상이 심화되고 있다. 뿐만 아니라 측정 시 외부 Noise가 Reference voltage에 적지 않은 영향을 미친다는 것을 감안 할 때 High speed A/D converter에서 Reference fluctuation 감쇄회로는 반드시 필요하다. 기존의 방식은 단순히 커패시터를 이용했으나 면적이 크고 효과가 좋지 않다는 단점이 있다. 본 논문에서는 Transmission Gate를 이용한 reference fluctuation 감쇄 회로를 제안하고 흔들림 현상이 크게 개선되었음을 정량적 분석 및 측정을 통하여 증명하였다. 제안하는 회로의 측정을 위해 6bit의 해상도를 갖는 2GSPS CMOS A/D 변환기를 설계 및 제작하였다. 제작된 A/D 변환기를 이용하여 Reference 전압이 40mV의 흔들림이 있음에도 원하는 범위 내에서 동작함을 측정하였다. 본 연구에서는 1.8V $0.18{\mu}m$ 1-poly 5-metal N-well CMOS 공정을 사용하였고, 소비전력은 145mW로 Full Flash 변환기에 비해 낮았다. 실제 제작된 칩의 SNDR은 약 36.25dB로 측정되었고, INL과 DNL은 각각 ${\pm}0.5$ LSB 이하로 나타났다. 유효칩 면적은 $997um\times1040um$ 이었다.

범용 DSP를 이용한 3 채널 디지탈 CVSD 전송율 변환기 개발 (Developement of a 3 channel digital CVSD bit-rate converter using a general purpose DSP)

  • 최용수;강홍구;김성윤;박영철;윤대희
    • 한국통신학회논문지
    • /
    • 제22권2호
    • /
    • pp.306-317
    • /
    • 1997
  • This ppaer presents a bit-rate conversion system for efficient communications between 3 channel CVSD systems with different bit-rates. The proposed conversion system is implemented in the digital domain and specially, the conversion problem between 32 Kbps and 16 Kbps CVSD systems is studied. The conventional conversion system implemented in the analog domain allows signals to be easily degraded by external noises. To overcome this problem, a digital CVSD bit-rate conversion system robust to external noises is developed. the new systemdecodes CVSD bit sequences and converts sampling rates of decoded signals, then encodes signals at target bit-rates. Since linear phase property does not matter in this application, instead of FIR filters a IIR filter is employed to reduce the system complexity. Therefore, a 3 channel digital CVSD bit-rate conversion system was successfully real-time implemented using a general purpose DSP. In addition, conversion problems with unkown time constants were experimented and good experimental results were obtained.

  • PDF

시간-도메인 비교기를 이용하는 10-bit 10-MS/s 0.18-um CMOS 비동기 축차근사형 아날로그-디지털 변환기 (A 10-bit 10-MS/s 0.18-um CMOS Asynchronous SAR ADC with Time-domain Comparator)

  • 정연호;장영찬
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2012년도 춘계학술대회
    • /
    • pp.88-90
    • /
    • 2012
  • 본 논문은 rail-to-rail 입력 범위를 가지는 10-bit 10-MS/s 비동기 축차근사형 (SAR: successive approximation register) 아날로그-디지털 변환기 (ADC: analog-to-digital converter)를 제안한다. 제안된 SAR ADC는 커패시터 디지털-아날로그 변환기 (DAC: digital-to-analog converter), SAR 로직, 그리고 비교기로 구성된다. 외부에서 공급되는 클럭의 주파수를 낮추기 위해 SAR 로직과 비교기에 의해 비동기로 생성된 내부 클럭을 사용한다. 또한 높은 해상도를 구현하기 위해 오프셋 보정기법이 적용된 시간-도메인 비교기를 사용한다. 면적과 전력소모를 줄이기 위해 분할 캐패시터 기반 차동DAC를 사용한다. 설계된 비동기 SAR ADC는 0.18-um CMOS 공정에서 제작되며, core 면적은 $420{\times}140{\mu}m^2$이다. 1.8 V의 공급전압에서 0.818 mW의 전력 소모와 91.8 fJ/conversion-step의 FoM을 가진다.

  • PDF

정전 용량형 SP4T RF MEMS 스위치 구동용 4채널 승압 DC-DC 컨버터 (Four Channel Step Up DC-DC Converter for Capacitive SP4T RF MEMS Switch Application)

  • 장연수;김현철;김수환;전국진
    • 대한전자공학회논문지SD
    • /
    • 제46권2호
    • /
    • pp.93-100
    • /
    • 2009
  • 본 논문에서는 전하 펌프(charge pimp) 방식의 전압 더블러(voltage doubler) 구조를 이용한 4채널 DC-DC 컨버터 개발을 소개한다. 무선 통신 트랜시버 내부에 위치하는 FEM(Front End Module)에서의 사용을 목표로 연구 개발 중인 정전 용량형 SP4T RF MEMS 스위치 구동용 DC-DC 컨버터를 개발하였다. 소비 전력이 적으며 작은 면적을 차지하는 전하 펌프 구조와 10MHz 스위칭 주파수를 이용하여 3.3V에서 $11.3{\pm}0.1V$, $12.4{\pm}0.1V$, $14.1{\pm}0.2V$로 승압한다. 전압 레벨 변환기(Voltage level shifter)를 이용하여 DC-DC 컨버터의 출력을 3.3V 신호로 선택적으로 온오프(on/off) 할 수 있으며 정전 용량형 MEMS 기기에 선택적으로 전달할 수 있도록 구현하였다. 칩 외부에 수동 소자를 추가하지 않고 칩 내부에 CMOS 공정 중에 제작된 저항과 커패시터만으로 원하는 출력을 낼 수 있도록 설계하였다. 전체 칩의 크기는 패드를 포함하여 $2.8{\times}2.1mm^2$이며 소비 전력은 7.52mW, 7.82mW, 8.61mW이다.

적층형 압전 소자를 이용한 미소 에너지발생장치 (Small Energy Generator Using Multilayer Piezoelectric Devices)

  • 정순종;김민수;김인성;송재성
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2007년도 추계학술대회 논문집
    • /
    • pp.261-261
    • /
    • 2007
  • Wearable and ubiquitous micro systems will be greatly growing and their related devices should be self-powered in order to avoid the replacement of finite power sources, for example, by scavenging energy from the environment. With ever reducing power requirements of both analog and digital circuits, power scavenging approaches are becoming increasingly realistic. One approach is to drive an electromechanical converter from ambient motion or vibration. Vibration-driven generators based on electromagnetic, electrostatic and piezoelectric technologies have been demonstrated. Among various generator types proposed so far, piezoelectric generator possesses considerable potential in micro system. To overcome low mechanical-to- electric energy conversion, the piezoelectric device should activate in resonance mode in response to external vibration. Normally, the external vibration excretes at low frequency ranging 0.1 to 200 Hz, whereas the resonant frequencies of the devices are fixed as constant. Therefore, keeping their resonant mode in varying external vibration can be one of important points in enhancing the conversion efficiency. We investigated the possibility of use of multi-bender type piezoelectric devices. To match the external vibration frequency with the device resonant frequency, the various devices with different resonant frequency were chosen. Under an external vibration acceleration of 0.1G at 120 Hz, the device exhibited a peak-to-peak voltage of 2.8 V and a power of 0.5 mw in resonance mode.

  • PDF