• Title/Summary/Keyword: Drive circuit

검색결과 753건 처리시간 0.029초

고속 스윗징을 위한 새로운 GTO 구동기법 (A New GTO Driving Technique for Faster Switching)

  • Kim, Young-Seok;Seo, Beom-Seok;Hyun, Dong-Seok
    • 대한전기학회논문지
    • /
    • 제43권2호
    • /
    • pp.244-250
    • /
    • 1994
  • This paper presents the design of a new turn-off gate drive circuit for GTO which can accomplish faster turn-off switching. The major disadvantage of the conventional turn-off gate drive technique is that it has a difficulty in realizing high negative diS1GQT/dt because of VS1RGM(maximum reverse gate voltage) and stray inductances of turn-off gate drive circuit[1~2]. The new trun-off gate drive technique can overcome this problem by adding another turn-off gate drive circuit to the conventional turn-off gate drive circuit. Simulation and experimental results of the new turn-off gate drive circuit in conjunction with chopper circuit verify a faster turn-off switching performance.

  • PDF

Drive Circuit of 4-Level Inverter for 42V Power System

  • Park, Yong-Won;Sul, Seung-Ki
    • KIEE International Transaction on Electrical Machinery and Energy Conversion Systems
    • /
    • 제11B권3호
    • /
    • pp.112-118
    • /
    • 2001
  • In the near future, the voltage of power system for passenger vehicle will be changed to 42V from existing 14V./ Because of increasing power and voltage ratings used in the vehicle the motor drive system has high switching dv/dt and it generates electromagnetic interference (EMI) To solve these problems multi-level inverter system may be used The feature of multi-level inverter is the output voltage to be synthesized from several levels of voltage Because of this feature high switching dv/dt and EMI can be reduced in the multi-level inverter system But as the number of level is increased manufacturing cost is getting expensive and system size is getting large. Because of these disadvantages the application of multi-level inverter has been restricted only to high power drives. The method to reduce manufacturing cost and system size is to integrate circuit of multi-level inverter into a few chips But isolated power supply and signal isolation circuit using transformer or opto-coupler for drive circuit are obstacles to implement the integrated circuit (IC) In this paper a drive circuit of 4-level inverter suitable for integration to hybrid or one chip is proposed In the proposed drive circuit DC link voltage is used directly as the power source of each gate drive circuit NPN transistors and PNP transistors are used to isolate to transfer the control signals. So the proposed drive circuit needs no transformers and opto-couplers for electrical isolation of drive circuit and is constructed only using components to be implemented on a silicon wafer With th e proposed drive circuit 4- level inverter system will be possible to be implemented through integrated circuit technology Using the proposed drive circuit 4- level inverter system is constructed and the validity and characteristics of the proposed drive circuit are proved through the experiments.

PLC에서의 임피던스 저하 개선에 관한 연구 (A study on the improvement of impedance decline in PLC)

  • 최태섭;안인수
    • 대한전자공학회논문지TE
    • /
    • 제42권3호
    • /
    • pp.7-12
    • /
    • 2005
  • 본 논문에서는 전력선 통신 시스템에서 낮은 임피던스에 의한 에러율의 저하를 개선하기 위하여 제안한 D급 증폭 회로를 사용한 구동 회로를 적용하였다. 전력선 모뎀에 사용되는 전압 구동 회로와 전류 구동 회로를 제작하고, 본 논문에서 제안한 D급 증폭 회로를 이용한 구동 회로와 비교하여 실험을 하였다. 실험 결과 본 논문에서 설계한 구동 회로가 다른 구동 회로보다 급격하게 임피던스 변화하는 전력선 채널에 대하여 성능이 우수함을 보였다.

DC Motor Drive with Circuit Balancing Technique to Reduce Common Mode Conducted Noise

  • Jintanamaneerat, Jintanai;Srisawang, Arnon;Prempraneerach, Yothin
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2003년도 ICCAS
    • /
    • pp.1881-1884
    • /
    • 2003
  • In some requirements of dc motor drive circuit applications are high quality output with generation of low internal conducted EMI. However the conventional dc motor drive circuits have been usually using unbalanced circuit which generates the high conducted EMI to the frame ground. This paper presents a balanced dc motor drive circuit which is effective way to reduce the common-mode noise. The circuit balancing is to make the noise pick up or occurring in both conductor lines, signal path and return path is equal in amplitude and opposite phase so that it will cancel out in the frame ground. The common-mode conducted noise reduction of this proposed dc motor drive is confirmed by experimental results.

  • PDF

PLC에서의 구동회로설계에 관한 연구 (A study on the Drive Circuit Design in the Power Line Communication)

  • 최태섭;임승하
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2005년도 추계종합학술대회
    • /
    • pp.1301-1304
    • /
    • 2005
  • 본 논문에서는 전력선 통신 시스템에서 급격하게 변화는 임피던스 때문에 발생하는 에러율을 개선하기 위하여 제안한 D급 증폭 구동 회로를 적용하였다. 전력선 모뎀에, 일반적인 구동회로인 전압 구동 회로와 전류 구동 회로를 제작하여 실험을 하였다. 그리고 같은 전력선 모뎀에 본 논문에서 제안한 D급 증폭 회로를 이용한 구동 회로를 사용하여 실험을 하였다. 실험 결과 본 논문에서 설계한 구동 회로가 전력선 통신에서 임피던스 변화에 대하여 다른 구동 회로보다 성능이 우수함을 보였다.

  • PDF

PC 인터페이스를 이용한 LCD 구동회로의 PLD 설계 (PLD Design of LCD Drive Circuit using PC Interface)

  • 이승호;이주현
    • 조명전기설비학회논문지
    • /
    • 제16권1호
    • /
    • pp.67-75
    • /
    • 2002
  • 본 논문에서는 PC 인터페이스를 이용하여 Gray Mode Graphic STN LCD를 구동하는 구동회로를 제안한다. 제안된 구동회로는 사용자가 PC상에서 작업한 이미지 데이터를 PC 인터페이스를 이용하여 LCD로 전송할 수가 있다. 따라서 기존의 방식과는 달리 마이크로프로세서를 사용하지 않기 때문에 사용자가 손쉽게 LCD를 구동할 수 있는 장점이 있다. 제안한 LCD 구동회로 부분은 schematic capture, AHDL, VHDL 등으로 설계하여 시뮬레이션을 수행하고 ALTERA 사의 EPM7192SQC160-15 PLD를 사용하여 구현하였다. PC 인터페이스 부분은 MS-Visual C++ 6.0으로 프로그래밍 하였다. 한편, 제안한 구동회로를 테스트 보드를 구성한 후에 하드웨어 동작 검증을 수행하여 그 효용성을 입증하였다. 본 논문에서 제안한 구동회로를 현재 시판중인 마이크로프로세서를 사용하는 타 업체의 구동회로와 비교한 결과는 구동회로의 작동 편이성, 제작시 소요되는 비용 등에서 우수함을 나타내었다.

USB 인터페이스를 이용한 LCD 구동회로의 FPGA 설계 (FPGA Design of LCD Drive Circuit using USB Interface)

  • 이승호;이주현
    • 정보처리학회논문지A
    • /
    • 제9A권1호
    • /
    • pp.53-60
    • /
    • 2002
  • 본 논문에서는 USB(Universal Serial Bus) 인터페이스를 이용하여 Gray Mode Graphic STN LCD를 구동하는 구동회로를 제안한다. 제안된 구동회로는 사용자가 PC상에서 작업한 이미지 데이터를 USB 인터페이스를 이용하여 LCD로 전송할 수가 있다. 따라서 기존의 방식과는 달리 마이크로프로세서를 사용하지 않기 때문에 사용자가 손쉽게 LCD를 구동할 수 있는 장점이 있다. 제안한 LCD 구동회로 부분은 VHDL(VHSIC Hardware Description Language)로 설계하여 시뮬레이션을 수행하고 ALTERA사의 EPF10K10TC144-3 FPGA를 사용하여 구현하였다. USB 인터페이스 부분은 MS-Visual C++ 6.0으로 프로그래밍하였다. 한편, 제안한 구동회로를 테스트 보드를 구성한 후에 하드웨어 동작 검증을 수행하여 그 효용성을 입증하였다. 본 논문에서 제안한 구동회로를 현재 시판중인 마이크로프로세서를 사용하는 타 업체의 구동회로와 비교한 결과는 구동회로의 작동 편이성, 제작시 소요되는 비용 등에서 우수함을 나타내었다.

Switched Reluctance Motor용 Classic Converter의 Gate 구동회로 (Gate Drive Circuit of a Classic Converter for a Switched Reluctance Motor)

  • 임준영;조관열;신두진;김창현;김정철
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1995년도 하계학술대회 논문집 A
    • /
    • pp.325-327
    • /
    • 1995
  • A new gate drive circuit of classic converter for a switched reluctance motor is presented. Conventional gate drive circuit usually consists of the isolated power supplies and signal transferring devices for isolation, such as photo coupler, pulse transformer, and gate drive chips. The proposed gate drive circuit consists of resistors, capacitors, and zenor diodes without isolated power supplies, that make the drive circuit simple and reduce the material cost. The operational modes are classified and analyzed. The characteristics of the phase current and the gate signal of upper switches is investigated with the variation of duty ratio through the experiments.

  • PDF

A Gate Drive Circuit for Low Switching Losses and Snubber Energy Recovery

  • Shimizu, Toshihisa;Wada, Keiji
    • Journal of Power Electronics
    • /
    • 제9권2호
    • /
    • pp.259-266
    • /
    • 2009
  • In order to increase the power density of power converters, reduction of the switching losses at high-frequency switching conditions is one of the most important issues. This paper presents a new gate drive circuit that enables the reduction of switching losses in both the Power MOSFET and the IGBT. A distinctive feature of this method is that both the turn-on loss and the turn-off loss are decreased simultaneously without using a conventional ZVS circuit, such as the quasi-resonant adjunctive circuit. Experimental results of the switching loss of both the Power MOSFET and the IGBT are shown. In addition, an energy recovery circuit suitable for use in IGBTs that can be realized by modifying the proposed gate drive circuit is also proposed. The effectiveness of both the proposed circuits was confirmed experimentally by the buck-chopper circuit.

윈치드럼 구동제어 회로설계 (Circuit Design of Drive Control for Winch Drum)

  • 조상훈;양승윤;박래석
    • 한국군사과학기술학회지
    • /
    • 제5권1호
    • /
    • pp.45-58
    • /
    • 2002
  • In this paper, we designed the circuit of drive control for towing winch. It is composed of reference voltage circuit for driving voltage reference, low pass filter circuit for noise reduction, dead zone circuit for initial transient input, and driving circuit for drum direction/velocity control. Also it is realized a drive control circuit for towing winch drum in accordance with PWM(pulse width modulation) method to suit it's purpose of a large capacity driving system. The performance of the designed circuit is analyzed by experiments and the appliablity for driving the towing winch drum satisfactorily is evaluated through a various testing.