• 제목/요약/키워드: Double-Circuit

검색결과 531건 처리시간 0.028초

A Robust Fault Location Algorithm for Single Line-to-ground Fault in Double-circuit Transmission Systems

  • Zhang, Wen-Hao;Rosadi, Umar;Choi, Myeon-Song;Lee, Seung-Jae;Lim, Il-Hyung
    • Journal of Electrical Engineering and Technology
    • /
    • 제6권1호
    • /
    • pp.1-7
    • /
    • 2011
  • This paper proposes an enhanced noise robust algorithm for fault location on double-circuit transmission line for the case of single line-to-ground (SLG) fault, which uses distributed parameter line model that also considers the mutual coupling effect. The proposed algorithm requires the voltages and currents from single-terminal data only and does not require adjacent circuit current data. The fault distance can be simply determined by solving a second-order polynomial equation, which is achieved directly through the analysis of the circuit. The algorithm, which employs the faulted phase network and zero-sequence network with source impedance involved, effectively eliminates the effect of load flow and fault resistance on the accuracy of fault location. The proposed algorithm is tested using MATLAB/Simulink under different fault locations and shows high accuracy. The uncertainty of source impedance and the measurement errors are also included in the simulation and shows that the algorithm has high robustness.

MTA 코드를 적용한 Testable CAM 설계에 관한 연구 (A Study on the Design of Testable CAM using MTA Code)

  • 정장원;박노경;문대철
    • 전자공학회논문지C
    • /
    • 제35C권6호
    • /
    • pp.48-55
    • /
    • 1998
  • 본 논문에서는 테스트가 용이하도록 ECC(error checking circuit)를 내장하여 테스트를 수행할 수 있는 CAM(content addressable memory)를 설계하였다. 즉, CAM에서 발생하는 읽기, 쓰기 및 매치 동작의 기능 고장을 검사할 수 있는 회로를 내장한 CAM을 설계하였다. 일반적으로 테스트 회로를 내장하면 전체면적의 증가를 가져오게 된다. 본 논문에서는 기존의 병렬 비교기를 사용한 내장(built-in) 테스트 회로의 면적 오버헤드를 줄이기 위해서 새로 제안된 MTA 코드를 이용하였다. 설계한 회로는 VHDL 시뮬레이션을 통하여 검증하였으며, 0.B㎛ double-metal CMOS 공정을 이용하여 레이아웃을 수행하였다. ECC 회로의 경우 CAM의 기본 셀에서 매치기능을 담당하고 있는 XOR회로를 이용함으로써 약 30%정도 면적 감소를 가져왔다.

  • PDF

A study on Generalized Synchronization in Hyper-Chaos with SC-CNN

  • Bae, Young-Chul;Kim, Ju-Wan;Song, Hag-Hyun;Kim, Yoon-Ho
    • Journal of information and communication convergence engineering
    • /
    • 제1권4호
    • /
    • pp.217-222
    • /
    • 2003
  • In this paper, we introduce a hyper-chaos synchronization method using hyper-chaos circuit consist of State-Controlled Cellular Neural Network (SC-CNN). We make a hyper-chaos circuit using SC-CNN with the n-double scroll. A hyper-chaos circuit is created by applying identical n-double scroll or non-identical n-double scroll and Chua's oscillator with weak coupled method to each cell. Hyper-chaos synchronization was achieved using GS(Generalized Synchronization) method between the transmitter and receiver about each state variable in the SC-CNN.

Contact Parameter Computation and Analysis of Air Circuit Breaker with Permanent Magnet Actuator

  • Fang, Shuhua;Lin, Heyun;Ho, S.L.;Wang, Xianbing;Jin, Ping;Huang, Yunkai;Yang, Shiyou
    • Journal of Electrical Engineering and Technology
    • /
    • 제8권3호
    • /
    • pp.595-602
    • /
    • 2013
  • An air circuit breaker (ACB) with novel double-breaker contact and permanent magnet actuator (PMA) is presented. Three-dimensional (3-D) finite element method (FEM) is employed to compute the electro-dynamic repulsion forces, including the Holm force and Lorentz force, which are acting on the static and movable contacts. The electro-dynamic repulsion forces of different contact pieces are computed, illustrating there is an optimal number of contact pieces for the ACB being studied. The electro-dynamic repulsion force of each contact, which varies from the outer position to the inner position, is also computed. Finally, the contacts of the double-breaker are manufactured according to the analyzed results to validate the simulations.

송전선보호계전기 시험을 위한 RTDS센서의 2회선 송전선로 Model구축 및 동특성시험 (Dynamic Characteristics Test and Test Model Establish on Double Circuit for Protective Relay Test Using Real Time Digital Simulator)

  • 정창호;이재규;윤남선;안복신;김석일
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1997년도 하계학술대회 논문집 D
    • /
    • pp.1038-1040
    • /
    • 1997
  • This paper describes dynamic characteristics test of distance relay and current differential relay using Real Time Digital Simulator on double circuit transmission line. First, The double circuit T/L modeling on RTDS was proposed and the results from the proposed model were compared with those of PSS/E. This comparison shows the possibility of dynamic test using the RTDS. The relay included about 20 test items which are apt to include maloperation of protective relays in critical situations.

  • PDF

Dual Sampling-Based CMOS Active Pixel Sensor with a Novel Correlated Double Sampling Circuit

  • Jo, Sung-Hyun;Bae, Myung-Han;Jung, Joon-Taek;Choi, Pyung;Shin, Jang-Kyoo
    • 센서학회지
    • /
    • 제21권1호
    • /
    • pp.7-12
    • /
    • 2012
  • In this paper, we propose a 4-transistor active pixel sensor(APS) with a novel correlated double sampling(CDS) circuit for the purpose of extending dynamic range. Dual sampling techniques can overcome low-sensitivity and temporal disparity problems at low illumination. To accomplish this, two images are obtained at the same time using different sensitivities. The novel CDS circuit proposed in this paper contains MOS switches that make it possible for the capacitance of a conventional CDS circuit to function as a charge pump, so that the proposed APS exhibits an extended dynamic range as well as reduced noise. The designed circuit was fabricated by using $0.35{\mu}m$ 2-poly 4-metal standard CMOS technology and its characteristics have been evaluated.

제곱근 회로를 이용한 온도와 공급 전압에 둔감한 CMOS 정전류원 (A temperature and supply insensitive CMOS current reference using a square root circuit)

  • 이철희;손영수;박홍준
    • 전자공학회논문지C
    • /
    • 제34C권12호
    • /
    • pp.37-42
    • /
    • 1997
  • A new temperature and supply-insensitive CMOS current reference circuit was designed and tested. Te temperature insensuitivity was achieved by eliminating the mobility dependence term through the multiplication of two current components, one which is proportional to mobility and the other which is inversely proportional to mobility, by using a newly designed CMOS square root circuit. The CMOS sqare root circuit was derived from its bipolar counterpart by operating the MOS transistors in the subthreshold region. The supply insensitivity was achieved by using an internal voltage generator. Te test chip was designed ans sent out for fabrication by using a 2.mu.m double-poly double-metal n-well CMOS technology. When an external voltage source was used for the square root circuit, the maximum variation and the average temperature sensitivity were measured to be 3% and 21.4ppm/.deg.C, respectively, for the temperature range of -15~130.deg.C. The maximum current variation with supply voltage was measured to be 3% within the commerical supply voltage range of 4.5~5.5V at 30.deg. C.

  • PDF

2회선 가공송전선의 단시간정격에 관한 평가방법 (An Evaluation Method for Short-Term Ratings of Double-Circuit Overhead Transmission Lines)

  • 김성덕;손홍관;장태인
    • 조명전기설비학회논문지
    • /
    • 제21권7호
    • /
    • pp.20-28
    • /
    • 2007
  • 본 논문에서는 2회선 가공송전선에 대하여 2회선 중 1회선에 고장이 발생한 경우에 안전하게 운전할 수 있는 단시간정격을 결정하기 위한 해석적 방법을 기술한다. 도체의 온도특성을 나타내는 열평형방정식을 선형화 함으로써 이 선형방정식으로 1회선 선로에 과부하가 발생하는 동안 과전류와 그 온도 특성을 쉽게 표현할 수 있다. 일반적으로 단시간 선로정격은 도체의 수명과 이도를 동시에 고려하여 결정해야 한다는 것은 잘 알려진 사실이다. 그렇지만 대부분의 전력회사는 단시간정격에 대한 각자의 다른 지침을 갖고 있다. 이 논문에서는 제안된 방법을 사용하면 과거 3시기에 건설된 한국전력공사의 가공송전선에 규정된 단시간정격을 재평가할 수 있고, 그 결과 단시간정격을 효율적으로 증대시킬 수 있음을 확인하였다. 또한 이 방법은 2회선 선로 중 1회선에 고장이 발생할 경우에 기존 선로에 어떤 조치도 하지 않아도 단시간 동적송전용량을 결정하는데 직접 이용할 수 있을 것이다.

주파수 적응성을 갖는 부지연 회로의 설계기법 (Design Methodology of the Frequency-Adaptive Negative-Delay Circuit)

  • 김대정
    • 전자공학회논문지SC
    • /
    • 제37권3호
    • /
    • pp.44-54
    • /
    • 2000
  • 본 논문에서는 표준 메모리 공정에 구현 가능한 주파수 적응성을 갖는 부지연 회로의 설계기법에 대해 제안한다. 제안하는 설계기법은 기본적으로 아날로그 SMD (synchronous mirror delay) 형태의 부지연 회로로서 입력클록의 주기와 구현하고자 하는 부의 지연 시간의 차이에 해당하는 시간을 아날로그 회로의 개념으로 측정하고 다음 번 주기에서 반복한다. 출력클록의 발생과 관련되는 부수적인 지연을 측정단의 앞 단인 지연모델 단에서 상쇄하는 기존의 SMB 기법과는 달리, 반복단에서 상쇄하는 새로운 기법을 통하여 넓은 부지연 범위를 구현하여 특히 고속동작에서의 부지연 특성을 원할하게 한다. 또한 넓은 범위의 주파수 동작범위를 구현하기 위해 해당하는 주파수 범위에서 아날로그 회로가 최적의 동작 조건을 갖추도록 하기 위한 새로운 주파수 감지기 및 최적조건 설정기법을 제안한다. 제안된 회로의 응용으로서 초고속 DRAM인 DDR SDRAM에 적용하는 예를 보였으며, 0.6㎛ n-well double-poly double-metal CMOS 공정을 사용하여 모의실험 함으로써 그 유용성을 입증한다.

  • PDF

SC-CNN을 이용한 하이퍼카오스 회로에서의 동기화 및 비밀 통신 (The Synchronization and Secure Communication of Hyper-chaos circuit using SC-CNN)

  • 배영철;김주완
    • 한국정보통신학회논문지
    • /
    • 제6권7호
    • /
    • pp.1064-1068
    • /
    • 2002
  • 본 논문에서는 SC-CNN을 이용한 하이퍼카오스 회로에서의 동기화와 비밀통신의 방법을 제시한다. 하이 퍼카오스 회로는 츄아회로의 변형인 N-Double Scroll CNN 회로를 이용하였으며, 동일한 2 개 또는 4개의 셀을 가진 n-double scroll 회로를 이용하여 송 .수신부를 구성하고 이 송 수신부 사이에 구동 동기를 이용한 동기화를 이루었으며, 복원신호에서 상태 변수 $$\chi$_3$ 에 의한 비밀통신이 상태 변수 ${$\chi$_2}, {$\chi$_1}$ 에 의한 방법 보다 우수함을 보였다.