• 제목/요약/키워드: Digital switching

검색결과 720건 처리시간 0.021초

소비자의 온·오프라인 채널이동 유형의 결정요인에 대한 연구 (The Determinants of Switching On·Off-Line Channels for Consumers)

  • 전상민
    • 디지털융복합연구
    • /
    • 제11권12호
    • /
    • pp.245-256
    • /
    • 2013
  • 본 연구는 소비자가 정보탐색과 구매단계에서 온 오프라인 채널을 이동하는 유형을 온온(온라인 탐색 ${\rightarrow}$ 온라인 구매), 오프오프(오프라인 탐색 ${\rightarrow}$ 오프라인 구매), 온오프(온라인 탐색 ${\rightarrow}$ 오프라인 구매), 오프온(오프라인 탐색 ${\rightarrow}$ 온라인 구매), 온오프온(온라인 탐색 ${\rightarrow}$ 오프라인 탐색 ${\rightarrow}$ 온라인 구매)으로 분류하고, 유형의 결정요인을 파악하기 위하여 총 1,040명 소비자를 대상으로 온라인 설문조사를 수행하였다. 분석 결과, 소비자의 채널이동 유형을 결정하는 주요 요인은 가격지향성, 구매가격 등 가격 변수와 편의지향성과 위험회피지향성 등의 소비성향 변수, 그리고 온 오프라인 채널 친숙도 변수로 나타났다. 온 오프라인 채널을 이동하는 크로스채널 소비자는 실물확인과 안전한 구매를 위하여 채널이동의 번거로움을 감수하는 것으로 분석되었다. 본 연구는 온 오프라인 채널을 운영하는 기업담당자에게 유용한 자료를 제시하고, 채널이동과 관련된 소비자의사결정과정에 대한 이론적 시사점을 제안하였다.

CTR 코드를 사용한 I/O 핀 수를 감소 시킬 수 있는 인터페이스 회로 (An I/O Interface Circuit Using CTR Code to Reduce Number of I/O Pins)

  • 김준배;권오경
    • 전자공학회논문지D
    • /
    • 제36D권1호
    • /
    • pp.47-56
    • /
    • 1999
  • 반도체 칩의 집적도가 급격히 향상됨에 따라 칩의 I/O 수가 증ㅇ가하여 패키지의 크기가 커질 뿐 아니라 칩 자체의 가격보다 패키지의 가격이 높아지고 있는 실정이다. 따라서 집적도의 증가에 의한 I/O 수으이 증가를 억제할 수있는 방법이 요구되고 있다. 본 논문에서는 CTR(Constant-Transition-Rate) 코드 심벌 펄스의 상승 예지와 하강 예지의 위치에 따라 각각 2비트 씩의 디지털 데이터를 엔코딩함으로써 I/O 핀 수를 50% 감소 시킬 수 있는 I/O 인터페이스 회로를 제안한다. 제안한 CTR 코드의 한 심벌은 4비트 데이터를 포함하고 있어 기존의 인터페이스 회로와 비교하여 심벌 속도가 절반으로 감소되고, 엔코딩 신호의 단위 시간당 천이 수가 일정하며, 천이 위치가 넓게 분산되어 동시 스위칭 잡음(Simultaneous Switehing Noise, SSN)이 작아진다. 채널 엔코더는 논리 회로만으로 구현하고, 채널 디코더는 오버샘플링(oversampling) 기법을 이용하여 신호를 복원하는 입출력 회로를 설계하였다. 설계한 회로는 0.6${\mu}m$ CMOS SPICE 파라미터를 이용하여 시뮬레이션함으로써 동작을 검증하였으며, 동작 속도는 200 Mbps/pin 이상이 됨을 확인 하였다. 제안한 방식을 Altera사의 FPGA를 이용하여 구성하였으며, 구성한 회로는 핀 당 22.5 Mbps로 데이터를 전송함을 실험적으로 검증하였다.

  • PDF

기계적으로 연동된 디지털 미소거울을 이용한 광간섭형 컬러 디스플레이 구현 (Interferometric Color Display Using Micromechanically Coupled Digital Mirror Arrays)

  • 한원;조영호
    • 대한기계학회논문집B
    • /
    • 제36권5호
    • /
    • pp.487-493
    • /
    • 2012
  • 본 논문에서는 디스플레이 응용을 위해 동일한 크기를 갖는 공극을 가지며 기계적으로 연동된 미소거울들의 선택적인 구동을 사용하여 RGB 컬러를 재현하는 반사형 간섭 변조기를 제안한다. 기존의 투과형 간섭변조기는 별도의 배면 광원이 필요하기 때문에 전력 소모가 크며, 기존의 반사형 간섭 변조기는 세 가지 RGB 색상을 구현하기 위해서 서로 다른 크기를 갖는 3 개의 공극이 필요하기 때문에 공정이 복잡하다. 본 논문에서 제안하는 반사형 간섭 변조기는 간단한 공정을 위해 동일한 크기를 갖는 1 개의 공극을 가지며 기계적으로 연동된 미소거울의 디지털 구동을 통하여 세 가지 RGB 색상을 재현한다. 실험에서 제안하는 간섭 변조기는 스위칭 모드 (000), (010), (101)에서 각각 초록, 파랑, 빨강의 색상을 재현하였으며, 측정된 스펙트럼 피크치에서의 파장은 각각 $511{\pm}5nm$, $478{\pm}5nm$, $644{\pm}9nm$였고, 대역폭은 각각 $60{\pm}1nm$, $45{\pm}2nm$, $105{\pm}4nm$였고, 반사세기는 각각 $77{\pm}5%$, $73{\pm}2%$, $81{\pm}5%$이었다. 측정된 검정에 대한 스펙트럼의 반사세기는 $27{\pm}0%$ 이하로 측정되었다. 본 논문에서는 디스플레이 응용을 위해 간단한 공정으로 제작이 가능한 간섭 변조기의 색재현 성능을 실험적으로 검증하였다.

마이크로프로세서를 이용한 자기카메라 전용 임베디드형 AD 변환기 및 잡음 감소에 관한 연구 (A Study of the Exclusive Embedded A/D Converter Using the Microprocessor and the Noise Decrease for the Magnetic Camera)

  • 이진아;황지성;송하용
    • 비파괴검사학회지
    • /
    • 제26권2호
    • /
    • pp.99-107
    • /
    • 2006
  • 자기적인 방법을 이용한 비파괴검사는 강자성체 표면 및 표면 근방의 균열을 탐상하는데 매우 유용하다. 균열을 평가하기 위해서는 시험편상의 누설자속분포를 정량적으로 취득해야 한다. 자기카메라는 큰 리프트오프에서 누설자속분포를 얻기 위하여 제안되었다. 자기카메라는 지원, 자기렌즈, AD 변환기, 인터페이스 및 컴퓨터로 구성되어 있다. 측정 대상체로부터 누설된 자속 또는 흐트러진 자장은 지기렌즈로 집속된 후, 배열된 작은 지기센서에 의하여 아날로그신호로 변환된다. 이러한 아날로그 신호는 AD 변환기에 의하여 디지털신호로 변환되고, 인터페이스 및 컴퓨터에 의하여 저장, 영상화 및 처리된다. 그러나, 지급까지의 자기카메라는 범용 AD변환기를 사용하기 때문에 변환 및 스위칭속도, 검출범위 및 분해능, 직접 메모리 액세스(DMA, direct memory access), 임시저장속도 및 저장량에 한계점을 가지고 있었다. 또한, S/N비를 높이기 위하여 OP-AMP의 도입, 신호의 증폭, 배선의 감소, LPF의 사용과 팥은 개선된 기술이 필요하다. 본 논문은 상술한 조건들을 만족하기 위하여 OP-AMP, LPF, 마이크로프로세서 및 DMA 회로를 포함한 자기카메라 전용 임베디드형 AD 변환기를 제안한다.

X-대역 능동 위상 배열 레이더 시스템용 디지털 직병렬 변환기를 포함한 GaAs MMIC 다기능 칩 (A GaAs MMIC Multi-Function Chip with a Digital Serial-to-Parallel Converter for an X-band Active Phased Array Radar System)

  • 정진철;신동환;주인권;염인복
    • 한국전자파학회논문지
    • /
    • 제22권6호
    • /
    • pp.613-624
    • /
    • 2011
  • 본 논문에서는 X-대역 능동 위상 배열 레이더 시스템용 MMIC 다기능 칩을 0.5 ${\mu}m$ p-HEMT 상용 공정을 이용하여 개발하였다. 설계된 다기능 칩에는 제어 신호 선로수를 최소화하기 위해 디지털 직병렬 변환기를 포함하고 있다. 다기능 칩은 6-비트 디지털 위상 천이 기능, 6-비트 디지털 감쇠 기능, 송/수신 모드 선택 기능, 신호 증폭 기능 등의 다양한 기능을 제공한다. 24 $mm^2$(6 mm${\times}$4 mm) 칩 크기의 비교적 소형으로 제작된 MMIC 다기능 칩은 8.5~10.5 GHz에서 24/15 dB의 송/수신 이득 특성과 21 dBm의 P1dB 특성을 보였다. 그리고 6-비트, 64 상태에 대해 위상 천이 특성과 감쇠 특성의 측정 결과, 동작 주파수에서 $7^{\circ}$의 RMS 위상 오차와 0.3 dB의 RMS 감쇠 오차를 보였다.

Self Calibration Current Bias 회로에 의한 10-bit 100 MSPS CMOS D/A 변환기의 설계 (A 10-bit 100 MSPS CMOS D/A Converter with a Self Calibration Current Bias Circuit)

  • 이한수;송원철;송민규
    • 대한전자공학회논문지SD
    • /
    • 제40권11호
    • /
    • pp.83-94
    • /
    • 2003
  • 본 논문에서는 빠른 정착시간을 갖는 전류셀(Current Cell) 매트릭스의 구조와 출력의 Gain error를 보정할 수 있는 Self calibration current bias 회로의 기능을 가진 고성능 10-bit D/A 변환기를 제안한다. 매트릭스 구조 회로의 복잡성으로 인한 지연시간의 증가 및 전력 소모를 최소화하기 위해 상위 6MSB(Most Significant Bit)전류원 매트릭스와 하위 4LSB(Least Significant Bit)전류원 매트릭스로 구성된 2단 매트릭스 구조로 설계되어 있다. 이러한 6+4 분할 구조를 사용함으로써 전류 원이 차지하는 면적과 Thermometer decoder 부분의 논리회로를 가장 최적화 시켜 회로의 복잡성과 Chip 사이즈를 줄일 수 있었고 낮은 Glitch 특성을 갖는 저 전력 D/A 변환기를 구현하였다. 또한 self Calibration이 가능한 Current Bias를 설계함으로서 이전 D/A 변환기들의 칩 외부에 구현하던 Termination 저항을 칩 내부에 구현하고 출력의 선형성 및 정확성을 배가시켰다. 본 연구에서는 3.3V의 공급전압을 가지는 0.35㎛ 2-poly 4-metal N-well CMOS 공정을 사용하였고, 모의 실험결과에서 선형성이 매우 우수한 출력을 확인하였다. 또한 소비전력은 45m W로 다른 10bit D/A 변환기에 비해 매우 낮음을 확인 할 수 있었다. 실제 제작된 칩은 Spectrum analyzer에 의한 측정결과에서 100㎒ 샘플링 클럭 주파수와 10㎒ 입력 신호 주파수에서 SFDR은 약 65㏈로 측정되었고, INL과 DNL은 각각 0.5 LSB 이하로 나타났다. 유효 칩 면적은 Power Guard ring을 포함하여 1350㎛ × 750 ㎛ 의 면적을 갖는다.

l0b 150 MSample/s 1.8V 123 mW CMOS 파이프라인 A/D 변환기 (A l0b 150 MSample/s 1.8V 123 mW CMOS A/D Converter)

  • 김세원;박종범;이승훈
    • 대한전자공학회논문지SD
    • /
    • 제41권1호
    • /
    • pp.53-60
    • /
    • 2004
  • 본 논문에서는 샘플링 주파수보다 더 높은 입력 대역폭을 얻기 위해서 개선된 부트스트래핑 기법을 적용한 l0b 150 MSample/s A/D를 제안한다. 제안하는 ADC는 다단 파이프라인 구조를 사용하였고, MDAC의 캐패시터 수를 $50\%$로 줄이는 병합 캐패시터 스위칭 기법을 적용하였으며, 저항 및 캐패시턴스의 부하를 고속에서 구동할 수 있는 기준 전류/전압 발생기와 고속 측정이 용이한 decimator를 온-칩으로 구현하였다. 제안하는 ADC 시제품은 0.18 um IP6M CMOS 공정을 이용하여 설계 및 제작되었고, 시제품 ADC의 측정된 DNL과 INL은 각각 $-0.56{\~}+0.69$ LSB, $-1.50{\~}+0.68$ LSB 수준을 보여준다. 또한, 시제품 측정결과 150 MSample/s 샘플링 주파수에서 52 dB의 SNDR을 얻을 수 있었고, 입/출력단의 패드를 제외한 시제품 칩 면적은 2.2 mm2 (= 1.4 mm ${\times}$ 1.6 mm)이며, 최대 동작 주파수인 150 MHz에서 측정된 전력 소모는 123 mW이다.

다중 모드 다중 대역(MMMB) 통신 환경을 위한 매크로-마이크로 주파수 재구성 안테나 (Macro-Micro Reconfigurable Antenna for Multi Mode & Multi Band(MMMB) Communication Systems)

  • 염인수;최정환;정영배;김동호;정창원
    • 한국전자파학회논문지
    • /
    • 제20권10호
    • /
    • pp.1031-1041
    • /
    • 2009
  • 본 논문에서는 다중 대역에서 매크로-마이크로 주파수 튜닝이 가능한 소형의 패치 모노폴 안테나를 소개하였다. 제안된 재구성 안테나는 PCB 기판(FR-4: $\varepsilon_r=4.4$ and tan $\delta=0.02$) 위에 미앤더(meander) 형태의 안테나로 설계하였고, Wibro(2.3~2.4 GHz)와 WLAN a/b(2.4~2.5 GHz/5.15~5.35 GHz)대역에서 일정한 이득을 유지하면서 각각의 서비스 대역에서 동작한다. 두 개의 다이오드, 핀 다이오드와 버렉터 다이오드가 주파수 튜닝을 위해 안테나 상에 내장되었으며, 핀 다이오드는 2 GHz와 5 GHz의 대역을 스위칭(매크로 튜닝)하기 위해 사용되었으며, 버렉터 다이오드는 2.3~2.5 GHz와 5.15~5.35 GHz의 서비스 대역 내 미세 주파수 튜닝(마이크로 튜닝)을 위하여 사용되었다. 또한, 두 주파수 대역(2 GHz와 5 GHz) 사이에서의 불요 공진(spurious resonance)은 미앤더(meander) 사이의 갭을 조정하여 제거되었다. 안테나는 각각의 서비스 대역에서 2 dBi 이상의 일정한 이득을 보인다. 제안된 안테나의 측정 결과는 매크로-마이크로 주파수 튜닝 기술이 재구성 가능한 다중 대역 다중 모드(Multi-Mode Multi-Band: MMMB) 무선 통신 시스템에서 유용하게 사용될 수 있음을 보여준다.

슈도-세그멘테이션 기법을 이용한 저 전력 12비트 80MHz CMOS D/A 변환기 설계 (Design of Low Power 12Bit 80MHz CMOS D/A Converter using Pseudo-Segmentation Method)

  • 주찬양;김수재;이상민;강진구;윤광섭
    • 대한전자공학회논문지SD
    • /
    • 제45권4호
    • /
    • pp.13-20
    • /
    • 2008
  • 본 논문에서는 무선 통신 응용 시스템에 적합하도록 슈도-세그멘테이션 기법을 이용하여 저 전력 12비트 80MHz D/A 변환기를 CMOS 0.18um n-well 1-Poly/6-Metal 공정으로 설계하였다. 슈도-세그멘테이션 기법은 간단한 병렬 버퍼로 구성된 이진 디코더를 사용함으로써 구조적으로 간단해지며 저 전력으로 구현이 가능하다. 또한, 스위칭 코어 회로에 글리치 억제 회로와 입력신호의 스윙을 감소시키는 구동 회로를 설계함으로써 추가적인 스위칭 잡음을 줄일 수 있었다. 측정 결과 제안한 저 전력 12bit 80MHz CMOS D/A 변환기는 샘플링 주파수 80MHz일 때, 입력 주파수 1MHz에서 SFDR은 66.01dBc, 유효비트수는 10.67비트를 보여주었다. INL/DNL은 ${\pm}1.6LSB/{\pm}1.2LSB$로 측정되었으며, 글리치 에너지는 $49pV{\cdot}s$로 나타났다. 전력 소모는 1.8V 전원 전압에서 최대 속도인 80MHz일 때 46.8mW로 측정되었다.

이기종 무선망에서의 다양한 트래픽 환경이 고려된 에너지 효율적인 수직적 핸드오프 기법에 대한 연구 (Power Aware Vertical Handoff Algorithm for Multi-Traffic Environment in Heterogeneous Networks)

  • 서성훈;이승찬;송주석
    • 정보처리학회논문지B
    • /
    • 제12B권6호
    • /
    • pp.679-684
    • /
    • 2005
  • 현재 사용되고 있는 대표적인 무선 네트워크 접속 기술들로는 높은 이동성을 지원하는 휴대 전화망인 WWAN(Wireless Wide Area Networks), 높은 대역폭을 지원하는 WLAN(Wireless Local Area Networks), 그리고 방송 및 데이터를 수신할 수 있는 WDMB(Wireless Digital Multimedia Broadcasting) 등을 들 수 있다. 그러나 각각의 기술들은 각각 이동성 및 데이터 전송률, 그리고 데이터의 방향성 등의 한계를 내포하고 있다. 이러한 제약점을 극복하기 위해, 서로 다른 접속 기술을 상황에 따라 전환하여, 현재 서비스 받고 있는 데이터 접속을 끊김없이 연결해 주어야하는 수직적 핸드오프(Vertical Handoff) 기법에 대한 연구가 활발히 진행 중이다. 본 논문에서는 WWAN 인터페이스를 기반으로, 단말에 장착되어 있는 다른 인터페이스들(WLAN과 WDMB)에 대한 에너지 소모를 최소화하여 전체 시스템의 생명시간(Life time)을 최대화하는 인터페이스 선택 알고리즘과 망구조를 제안한다. 또한 다양한 서비스에 대한 트래픽을 분석하여 망단에 존재하는 사용자 버퍼를 관리하고 이를 수직적 핸드오프의 기준으로 활용하여 기존 방식들에 비교하여 전체적 에너지 소모가 기존 기법 대비 각각 $75\%$(WDMB 우선), $34\%$(WLAN 우선) 절감됨을 보인다.