• 제목/요약/키워드: Digital Logic

검색결과 673건 처리시간 0.024초

APPLICATION OF SIR-C DATA FOR EXPLORATION OF MINERALIZEDD ZONES (HWANGGANG-Rl, KOREA)

  • Jiang, Wei W.;Park, S.W.;Park, Jeong-Ho;Lee, Cahng-Won;Kim, Duk-Jin;So, Byung-Han;So, C. S.;Moon, Wooil M.
    • 대한원격탐사학회:학술대회논문집
    • /
    • 대한원격탐사학회 1999년도 Proceedings of International Symposium on Remote Sensing
    • /
    • pp.158-164
    • /
    • 1999
  • This paper investigated and evaluated the NASA's Shuttle Imaging Radar-C (SIR-C) multiple frequency SAR data for differential backscattering effects of microwave from the surface geological materials overlying the skarn type mineralization. Although an integrated approach in mineral exploration is more cost effective and is well in use, there are still many technical and scientific issues to be further investigated and researched. In this study we have reprocessed several sets of previously surveyed exploration data and experimented with fuzzy logic digital fusion of the preprocessed data with respect to chosen exploration targets. Among the numerous fuzzy logic operators, which are currently available for a data driven integrated exploration strategy, we used varying combinations of fuzzy MIN, fuzzy MAX, and fuzzy SUM operators along with Gamma operator for fusion of exploration data, including the contact metamorphic zone information. The final exploration target tested was a skarn type W-Mo-F mineralization in the study area. The fuzzy logic derived mineral potential anomaly almost exactly matched the differential backscattering anomalies on the C-band and L-band SIR_C data when overlaid on each other. Although this high degree of correlation between these two data sets is remarkable, the differential backscattering anomaly over the skarn type W-Mo-F mineralization in the study area requires further investigation.

  • PDF

LAPG-2: 가상 논리 분석기 및 패턴 생성기를 갖는 저비용 설계 검증 플랫폼 (LAPG-2: A Cost-Efficient Design Verification Platform with Virtual Logic Analyzer and Pattern Generator)

  • 황수연;강동수;장경선;이강
    • 한국정보과학회논문지:시스템및이론
    • /
    • 제35권5호
    • /
    • pp.231-236
    • /
    • 2008
  • 본 논문에서는 FPGA 기반와 논리 회로를 에뮬레이션 하는 저비용 플랫폼인 LAPG-2의 구조 설계와 구현을 제안한다. 본 논문에서 제안한 에뮬레이션 플랫폼은 기존에 제안 LAPG(logic Analyzer and Pattern Generator)의 성능을 향상시키고, 더 많은 기능을 추가하였다. 따라서, LAPG-2는 기존 LAPG의 향상된 버전이라고 할 수 있다. 본 논문에서 제안한 LAPG-2는 크게 FPGA 기반 하드웨어 엔진과 에뮬레이션을 구동하고 결과를 모니터링 할 수 있는 소프트웨어 부분으로 구성된다. 호스트 컴퓨터와 FPGA 보드 사이의 양방향 직렬 통신 링크를 통한 새로운 통신 프로토콜을 제안함으로써 효과적인 상호 작용할 수 있는 검증 환경을 제공한다. 실험 결과, 본 논문에서 제안한 에뮬레이션 방법은 다른 방식들과 비교했을 때, $55%{\sim}99%$의 통신 오버헤드 절감 효과를 얻었다. 하드웨어 면적의 경우는, 간단한 회로보다 입출력 포트 수가 많은 복잡한 회로에서 보다 더 효율적이었다.

CTR 코드를 사용한 I/O 핀 수를 감소 시킬 수 있는 인터페이스 회로 (An I/O Interface Circuit Using CTR Code to Reduce Number of I/O Pins)

  • 김준배;권오경
    • 전자공학회논문지D
    • /
    • 제36D권1호
    • /
    • pp.47-56
    • /
    • 1999
  • 반도체 칩의 집적도가 급격히 향상됨에 따라 칩의 I/O 수가 증ㅇ가하여 패키지의 크기가 커질 뿐 아니라 칩 자체의 가격보다 패키지의 가격이 높아지고 있는 실정이다. 따라서 집적도의 증가에 의한 I/O 수으이 증가를 억제할 수있는 방법이 요구되고 있다. 본 논문에서는 CTR(Constant-Transition-Rate) 코드 심벌 펄스의 상승 예지와 하강 예지의 위치에 따라 각각 2비트 씩의 디지털 데이터를 엔코딩함으로써 I/O 핀 수를 50% 감소 시킬 수 있는 I/O 인터페이스 회로를 제안한다. 제안한 CTR 코드의 한 심벌은 4비트 데이터를 포함하고 있어 기존의 인터페이스 회로와 비교하여 심벌 속도가 절반으로 감소되고, 엔코딩 신호의 단위 시간당 천이 수가 일정하며, 천이 위치가 넓게 분산되어 동시 스위칭 잡음(Simultaneous Switehing Noise, SSN)이 작아진다. 채널 엔코더는 논리 회로만으로 구현하고, 채널 디코더는 오버샘플링(oversampling) 기법을 이용하여 신호를 복원하는 입출력 회로를 설계하였다. 설계한 회로는 0.6${\mu}m$ CMOS SPICE 파라미터를 이용하여 시뮬레이션함으로써 동작을 검증하였으며, 동작 속도는 200 Mbps/pin 이상이 됨을 확인 하였다. 제안한 방식을 Altera사의 FPGA를 이용하여 구성하였으며, 구성한 회로는 핀 당 22.5 Mbps로 데이터를 전송함을 실험적으로 검증하였다.

  • PDF

LED 휘도의 디지털 제어 방식에 관한 연구 (A Study on Digital Control Method of LED Luminance)

  • 강신호;염정덕
    • 조명전기설비학회논문지
    • /
    • 제24권1호
    • /
    • pp.28-34
    • /
    • 2010
  • 발광다이오드(LED)의 휘도를 제어하는 기존 방식은 펄스폭변조(PWM)방식이 주로 사용되었다. PWM 방식은 LED의 점등시간비와 휘도가 비례하는 아날로그적인 방식으로 통신 등의 디지털 방식과는 호환이 어려운 단점을 가지고 있다. 본 연구에서는 디지털 방식으로 적, 녹, 청색 LED의 휘도를 제어하는 실험을하였다. 이를 위해 LED 구동회로와 디지털 논리회로로 구성된 LED 디지털제어 장치를 개발하였다. 디지털 입력에 대한 적, 녹, 청색 LED의 점등 펄스 수를 제어하여 다양한 광색을 구현하고, 측정한 광색의 x, y 색도좌표가 원하는 색의 CIE 색도도 영역에 포함될 수 있도록 디지털 코드를 최적화시켰다. 본 연구 결과는 디지털 통신을 이용한 LED 램프의 원격 제어로 풀 컬러를 구현하는데 효과적으로 활용될 수 있다.

NuDE 2.0: A Formal Method-based Software Development, Verification and Safety Analysis Environment for Digital I&Cs in NPPs

  • Kim, Eui-Sub;Lee, Dong-Ah;Jung, Sejin;Yoo, Junbeom;Choi, Jong-Gyun;Lee, Jang-Soo
    • Journal of Computing Science and Engineering
    • /
    • 제11권1호
    • /
    • pp.9-23
    • /
    • 2017
  • NuDE 2.0 (Nuclear Development Environment 2.0) is a formal-method-based software development, verification and safety analysis environment for safety-critical digital I&Cs implemented with programmable logic controller (PLC) and field-programmable gate array (FPGA). It simultaneously develops PLC/FPGA software implementations from one requirement/design specification and also helps most of the development, verification, and safety analysis to be performed mechanically and in sequence. The NuDE 2.0 now consists of 25 CASE tools and also includes an in-depth solution for indirect commercial off-the-shelf (COTS) software dedication of new FPGA-based digital I&Cs. We expect that the NuDE 2.0 will be widely used as a means of diversifying software design/implementation and model-based software development methodology.

비정형 초고층건물의 계획요소 검토가 가능한 형태생성 파라메트릭 디자인 프로세스에 관한 연구 (A Study on the Parametric Design Process for Form Generation to Review Planning Factors of Irregular-Shaped High-rise Buildings)

  • 임자은;박상민
    • 대한건축학회연합논문집
    • /
    • 제21권5호
    • /
    • pp.161-168
    • /
    • 2019
  • The use of various digital tools makes freeform modeling possible. At the same time, with the development of structural and construction technologies, Free-Form Architecture are beginning to be implemented realized, as the desired data extraction such as the size and coordinate points of the members is possible. Currently, in many cities around the world, Irregular-Shaped High-rise Buildings, which express the dynamic symbolism, are recognized for their landmark values. In order to realize the Irregular-Shaped High-rise Buildings, it is necessary to understand various fields such as the characteristics of digital tools, digital technique logic, design process, and construction method. In particular, it is important to plan Irregular-Shaped High-rise Buildings so that the various types of efficiency can be reviewed together, while generating understanding and formations from the initial design stage. Therefore, this study uses conceptual and parametric design tools related to form generation in digital architecture to analyze the details, methods, and characteristics of the Irregular-Shaped High-rise Buildings form generation process. In this paper, the parametric design tool is applied to study the various types of design and the process characteristics that can be considered in the initial design stage of the unstructured skyscraper.

64채널 신호발생/분석 모듈 구현에 관한 연구 (A Study on Implementation of a 64 Channel Signal Generator / Analyzer Module)

  • 민경일;정갑천;최종현;박성모
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2003년도 하계종합학술대회 논문집 V
    • /
    • pp.2609-2612
    • /
    • 2003
  • This paper describes a 64 channel signal generator/analyzer module that is useful for verification and testing of digital circuits. It can perform logic analyzer function and signal generator function at the same time. The 64 Channel module is implemented with single FPGA chip for miniaturization, and an USB interface is used to increase portability of the module. Multiple modules can be used in parallel for the verification of large scale circuits. Moreover, since the module is implemented as a PC based system, one can configure convenient GUI(Graphic User Interface) environment.

  • PDF

Feedback을 가진 P.V.M.방식 Chopper 회로에 관한 연구 (A Study on Pulse Frequency Modulated Chopper with Feedback)

  • 박민호;전희종
    • 전기의세계
    • /
    • 제26권3호
    • /
    • pp.63-68
    • /
    • 1977
  • In this paper, the theory of pulse frequency modulated DC/DC power converter to obtain constant output voltage for all input voltage changes is discussed. The switch controller consisting of integrator and comparator determines the ON time of power switch-Thyristor-by the error between the load voltage and a load reference voltage. Resulting voltage and current waveforms have been studied theoretically in detail and verified experimentally for a resistive and inductive load condition. State equations for voltages and currents using binary logic variables are computed by digital computer. Comparison of these withe oscillograms obtained from an experimental model shows very close agreement.

  • PDF

분산제어 설비를 이용한 Fan Stall Warning System 설계 (Fan Stall Warning System Design Using the DCS Logic)

  • 노용기;조현섭;장성환
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2006년도 제37회 하계학술대회 논문집 D
    • /
    • pp.1953-1955
    • /
    • 2006
  • 500[MW]급 대용량 보일러 통풍계통의 송풍기 맥동 감시 장치는 송풍기 이상 발생시 송풍기를 보호하기 위하여 정지시키는 기능을 한다. 그러나 송풍기 맥동 감시 장치의 빈번한 고장으로 신뢰성이 저하되고 운전에 영향을 미치므로 이것을 DCS 로직으로 구성하여 신뢰성을 향상시켰다.

  • PDF

상전류 검출 및 도통각 조정을 이용한 SRM 센서리스 속도제어 (Sensorless speed control of switched reluctance motor using phase current detection and dwell angle control)

  • 신규재;권영안
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1998년도 하계종합학술대회논문집
    • /
    • pp.955-957
    • /
    • 1998
  • Switched reluctance motor(SRM) has the advantages of simple structure, low rotor inertia, and high poer rate per unit volume. However, position sensor isessential in SRM in order to synchronize the phase excitation to the rotor position. The position sensors increase the cost of drive system, and tend to reduce system reliability. This paper investigtes the speed control of sensorless SRM. The proposed system consists of position detection circuit, dwell angle controller, digital logic commutator, PI speed controller and 4-phase inverter. The performances in the proposed system are verified through the experiment.

  • PDF