• 제목/요약/키워드: Digital Double

검색결과 393건 처리시간 0.028초

시멘트리스 나사 유지형 임플란트 시스템을 이용한 보철물 수복 증례 (Prosthetic restorations with cementless screw-retained implant systems: a case report)

  • 정영해;김임선
    • 대한치과기공학회지
    • /
    • 제45권4호
    • /
    • pp.124-130
    • /
    • 2023
  • This study aims to describe the clinical experience of single and bridge crowns fabricated using a cementless screw-retained implant prosthesis system. In the case of single crown (#37), regular link (HDL) was used, and bridge crowns (#15~#24), (#26~#27), (#17~#14) (#24~#26) were fabricated by selecting regular link and short link considering the vertical height. One abutment was hex shaped to ensure that it could be mounted while preventing insertion and prosthesis rotation. The advantages of cementless implant prosthesis include shorter chair time and periodic care, strong retention with LINK abutment, safety from inflammation, bacterial infection, and complications due to peri-implant cement, and high patient satisfaction. Dentists should double-check the position of the implant fixture and dental technicians should continuously manage the fit of the link and prosthesis with digital equipment to reduce screw loosening and fractures.

단상 UPS 인버터의 강인한 2중 데드비트제어 (Robust Double Deadbeat Control of Single-Phase UPS Inverter)

  • 박지호;허태원;안인모;이현우;정재륜;우정인
    • 조명전기설비학회논문지
    • /
    • 제15권6호
    • /
    • pp.65-72
    • /
    • 2001
  • 본 논문에서는 UPS용 인버터의 강인한 디지털제어를 위하여 인버터 출력측 LC필터의 커패시터 전압과 전류의 2중 제어루프로 구성된 새로운 제어기법을 제안한다. 제안된 전압·전류의 2중 제어루프는 전압 제어루프의 커패시터 전압을 전류 제어루프의 커패시터 전류의 위상중심으로 두고, 2중 데드비트 제어를 수행함으로써 커패시터 전류의 위상지연이 보상된 완전한 진상전류 제어가 가능하게 된다. 전류 제어루프는 디지털 제어기의 시간 지연요소를 시스템의 고유한 파라미터로 가정한 2차 데드비트 제어기로 설계하여 디지털 제어기의 고유한 연산 지연시간에 의한 성능저하를 개선한다. 또한, 외란에 의한 데드비트 제어의 영향을 제거하기 위하여 부하전류 예측기법을 전류 제어루프에 부가하여 외란을 피드포워드 보상함으로써 외란에 강인한 전류제어를 수행한다.

  • PDF

소형 오존발생장치의 전력제어와 냉각효과에 관한 연구 (A Study on Cooling Effect and Power Control of a Mini Ozonizer)

  • 우성훈;박승조;윤성윤;박지호;우정인
    • 대한환경공학회지
    • /
    • 제28권1호
    • /
    • pp.97-103
    • /
    • 2006
  • 본 논문은 미세 오존 출력을 얻을 수 있는 자동제어형 오존발생장치의 제어기법을 제시하고, 또한 무성방전에 의한 오존발생장치의 유입공기를 공극에서 저온인 $2^{\circ}C$까지 냉각 하여 포화 확산도가 높은 고밀도 탈취용 오존을 발생시킬 수 있는 기법을 제시한다. 고주파수의 오존방전 노이즈에 의한 전원파형의 불량화를 보상하기 위해서 디지털 궤환 제어시스템을 구성하고, 방전관의 등가 커패시터의 전압과 전류를 검출하여 2중의 제어루프를 설계한다. 부하변동에 따르는 과도상태 응답특성을 개선하고 제어기의 연산 지연시간을 보상하기 위하여 연산시간을 전원장치 플랜트의 고유한 파라미터로 가정하여 플랜트모델에 포함시켜 모델링한다. 제안된 오존 발생기는 고농도 고효율의 오존방전 시스템의 입력전원에서 고주파방전노이즈가 제거되어 정현적으로 되며 2배 이상의 안정된 오존출력을 얻는 것을 실험적으로 입증한다.

정착시간 최소화 기법을 적용한 고속 CMOS A/D 변환기 설계 (A High-Speed CMOS A/D Converter Using an Acquistition-Time Minimization Technique))

  • 전병열;전영득;이승훈
    • 전자공학회논문지C
    • /
    • 제36C권5호
    • /
    • pp.57-66
    • /
    • 1999
  • 본 논문에서는 50 MHz 수준의 고속 신호 샘플링을 위해 정착시간 최소화 기법을 적용한 12 비트 50 MHz CMOS A/D 변환기(analon-to-digital-converter : ADC) 회로를 제안한다. 제안하는 ADC는 0.35㎛ double-poly five-metal n-well CMOS 공정을 사용하여 설계 및 레이아웃되었으며, 응용되는 시스템의 속도, 해상도 및 면적 등의 사양을 고려하여 다단 파이프라인 구조가 적용되었다. 기존의 파이프라인 구조를 가진 ADC의 경우, 동작속도를 제한하는 결정적인 회로 불럭은 잔류전압 증폭기이나, 제안하는 정착 시간 최소화 기법은 이러한 잔류전압 증폭기의 동작 전류 제어를 통해 정착시간 단축 및 출력신호의 불규칙성을 최소한으로 줄인다. 3 V 전원전압에서 50 MHz 클럭 주파수를 사용하여 모의실험한 결과, 입출력단을 포함한 전체 ADC는 197mW의 전력소모를 나타내었고, 입출력단의 패드를 포함한 전체 칩면적은 3.2mm×3.6mm이다.

  • PDF

광전계 센서(optical electric field sensor)를 이용한 GPR (GPR using optical electric field sensor)

  • 조성준;;;김정호
    • 한국지구물리탐사학회:학술대회논문집
    • /
    • 한국지구물리탐사학회 2005년도 공동학술대회 논문집
    • /
    • pp.215-220
    • /
    • 2005
  • 지뢰탐지에 효과적으로 적용하기 위해 광전계 센서를 이용한 GPR 시스템을 개발하였다. 측정되는 전기장의 왜곡을 최소화 하는 광전계 센서는 크기와 무게가 매우 적어 측정 장치로 운용하기가 용이하므로 지뢰탐지와 같이 세밀한 주의가 요구되는 곳에 적합하다. 송수신 장치 역할을 하는 벡터 네트웍 분석기와 광신호 발생기와 광검파기를 탑재한 광변조기, double ridge horn 송신 안테나와 광전계 센서로 구성된 stepped frequency radar 시스템이 개발되었으며, 이 시스템의 매우 긴 측정시간의 단점을 극복하기 위해 동일한 수준의 S/N 비를 가지는, 임펄스 발생기와 오실로스코프로 구성된 impulse radar 시스템이 또한 개발되었다. 비교 결과 자료 수준은 거의 동일하나 측정시간은 스텝 측정의 경우 8배 이상 빨라진 것을 알 수 있었으며, 동일한 자료를 연속 측정으로 획득한 결과 100 배 이상 빨라 질 수 있음을 확인하였다. 또한 이 임펄스 레이다 시스템을 PMN2 지뢰모형에 대해 현장과 비슷한 환경에서의 실험실 실험에 적용하여 지뢰모형의 영상을 획득하였다.

  • PDF

트랜지스터 차동쌍 폴딩 기법을 적용한 250-MSamples/s 8-비트 폴딩 아날로그-디지털 변환기의 설계 (A Design of 250-MSamples/s 8-Bit Folding Analog to Digital Converter using Transistor Differential Pair Folding Technique)

  • 이돈섭;곽계달
    • 대한전자공학회논문지SD
    • /
    • 제41권11호
    • /
    • pp.35-42
    • /
    • 2004
  • 본 논문에서는 저 전력, 고속 동작을 위하여 트랜지스터 차동쌍 폴딩 회로를 사용하는 CMOS 폴딩 ADC를 설계하였다. 본 논문에서는 제안한 트랜지스터 차동쌍 폴딩 회로에 대한 동작원리와 기존의 폴딩 회로에 비해 어떤 장점을 가지고 있는지 설명한다. 이 회로를 적용하여 설계한 ADC에서는 폴딩신호를 처리하기 위하여 16 개의 정밀한 전압비교기와 32 개의 인터폴레이션 저항을 사용하므로 저 전력, 고속동작이 가능하고, 작은 칩 면적으로 제작할 수 있다. 설계공정은 0.25㎛ double-poly 2metal n-well CMOS 공정을 사용하였다. 모의실험결과 2.5V 전원전압을 인가하고 250MHz의 클럭 주파수에서 45mW의 전력을 소비하였으며 측정값을 통하여 계산된 INL은 ±0.15LSB, DNL은 ±0.15LSB, SNDR은 10MHz 입력신호에서 50dB로 측정되었다.

가우스함수를 이용한 DGMOSFET의 문턱전압이하 스윙분석 (Analysis of Subthreshold Swing for Double Gate MOSFET Using Gaussian Function)

  • 정학기;한지형;이재형;정동수;이종인;권오신
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2011년도 춘계학술대회
    • /
    • pp.681-684
    • /
    • 2011
  • 본 연구에서는 가우스 함수를 이용한 포아송방정식으로부터 DGMOSFET에서 채널내 전위와 전하분포의 관계를 유도하고자 한다. 이때 가우스 함수의 변수인 이온주입범위 및 분포편차에 대하여 문턱전압이하 스윙의 변화를 관찰하고자 한다. 포아송방정식으로부터 해석학적 전위분포 모델을 구하였으며 이를 이용하여 문턱전압이하 스윙값을 구하였다. 문턱전압이하 스윙은 게이트전압에 대한 드레인전류의 변화를 나타내고 이론적으론 최소값 60mV/dec을 나타내며 디지털소자응용에 매우 중요한 요소이다. 본 연구의 모델이 타당하다는 것을 입증하기 위하여 포텐셜 분포값을 수치해석학적 값과 비교하였다. 결과적으로 본 연구에서 제시한 포텐셜모델이 수치해석학적 시뮬레이션모델과 매우 잘 일치하였으며 가우스 함수의 형태에 따라 문턱전압이하 스윙을 분석하였다.

  • PDF

기준 전압 발생기와 연속 시간 선형 등화기를 가진 6 Gbps 단일 종단 수신기 (6-Gbps Single-ended Receiver with Continuous-time Linear Equalizer and Self-reference Generator)

  • 이필호;장영찬
    • 전자공학회논문지
    • /
    • 제53권9호
    • /
    • pp.54-61
    • /
    • 2016
  • 본 논문에서는 6 Gbps 고속 double data rate(DDR) 인터페이스를 위한 기준 전압 발생기와 선형 등화기를 포함하는 단일 종단 수신기를 제안한다. 제안하는 단일 종단 수신기는 낮은 전압 레벨의 입력 신호에 대해 전압 이득을 증가시키기 위해 공통 게이트 증폭기를 사용한다. 저주파의 이득을 줄이고 고주파 피킹 이득을 발생시키는 연속 시간 선형 등화기가 공통 게이트 증폭기에서의 구현을 위해 제안된다. 또한, 공통 게이트 증폭기의 오프셋 노이즈를 줄임으로 전압이득을 극대화하기 위해 기준 전압 발생기가 구현된다. 제안하는 기준 전압 발생기는 디지털 평준화 기법에 의해 2.1 mV의 해상도로 제어된다. 제안된 단일 종단 수신기는 공급전압 1.2 V의 65 nm CMOS 공정에서 설계되었으며 6 Gbps의 동작속도에서 15 mW의 전력을 소모한다. 설계된 등화기는 저주파에서의 이득 대비 3 GHz 주파수에서의 피킹 이득을 5 dB 이상 증가시킨다.

산화막두께 및 도핑분포에 대한 DGMOSFET의 문턱전압이하 스윙분석 (Analysis of Subthreshold Swing for Oxide Thickness and Doping Distribution in DGMOSFET)

  • 정학기
    • 한국정보통신학회논문지
    • /
    • 제15권10호
    • /
    • pp.2217-2222
    • /
    • 2011
  • 본 연구에서는 이중게이트(Double Gate; DG)MOSFET의 채널내 전위와 전하분포의 관계를 가우스 함수를 이용한 포아송방정식으로부터 유도하고자 한다. 즉, 도핑분포는 가우스 함수를 이용하였으며 변수인 이온주입범위 및 분포편차에 대하여 문턱전압이하 스윙과 산화막 두께의 관계를 관찰하고자 한다. 포아송방정식으로부터 해석학적 전위분포 모델을 구하였으며 이를 이용하여 산화막 두께에 대한 문턱전압이하 스윙값의 변화를 구하였다. 문턱전압이하 스윙은 게이트전압에 대한 드레인전류의 변화를 나타내고 이론적으론 최소값 60 mV/dec을 나타내며 디지털소자응용에 매우 중요한 요소이다. 본 연구의 모델이 타당하다는 것을 입증하기 위하여 포텐셜 분포값을 수치해석학적 값과 비교하였다. 결과적으로 본 연구에서 제시한 포텐셜모델이 수치해석학적 시뮬레이션모델과 매우 잘 일치하였으며 도핑분포에 따라 문턱전압이하 스윙과 산화막두께의 관계를 분석하였다.

An Offline Electronic Payment System Based on an Untraceable Blind Signature Scheme

  • Kutubi, Md. Abdullah Al Rahat;Alam, Kazi Md. Rokibul;Tahsin, Rafaf;Ali, G.G. Md. Nawaz;Chong, Peter Han Joo;Morimoto, Yasuhiko
    • KSII Transactions on Internet and Information Systems (TIIS)
    • /
    • 제11권5호
    • /
    • pp.2628-2645
    • /
    • 2017
  • This paper proposes a new offline electronic payment (e-payment) system that satisfies the major security requirements of e-payment, i.e. anonymity, unlinkability, unforgeability, double spending control, conditional traceability, and fraud prevention. The central idea is the use of Hwang et al.'s RSA-based untraceable blind signature (BS), which disables the link between the e-coin and its owner and ensures the anonymity of both the customer and the merchant. It attaches an expiration, a deposit and the transaction dates to each e-coin in order to manage the database of the bank effectively, to correctly calculate the interest on the e-coin and to aid arbitration if a dishonest customer attempts to double-spend the coin. It also ensures the anonymity of the customer as long as the coin is spent legitimately. Only when a fraudulent e-coin transaction is detected can the bank, with the help of the central authority (a trusted entity), determine the identity of the dishonest customer. The system is referred to as offline since the bank does not need to be concurrently involved in transactions between a customer and a merchant. Finally, analyses of the performance of the prototype and the primary security requirements of the proposed system are also presented.