• 제목/요약/키워드: Decision Feedback Equalizer(DFE)

검색결과 74건 처리시간 0.029초

소프트 판정을 이용한 자력복구 적응 판정궤환 채널등화 기법 (Soft Decision Approaches for Blind Decision Feedback Equalizer Adaptation)

  • 정원주
    • 대한전자공학회논문지TC
    • /
    • 제43권8호
    • /
    • pp.69-76
    • /
    • 2006
  • 이 논문에서는 조정 가능한 소프트 판정기를 이용하여 자력복구 판정궤한 채널등화기의 적응 모드를 포착모드와 추적 모드 사이에서 최적화하는 기법들을 제안한다. 제안된 기법들은 주어진 SNR에 따라 소프트 판정기를 최적화하여 DFE를 위한 궤환 신호를 생성하고 그에 따라 자력복구 IIR 필터 적응모드와 DD-LMS 적응모드를 결합한 적응방식을 적용한다. 제안된 기법들은 포착모드와 추적모드 사이의 최적화된 스위칭을 성취할뿐아니라 DFE 에러 propagation을 최소화하는데도 기여한다.

Decision Feedback Equalizer for DS-UWB Systems

  • 신오순
    • 한국통신학회논문지
    • /
    • 제33권5A호
    • /
    • pp.500-508
    • /
    • 2008
  • Direct-sequence ultra-wideband(DS-UWB) system is being considered as one of promising transmission technologies for wireless personal area networks(WPANs). Due to relatively low spreading factors and huge bandwidth of transmit signal, a DS-UWB receiver needs to be equipped not only with a rake receiver but also with an equalizer, of which the equalizer is not required for traditional direct-sequence code division multiple access(DS-CDMA) systems. The number of rake fingers is limited in practice, influencing the performance of the subsequent equalizer. In this paper, we derive a decision feedback equalizer(DFE) for DS-UWB systems based on the minimum mean square error(MMSE) criterion, and investigate the impact of various parameters on the DFE performance in realistic scenarios. In particular, we propose an approach to improving the performance of the DFE using additional channel estimates for multipaths not combined in the rake receiver, and discuss how the accuracy of channel estimation affects desirable DFE configuration. Moreover, we present simulation results that show the impact of turbo equalization on the DFE performance.

SDH 무선 시스템의 64 QAM RF MODEM을 위한 DFE 구현 (Implementation of Decision Feedback Equalizer for 64 QAM RF MODEM in SDH Radio Systems)

  • 이대령;방효창;장태화;안준배;조성준;김원후
    • 한국통신학회논문지
    • /
    • 제19권5호
    • /
    • pp.928-938
    • /
    • 1994
  • 본 논문에서는 SDH STM-1 신호인 64 QAM RF MODEM (155Mbps급)에서의 ZF(Zero Forcing) 알고리즘을 사용한 (3.3) 탭 Decision Feedback Equalizer를 설계 및 구현 하였다. 설계에 앞서 이루어진 시뮬레이션 결과로부터 11탭 선형등화기에 비해 (3.3) 탭 DFE가 fading 환경에서 약 5dB 정도 우수한 성능을 나타냈으며, 실현 구현된 등화기의 실험결과 fade depth 가 20dB인 경우에도 정상적인 등화성능을 나타내었다.

  • PDF

오차 엔트로피 기준에 근거한 결정 궤환 등화 알고리듬 (Decision Feedback Equalizer Algorithms based on Error Entropy Criterion)

  • 김남용
    • 인터넷정보학회논문지
    • /
    • 제12권4호
    • /
    • pp.27-33
    • /
    • 2011
  • 다중경로 페이딩과 충격성 잡음에 의한 채널 왜곡을 보상하기 위하여 오차 엔트로피 최소화 (MEE)에 근거한 결정 궤환 등화 (DFE) 알고리듬을 제안하였다. MEE 성능기준이 아직 결정 궤환 구조나 충격성 잡음환경에 대해 연구된 바가 없다. 결정 궤환 구조의 등화기의 가중치에 대해 오차 엔트로피를 최소화함으로써 제안된 알고리듬은 심각한 다중경로와 충격성 잡음 환경에서 탁월한 잔여 심볼간 간섭제거능력을 보였다.

고속 데이터 통신을 위한 Blind DFE Equalizer의 설계 (Design of a Blind DFE Equalizer for high-speed data communication)

  • 박원흠;선우명훈
    • 한국통신학회논문지
    • /
    • 제27권7C호
    • /
    • pp.704-711
    • /
    • 2002
  • 본 논문에서는 케이블 모뎀을 위한 DFE(Decision Feedback Equalizer) 구조의 blind 등화기를 설계하였다. 변복조 방식은 64/256 QAM이며 채널 적응 알고리즘으로는 제안한 MMA(Multi-Modulus Algorithm)와 LMS (Least Mean Square) 알고리즘을 같이 사용하였다. MMA 알고리즘과 DFE 구조를 가진 등화기는 본 논문에서 처음 제안한다. 기존의 MMA 등화기는 두 개의 FIR 필터를 사용하여 두 개의 탭 계수를 갱신하였으나, 본 논문에서 제안하는 MMA 알고리즘은 하나의 탭 계수 갱신만으로 채널 등화가 가능하도록 제안하였으며, DFE 구조에 적용하여 두 개의 DFE 필터를 사용하여 채널 적응 능력을 높히고 탭 수를 줄였다. 0.35 $\mu\textrm{m}$ standard cell library를 이용하여 ASIC 칩을 설계하였다. 설계한 등화기는 약 16만개의 게이트 수와 8 MHz의 동작속도를 보였으며 데이터 전송 속도는 64Mbps까지 지원한다.

온 칩 아이 오프닝 모니터링을 탑재한 10Gb/s 적응형 Decision Feedback Equalizer 설계 (Design of 10-Gb/s Adaptive Decision Feedback Equalizer with On-Chip Eye-Opening Monitoring)

  • 성창경;임진수;최우영
    • 대한전자공학회논문지SD
    • /
    • 제48권1호
    • /
    • pp.31-38
    • /
    • 2011
  • 고속 전송 시스템에 대한 수요가 증가함에 따라 채널의 제한된 대역폭을 극복하기 위한 적응형 등화기가 수신기에 널리 사용되고 있다. 수신기 칩의 테스트 비용을 절감하기 위하여 칩 내부에서 데이터의 아이 열림 정도를 측정할 수 있는 온 칩 eye-opening monitoring (EOM) 기술이 사용될 수 있다. 본 논문에서는 EOM 기능을 탑재한 10Gb/s 적응형 2탭 look-ahead decision feedback equalizer (DFE)를 제안한다. 제안된 EOM 회로는 기존의 방식과 달리 look-ahead DFE의 등화 신호를 모니터링 할 수 있다. 수신 신호의 아이로부터 포스트 커서의 크기를 측정한 후, 등화 계수가 제안된 알고리즘에 의하여 계산된다. 제안된 회로는 90nm CMOS 공정에 설계되었으며 알고리즘과 함께 post-layout 시뮬레이션을 통하여 동작을 검증하였다. DFE 코어논 $110{\times}95{\mu}m^2$의 면적을 가지고 1.2V의 전원에서 11mW를 소모한다.

MTLMS 기반의 결정귀환 등화기의 설계 (Design of MTLMS based Decision Feedback Equalizer)

  • 최윤석;박형근
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2006년도 춘계종합학술대회
    • /
    • pp.950-953
    • /
    • 2006
  • 다음은 요약문 입이동 멀티미디어 통신에서의 주요한 요소기술 중의 하나는 높은 품질의 서비스를 제공할 수 있는 광대역 전송기술이다. 이와 같은 광대역 이동통신시스템을 위해서는 높은 주파수 효율과 낮은 전력소모를 가지면서 시변 다중경로 페이딩 채널에 의한 신호왜곡을 극복해야 한다. 따라서 단일 반송파의 짧은 버스트 데이터전송을 위한 적응적 결정귀환 등화방식이 하나의 해결책으로 고려되고 있다. 본 논문에서는 짧은 훈련심볼을 포함한 버스트 신호 갖는 시스템의 성능향상을 위하여 연판정 귀환을 갖는 MTLMS (multiple-training least mean square) 기반의 DFE(decision feedback equalizer)를 제안하고 시뮬레이션을 통하여 다른 등화방식과의 성능을 비교 분석하였다.

  • PDF

Performance of Iterative Soft Decision Feedback Equalizers for Single-Carrier Transmission

  • Jeon, Taehyun;Yoon, Seokhyun;Kim, Kyungho
    • Journal of Electrical Engineering and Technology
    • /
    • 제12권3호
    • /
    • pp.1280-1285
    • /
    • 2017
  • In this paper, we consider iterative soft-decision feedback equalizers (sDFE), a.k.a. turbo equalizers for single-carrier transmission. Turbo equalizer takes log-likelihood ratio (LLR) feedback from channel decoder and convert the LLR into symbol estimates and variances to be used for the LLR update at the sDFE. Specifically, we consider both time domain and frequency-domain sDFE and compare their performances. The results shows that frequency-domain sDFE performs better than time-domain one and also that considerable gain can be obtained especially when the channel has deep nulls.

DDPSK 시스템을 위한 결정궤환복조에 근거한 적응등화기 (Decision Feedback Demodulation-based Adaptive Equalizers for DDPSK Systems)

  • 장동운
    • 한국통신학회논문지
    • /
    • 제27권6B호
    • /
    • pp.625-637
    • /
    • 2002
  • This study extends the modified linear feedback equalizer (MLFE), normally used for differentially coherent DPSK systems, to the equalization of double differentially coherent PSK (DDPSK) signals. By feeding back into the feedback part after modifying the equalizer output using decision feedback-based demodulation, the proposed equalizer can operate like an equalizer with a decision feedback structure. Simulation results showthat performances of the decision feedback demodulation-based feedback equalizer (DFD-FE) approach those of the DFE/coherent.

CMA 알고리즘을 이용한 고속 DFE 등화기 설계 (Design of a High-speed Decision Feedback Equalizer using the Constant-Modulus Algorithm)

  • 전영섭;선우명훈;김경호
    • 대한전자공학회논문지TC
    • /
    • 제39권4호
    • /
    • pp.173-179
    • /
    • 2002
  • 본 논문은 DFE (Decision Feedback Equalizer)구조와 CMA (Constant Modulus Algorithm), 그리고 LMS (Least Mean Square) 알고리즘을 이용한 등화기에 대하여 기술한다. DFE 구조는 기존의 transversal 구조의 등화기에 비하여 빠른 채널 적응 속도와 낮은 BER (Bit Error Rate) 값을 가지며 ISI(Intersymbol Interference)가 심한 환경에서도 좋은 성능을 나타낸다. 본 등화기는 16/64 QAM(Quadrature Amplitude Modulation) 변복조 방식에 적용할 수 있으며, 고속으로 동작할 수 있도록 고속의 곱셈기와 많은 수의 CSA (Carry Save Adder)를 사용하였다. COSSAP/sup TM/ 캐드 툴을 사용하여 부동 소수점 모델과 고정 소수점 모델을 개발하였으며, VHDL 모델을 개발하였다. 시뮬레이션 결과에 따라 feedback 부분과 feedforward 부분에 각각 12개와 8개의 탭을 사용하였으며, 다중 경로 페이딩 채널에서 BER이 10-6일 때를 기준으로 보면 등화기를 사용하지 않은 채널의 BER 보다 SNR(Signal to Noise Ratio)이 4dB 정도 향상되었다. SYNOPSYS/sup TM/ 캐드 툴과 삼성의 0.5 ㎛ standard cell library (STD80) 를 이용하여 로직 합성을 수행하였으며, 전체 게이트 카운트는 약 13만개를 보였다.