• 제목/요약/키워드: DSP(Digital Signal Process)

검색결과 74건 처리시간 0.026초

디지털전관방송을 위한 통합믹서컨트롤러 개발 (Development of Integrated Mixer Controller for Digital Public Address)

  • 조주필;김관웅;김대익
    • 한국인터넷방송통신학회논문지
    • /
    • 제17권1호
    • /
    • pp.19-24
    • /
    • 2017
  • 최근 IT기술의 발전을 근간으로 PA시스템에 IT기술이 접목된 혁신적인 제품들이 개발되고 있다. 본 논문에서는 디지털 전관방송을 위한 통합 믹서 컨트롤러를 제안하였다. 기존 디지털 전관방송을 구성하는 디지털믹서와 디지털 통합 컨트롤러의 기능을 포함한 통합믹서컨트롤러를 개발하였다. 개발된 통합믹서컨트롤러는 16개의 오디오입력채널과 8개의 출력채널을 가진 다채널 믹서 기능을 가진다. 그리고, 디지털오디오신호를 처리하기 위한 EQ, Matrix, Limiter을 가지고 있다. 또한, 개발된 컨트롤러는 믹서의 동작상태 모니터링과 전체 PA시스템을 제어하기 위한 인터넷 연결기능을 가진다.

3차원 탐색 레이더용 고속 실시간 신호처리기 개발 (Development of High-Speed Real-Time Signal Processing for 3D Surveillance Radar)

  • 배준우;김봉재;최재흥;정래형
    • 한국전자파학회논문지
    • /
    • 제24권7호
    • /
    • pp.737-747
    • /
    • 2013
  • 개발된 3차원 탐색 레이더는 저속으로 기동 중인 작은 RCS(Radar Cross Section)를 갖는 다수의 표적을 TWS(Track While Scan) 방식을 활용하여 실시간으로 탐지, 추적하여 표적의 거리, 속도, 각도 정보를 추출하는 펄스도플러(pulsed-doppler) 방식의 레이더이다. 본 논문에서는 고속으로 기동하는 표적을 탐지하기 위한 일반적인 레이더 신호처리 기법과 비교하여 영속도 근처의 저속 표적을 탐지하기 위한 속도 채널 처리 및 클러터맵 생성기법, 생성된 클러터맵을 활용하여 표적 정보를 획득하기 위한 신호처리 기법을 기술하며, 고속 다중 DSP가 탑재된 상용(COTS: Commercial Off-The-Shelf) 보드를 활용하여 개발된 3차원 탐색 레이더용 실시간 신호처리기의 HW/SW 구조 설계 및 탑재 알고리즘, 시험 결과 등을 제시한다.

오디오 신호 처리를 위한 초저전력 DSP 프로세서 (Ultra-low-power DSP for Audio Signal Processing)

  • 권기석;안민욱;조석환;이연복;이승원;박영환;김석진;김도형;김재현
    • 한국방송∙미디어공학회:학술대회논문집
    • /
    • 한국방송공학회 2014년도 하계학술대회
    • /
    • pp.157-159
    • /
    • 2014
  • In this paper, we introduce SlimSRP, an ultra-low-power digital signal processor (DSP) solution for mobile audio and voice applications. So far, application processors (APs) have taken charge of all the tasks in mobile devices. However, they have suffered from short battery life problems to deal with complex usage scenarios, such as always-on voice trigger with continuous audio playback. From extensive analysis of audio and voice application characteristics, SlimSRP is designed to relive the performance and power burden of APs. It employs three-issue VLIW architecture, and the major low-power and high-performance techniques include: (1) an optimized register-file architecture friendly for constants generation, (2) a powerful instruction set to reduce the number of register file accesses and (3) a unique instruction compression scheme that contributes to saved memory size and reduced cache miss. An implementation of SlimSRP runs at up to 200MHz and the logic occupies 95K NAND2 gates in Samsung 28LPP process. The experimental results demonstrate that a MP3 decoder application with a 128kbps 44.1kHz input can run at 5.1MHz and the logic consumes only 22uW/MHz.

  • PDF

금속 부품의 결함 판단을 위한 고유 주파수 분석 시스템 개발 (Development of the Natural Frequency Analysis System to Examine the Defects of Metal Parts)

  • 이충석;김진영;강준희
    • 센서학회지
    • /
    • 제24권3호
    • /
    • pp.169-174
    • /
    • 2015
  • In this study, we developed a system to detect the various defects in the metallic objects using the phenomenon that the defects cause the changes of the natural resonant frequencies. Our system consists of a FFT Amp, an Auto Impact Hammer, a Hammer controller and a PC. Auto Impact Hammer creates vibrations in the metallic objects when tapped on the surface. These vibrational signals are converted to the voltage signals by an acceleration sensor attached to the metallic part surface. These analog voltage signals were fed into an ADC (analog-digital converter) and an FFT (fast fourier transform) conversion in the FFT Amp to obtain the digital data in the frequency domain. Labview graphical program was used to process the digital data from th FFT amp to display the spectrum. We compared those spectra with the standard spectrum to find the shifts in the resonant frequencies of the metal parts, and thus detecting the defects. We used PCB's acceleration sensor and TI's TMS320F28335 DSP (digital signal processor) to obtain the resolution of 2.93 Hz and to analyze the frequencies up to 44 kHz.

2개의 밑수를 이용한 Flash A/D 변환기 (A New Flash A/D Converter Adopting Double Base Number System)

  • 김종수;김만호;장은화
    • 융합신호처리학회논문지
    • /
    • 제9권1호
    • /
    • pp.54-61
    • /
    • 2008
  • 본 논문에서는 디지털 신호를 실시간으로 처리하기 인한 TIQ 방식의 Flash 6-bit ADC 회로를 설계하였다. 새로운 논리회로 설계나 소자들의 근접 배치로 ADC의 속도를 향상시키는 대신에 새로운 코드를 이용하여 DSP의 처리능력을 높이도록 하였다. 제안한 코드는 ADC의 출력으로 이진수를 세공하지 않고 2와 3진법을 동시에 사용하는 Double Base Number System(DBNS)방법이다. 전압은 기존의 이진수를 표시하는 방법과 동일하지만, 밑수로 2와 3의 두개를 동시에 사용하여 합의 형태로 표현하는 방법이다. DBNS 표현법은 곱셈기와 가산기를 이용하지 않고 연산을 좌우로 이동하여 연산을 신속히 처리할 수 있다. 디지털 신호처리에서 사용하는 DBNS는 합의 수가 적도록 Canonical 표현을 구하는 알고리즘을 사용하지만, A/D 변환기에서는 Fan-In 문제가 발생하여 균일한 분포를 이루도록 하는 새로운 알고리즘을 개발하였다. HSPICE를 이용한 ADC의 시뮬레이션 결과 0.18um 공정에서 최고 동작속도는 1.6 GSPS이며 최대 소비전력은 38.71mW이였다.

  • PDF

A Programmable Compensation Circuit for System-on-Chip Application

  • Choi, Woo-Chang;Ryu, Jee-Youl
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제11권3호
    • /
    • pp.198-206
    • /
    • 2011
  • This paper presents a new programmable compensation circuit (PCC) for a System-on-Chip (SoC). The PCC is integrated with $0.18-{\mu}m$ BiCMOS SiGe technology. It consists of RF Design-for-Testability (DFT) circuit, Resistor Array Bank (RAB) and digital signal processor (DSP). To verify performance of the PCC we built a 5-GHz low noise amplifier (LNA) with an on-chip RAB using the same technology. Proposed circuit helps it to provide DC output voltages, hence, making the RF system chain automatic. It automatically adjusts performance of an LNA with the processor in the SoC when it goes out of the normal range of operation. The PCC also compensates abnormal operation due to the unusual PVT (Process, Voltage and Thermal) variations in RF circuits.

지각 부호화를 이용한 스테레요 오디오 코덱의 구현 및 음질 평가 (Implementation and evaluation of stereo audio codec using perceptual coding)

  • 차경환;장대영;홍진우;김천덕
    • 전자공학회논문지B
    • /
    • 제33B권4호
    • /
    • pp.156-163
    • /
    • 1996
  • In this paper, we described the implementation and the sound quality assessment of a real-time stereo audio codec using TMS320C40 DSP (digital signal processing) chip for low bitrte and high quality audio. We implemented hardware and software in order to overcome a real-time processing problem of audio compression algorithm that can be produced by largely recursive computing and complexity of the process. We have studied five types of distortion that can be produced by perceptual coding and the codec was evaluated by eight test musics that are selected in SQAM (sound quality assessment material) 422-2-4-2 produced by EBU (european broadcast union). The subjective listening tests were carried out on the codec quality and preformance by double blind method in a listening room with eleven listeners. As a result, 5 grade-impairment scale was scored under minus one and the codec quality was evaluated to be perceptible, but not annoying.

  • PDF

파워트레인 HILS를 이용한 차량간격 제어장치의 실험기법 개발에 관한 연구 (A Study on the Development of Experimental Method for ACC Using Powertrain HILS)

  • 백창현;윤원석;장광수
    • 한국자동차공학회논문집
    • /
    • 제7권6호
    • /
    • pp.165-173
    • /
    • 1999
  • HILS system consists of hardwares which are engine and dynamometer and softwares which is vehicle model without the engine. It is well-known that because of engines's nonlinearity it is difficult to describe an engine exactly and not to lose it reality coincidently. But HILS system is the high technology that can compensate this weakness by using a real engine instead of model. The various experiments regarding the ACC which are not normally available for real vehicle tests have been performed by the HILS system. From the results , the HILS system is expected to decrease the experimental accident rate and save costs and time. Compared with simulation, HILS experimental results show similarities and expected to increase road capacity.

  • PDF

LabVIEW를 이용한 UPS 테스트 자동화 시스템 (Automated Test System for UPS using LabVIEW)

  • 나정훈;오성진;김경환
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2006년도 전력전자학술대회 논문집
    • /
    • pp.467-469
    • /
    • 2006
  • 최신의 디지털 방식 UPS(Uninterruptible Power Supply)는 10여 년 전의 아날로그 UPS에 비해 많은 설계 요인들로 인해 복잡해지고 있다. 고속-고성능의 DSP(Digital Signal Process), 다수의 I/O를 위한 FPGA(Field-Programmable Gate Array), 다기능의 사용자 인터페이스 그리고 다양한 통신 등이 그 예라고 할 수 있다. 임베디드 디자인이 이렇게 복잡해지면서 하드웨어나 소프트웨어를 신뢰성 있게 테스트하기에 기존 방법으로는 충분치 않게 되었다. 본문에서는 NI(National Instruments)의 버추얼 인스트루먼트(Virtual Instrument) 기술을 이용하여 자동화된 테스트 시스템에 대해 기술한다.

  • PDF

회전 및 병진 흔들림 영상의 안정화 기법 (A Stabilization Method for Rotated and Translated Images)

  • 석호동;유준
    • 제어로봇시스템학회논문지
    • /
    • 제12권8호
    • /
    • pp.810-817
    • /
    • 2006
  • This paper presents a rotational motion estimation and correction technique for digital image stabilization. An equivalent rotation model is derived so as to accommodate a combined rotational and the translational motion. Thanks to this simplification, the suggested estimation algorithm can directly find the rotational center using geometric characteristic of local motion vectors instead of using searching method. And we also present recursive version of frame to reference algorithm(FRA) for the real time implementation. The proposed DIS system does not require time consuming parameter searching process, while showing comparatively good performance compared with the previous ones. To show the effectiveness of the DIS scheme, the algorithm has been implemented on the DSP based hardware system and experimental results are also discussed.