• 제목/요약/키워드: DC Biasing

검색결과 36건 처리시간 0.025초

DEPOSITION OF c-BN FILMS BY PULSED DC BIASING IN MAGNETICALLY ENHANCED ARE METHOD

  • Lee, S.H.;Byon, E.S.;Lee, K.H.;J., Tian;Yoon, J.H.;Sung, C.;Lee, S.R.
    • 한국표면공학회지
    • /
    • 제32권3호
    • /
    • pp.467-471
    • /
    • 1999
  • BN films were grown on silicon (l00) substrate by magnetically enhanced activated reactive evaporation (ME-ARE) with pulsed DC power instead of r.f. for substrate biasing. The deposited films were analyzed using Fourier transform infrared spectroscopy (FTIR) and transmission electron microscopy (TEM). FTIR results show that the intensity of absorption band of $sp^2$ bond of BN decreased and that of $sp^3$ bond of c-BN increased with increasing pulsed DC bias voltage applied to substrate. The initially grown layer at the interface was observed by TEM and considered to be of$ sp^2$-bonded BN. The cross-sectional and planar TEM micrographs show that the upper layer on the initial layer was the single phase c-BN. It is concluded that cubic boron nitride films could be synthesized by ME-ARE process with pulsed DC biasing.

  • PDF

Integrated Rail-to-Rail Low-Voltage Low-Power Enhanced DC-Gain Fully Differential Operational Transconductance Amplifier

  • Ferri, Giuseppe;Stornelli, Vincenzo;Celeste, Angelo
    • ETRI Journal
    • /
    • 제29권6호
    • /
    • pp.785-793
    • /
    • 2007
  • In this paper, we present an integrated rail-to-rail fully differential operational transconductance amplifier (OTA) working at low-supply voltages (1.5 V) with reduced power consumption and showing high DC gain. An embedded adaptive biasing circuit makes it possible to obtain low stand-by power dissipation (lower than 0.17 mW in the rail-to-rail version), while the high DC gain (over 78 dB) is ensured by positive feedback. The circuit, fabricated in a standard CMOS integrated technology (AMS 0.35 ${\mu}m$), presents a 37 V/${\mu}s$ slew-rate for a capacitive load of 15 pF. Experimental results and high values of two quality factors, or figures of merit, show the validity of the proposed OTA, when compared with other OTA configurations.

  • PDF

K/Ka밴드 응용을 위한 완전집적화 고성능 광대역 증폭기 MMIC (A Fully-integrated High Performance Broadb and Amplifier MMIC for K/Ka Band Applications)

  • 윤영
    • 한국정보통신학회논문지
    • /
    • 제8권7호
    • /
    • pp.1429-1435
    • /
    • 2004
  • 본 논문에서는 DC 바이어스 소자와 정전파괴 보호회로를 MMIC상에 모두 내장한 완전집적화 K/Ka밴드 광대역 증폭기 MMIC를 제작하였으며, 따라서 MMTC의 동작을 위해서는 프린트기판상의 외부소자가 불필요하였다 DC 바이어스 용량성소자로서는, 소형의 SrTiO3 (STO) 커패시터를 MMIC 내부에 집적하였으며, DC feed 소자로서는 소형의 LC병렬공진회로를 집적하였다. 그리고 정전파괴방지를 위해서는 소형의 LC병렬공진 정전파괴 보호회로를 MMIC의 입출력부에 내장하였다. 정전파괴 보호회로에 의해 정전파괴전압은 10 V에서 300 V까지 개선되었다. 광대역에 걸쳐서 양호한 RF특성과 안정도를 보장하기 위해서, 프리매칭 기법과 RC병렬 안정화 회로가 이용되었다. 제작된 MMIC는 K/Ka 밴드의 광대역(17-28 GHz)에 걸쳐서 $20{\pm}2$ dB의 전력이득, $21{\pm}1.5$ dBm의 1dB 이득 압축점 (P1dB)의 양호한 RF특성을 보였다. 그리고 제작된 MMIC로부터 DC에서 동작주파수이상의 광대역에 걸쳐서 안정화 특성을 관찰 할 수 있었다. 제작된 MMIC의 면적은 $1.7{\pm}0.8$ mm2이었다.

직접 인가된 DC 바이어스에 의한 Si의 건식 식각 (Dry etching of Si by direct DC biasing)

  • 안효준;문성훈;이정수;심규환;양전욱;신희천;이규홍;이진효
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2007년도 하계학술대회 논문집 Vol.8
    • /
    • pp.162-163
    • /
    • 2007
  • The dry etching of Si was investigated using direct dc biasing to the Si substrate. The TCP type etching system with a feed-through for applying a dc bias was used in the etching. The applied dc bias and ICP power was varied to examine the effect on the etching at the fixed chamber pressure and $SF_6$ flow rate of 10 mTorr and 10 sccm during. When the plasma was generated at ICP power of 100 W, the etch rate of Si was increased with the bias for the biased samples. However, the etching of Si for the non-biased sample was enhanced for the increased ICP power.

  • PDF

Temperature Independent Biasing을 사용한 DTV 중계기용 100Watt급 단위 전력증폭기의 구현 (The 100Watt Unit Power Amplifier Using Temperature Independent Biasing for DTV Repeater Application)

  • 이영섭;전중성;이석정;예병덕;홍창희
    • 한국항해항만학회지
    • /
    • 제26권2호
    • /
    • pp.215-220
    • /
    • 2002
  • 본 논문에서는 DTV 중계기용 Temperature Independent Biasing을 이용한 100 watt급 단위 전력증폭기를 설계한 후, 제작하였다. $20^{\circ}C$에서 $100^{\circ}C$까지의 온도변화에 대하여 단위 전력증폭기의 DC 동작점은 능동 바이어스에 의해서 고정되며, 증폭기의 소모전류의 변화량이 0.6A 이하의 우수한 특성을 얻었다. 제작된 단위 전력증폭기는 12dB 이상의 이득, $\pm$0.5dB 이하의 이득 평탄도, DTV 중계 주파수범위(470-806 MHz)에 걸쳐 15dB 이하의 입.출력 반사손실을 나타내었다. 100 Watt 단위 전력증폭기는 출력 전력이 100 watt일 때 2MHz의 오프셋에서 32dBc 이상의 상호 변조 왜곡(IMD)을 나타내었다.

A 6-16 GHz GaN Distributed Power Amplifier MMIC Using Self-bias

  • Park, Hongjong;Lee, Wonho;Jung, Joonho;Choi, Kwangseok;Kim, Jaeduk;Lee, Wangyong;Lee, Changhoon;Kwon, Youngwoo
    • Journal of electromagnetic engineering and science
    • /
    • 제17권2호
    • /
    • pp.105-107
    • /
    • 2017
  • The self-biasing circuit through a feedback resistor is applied to a gallium nitride (GaN) distributed power amplifier (PA) monolithic microwave circuit (MMIC). The self-biasing circuit is a useful scheme for biasing depletion-mode compound semiconductor devices with a negative gate bias voltage, and is widely used for common source amplifiers. However, the self-biasing circuit is rarely used for PAs, because the large DC power dissipation of the feedback resistor results in the degradation of output power and power efficiency. In this study, the feasibility of applying a self-biasing circuit through a feedback resistor to a GaN PA MMIC is examined by using the high operation voltage of GaN high-electron mobility transistors. The measured results of the proposed GaN PA are the average output power of 41.1 dBm and the average power added efficiency of 12.2% over the 6-16 GHz band.

직류 전원 공급이 가능한 Folded Corrugated SIW (A New Folded Corrugated SIW with DC Biasing Capability)

  • 조대근;이해영
    • 한국전자파학회논문지
    • /
    • 제24권5호
    • /
    • pp.508-514
    • /
    • 2013
  • 기판 집적 도파관(SIW: Substrate Integrated Waveguide)는 양면 도체 기판과 도체 비아를 사용하여 매우 얇은 구형 도파관을 형성하는 것으로 사용되는 도체 모두가 직류적으로 하나로 연결되어 있어서 직류 전원 공급이 불가능하다. 본 논문에서는 직류 전원 공급이 가능한 folded corrugated substrate integrated waveguide(FCSIW)를 제안한다. 제안된 FCSIW는 SIW에 사용되는 전도성 비아를 구부러진 형태의 개방형 스터브로 대체하여 직류 전원 공급이 가능하다. 이 FCSIW는 기존의 직류 전원 공급이 가능한 corrugated substrate integrated waveguide (CSIW)에서 나타나는 누설파 발생이 없어서 광대역 전송 특성이 우수하고, CSIW에 비하여 전송선의 단면 폭을 30 % 줄일 수 있다. 9~15 GHz 대역에서 측정된 154 mm 길이의 FCSIW의 평균 삽입 손실(1.49 dB)이 CSIW의 값(3.08 dB)에 비하여 매우 우수함을 확인하였으며, 상호 간섭 측정으로부터 누설파가 발생되지 않음을 확인하였다.

주파수 천이를 이용한 광무선 시스템에서 EOM의 바이어스 방식에 따른 광링크 성능 분석 (Optic Link Performances on EOM′s Biasing in Fiber-radio System)

  • 오세혁;양훈기;최영완
    • 대한전자공학회논문지SD
    • /
    • 제38권2호
    • /
    • pp.128-136
    • /
    • 2001
  • 본 논문은 주파수 천이를 적용시킨 광무선(fiber-radio)시스템의 광링크부에 대한 성능분석을 한다. 제시된 광링크부는 CS(control station)에서 얻어진 밀리미터파 대역 광파일럿톤(optical pilot tone)이 하향링크뿐 아니라 상향링크에도 공급되도록 하여 BS(base station)의 구조를 간단히 하였다. 광파일럿톤을 얻기 위해 CS의 EOM(electro-optic modulator)을 MAB(maximum bias), MIB(minimum bias), QB(quadrature bias)로 바이어스를 달리할 수 있으며 각각의 경우에 따라 링크의 성능을 분석한다. 분석은 레이저 광원의 전력이 일정한 경우와 PD(photo detector)에 수신되는 광 DC 전력이 일정한 경우에 대해서 행하여지며 각 경우에 대해서 최적의 하향링크 CNR 및 상향링크 SFDR(spurious free dynamic range)을 얻기 위해 효과적인 바이어스 방식을 제시한다

  • PDF

직류전압을 건 평행판 축전기에서 변위전류 고찰 (Displacement Current in a Parallel Plate Capacitor Biased by DC Voltages)

  • 김재동;장태훈;하혜진;손상호
    • 과학교육연구지
    • /
    • 제45권2호
    • /
    • pp.219-230
    • /
    • 2021
  • 본 연구에서는 고등학교 학생들의 변위전류에 대한 궁금증에서 출발하여 직류전압이 걸린 평행판 축전기에서 자기장과 축전기에 삽입한 토로이드 코일에 유도되는 유도전압에 관한 몇 가지 공식을 얻었다. 이 공식을 바탕으로 통상적인 실험조건에 맞는 컴퓨터 계산 결과, 자기장은 MBL 장치의 자기장 센서로는 측정이 불가능한 매우 작은 값으로 나왔으나, 유도전압은 저항 R값에 크게 의존하지만 전압센서로 측정이 가능한 범위의 값으로 나타났다. 따라서 직류전원을 사용하여 평행판 축전기에서 변위전류를 확인하기 위해서는 적당한 토로이드 코일을 축전기에 삽입하여 이것에 유도되는 유도전압을 측정하는 방법이 유용하다. 덧붙여서, 직류전압을 평행판축전기에 인가하여 변위전류를 확인하고자 하는 실험에서는 저항 R값의 선택이 매우 중요한 실험변수가 된다.

병렬연결법에 의한 1.8V CMOS Self-bias 고속 차동증폭기의 이득 개선 (The Gain Enhancement of 1.8V CMOS Self-bias High-speed Differential Amplifier by the Parallel Connection Method)

  • 방준호
    • 전기학회논문지
    • /
    • 제57권10호
    • /
    • pp.1888-1892
    • /
    • 2008
  • In this paper, a new parallel CMOS self-bias differential amplifier is designed to use in high-speed analog signal processing circuits. The designed parallel CMOS self-bias differential amplifier is developed by using internal biasing circuits and the complement gain stages which are parallel connected. And also, the parallel architecture of the designed parallel CMOS self-bias differential amplifier can improve the gain and gain-bandwidth product of the typical CMOS self-bias differential amplifier. With 1.8V $0.8{\mu}m$ CMOS process parameter, the results of HSPICE show that the designed parallel CMOS self-bias differential amplifier has a dc gain and a gain-bandwidth product of 64 dB and 49 MHz respectively.