• 제목/요약/키워드: Cobalt Silicide

검색결과 58건 처리시간 0.024초

SADS(Siliide As Diffusion Source)법으로 형성한 코발트 폴리사이트 게이트의 C-V특성 (C-V Characteristics of Cobalt Polycide Gate formed by the SADS(Silicide As Diffusion Source) Method)

  • 정연실;배규식
    • 한국전기전자재료학회논문지
    • /
    • 제13권7호
    • /
    • pp.557-562
    • /
    • 2000
  • 160nm thick amorphous Si and polycrystalline Si were each deposited on to 10nm thick SiO$_2$, Co monolayer and Co/Ti bilayer were sequentially evaporated to form Co-polycide. Then MOS capacitors were fabricated by BF$_2$ ion-implantation. The characteristics of the fabricated capacitor samples depending upon the drive-in annel conductions were measured to study the effects of thermal stability of CoSi$_2$and dopant redistribution on electrical properties of Co-polycide gates. Results for capacitors using Co/Ti bilayer and drive-in annealed at 80$0^{\circ}C$ for 20~40sec. showed excellent C-V characteristics of gate electrode.

  • PDF

코발트 폴리사이드 게이트전극 형성에 관한 연구 (A Study on the Formation of Cobalt Policide Gate Electrode)

  • 심현상;구본철;정연실;배규식
    • 한국재료학회지
    • /
    • 제8권6호
    • /
    • pp.499-504
    • /
    • 1998
  • 코발트 폴리사이드 게이트 전극을 형성할 때, 원주형(columnar)과 입자형(granular)다결정 Si 및 비정질 Si 기판위에 Co 단일막(Co monolayer)또는 Co/Ti 이중막(Co/Ti bilayer)을 사용하여 형성한 $CoSi_{2}$의 열정안정을 비교하여 기판의 결정성과 CoSi/ sub 2/ 형성방법이 열적안정성에 미치는 영향을 연구하였다.$ 900^{\circ}C$에서 600초까지 급속열처리하였을 때 , 기판을 비정질을 사용하거나 기판에 관계없이 Co/Ti 이중막을 사용하면 열적안정성이 향상되었다, 이는 평탄하고 깨끗한 기판 Si표면과 지연된 Co확산으로 인해,조성이 균일하고 계면이 평탄한 CoSi$_{2}$가 형성되었기 때문이다. $ CoSi_{2}$의 열적안정성에 가장 중요한 인자는 열처리 초기 처음 형성된 실리사이드의 조성 균일성과 기판과의 계면 평탄성이었다.

  • PDF

반응성 화학기상증착법을 이용한 에피택셜 $CoSi_2$ 박막의 형성 및 성장에 관한 연구 (Formation and Growth of Epitaxial $CoSi_2$ Layer by Reactive Chemical Vapor Deposition)

  • 이화성;이희승;안병태
    • 한국재료학회지
    • /
    • 제10권11호
    • /
    • pp.738-741
    • /
    • 2000
  • 사이클로펜타디에닐 디카보닐 코발트 (Co(η(sup)5-C(sub)5H(sub)5) ($CO_2$)의 반응성 화학 기상 증착법에 의해 $600^{\circ}C$ 근처의기판온도에서 (100)Si 기판 위에 균일한 에피택셜 CoSi2 층이 후열처리를 거치지 않고 직접 성장되었다. (100) Si 기판 위에서 에피택셜 CoSi(sub)2 층의 성장 속도론을 $575^{\circ}C$에서 $650^{\circ}C$의 온도 구간에서 조사하였다. 증착 초기 단계에서 판(plate)모양의 CoSi(sub)2 스차이크가 쌍정의 구조를 가지고 (100) Si 기판에서 <111> 방향을 따라서 불연속적으로 핵생성되었다. {111}과 (100)면을 가진 불연속의 CoSi(sub)2 판은 (100) Si 위에서 평평한 계면으로 이루어진 에피택셜 층으로 성장했다. (100) Si 위에서 에피택셜 CoSi(sub)2 층을 통한 Co의 확산에 의해 제어되는 것으로 나타났다.

  • PDF

동시 접합 공정에 의한 자기정렬 코발트 실리사이트 및 얇은 접합 형성에 관한 연구 (A Study on the Self-Aligned Cobalt Silicidation and the Formation of a Shallow Junction by Concurrent Junction Process)

  • 이석운;민경익;주승기
    • 전자공학회논문지A
    • /
    • 제29A권2호
    • /
    • pp.68-76
    • /
    • 1992
  • Concurrent Junction process (simultaneous formation of a silicide and a junction on the implanted substrate) by Rapid Thermal Annealig has been investigated. Electrical and material properties of CoSi$_2$ films were analyzed with Alpha Step, 4-point probe, X-ray diffraction(XRD) and Scanning Electron Microscope(SEM). And CoSi$_2$ junctions were examined with Spreading Resistance probe in order to see the redistribution of electrically activated dopants and determined the junction depth. Two step annealing process, which was 80$0^{\circ}C$ for 30sec and 100$0^{\circ}C$ for 30sec in NS12T ambient was employed to form CoSi$_2$ and shallow junctions. Resistivity of CoSi$_2$ was turned out to be 11-15${\mu}$cm and shallow junctions less than 0.1$\mu$m were successfully formed by the process. It was found that the dopant concentration at CoSi$_2$/Si interface increased as decreasing the thickness of Co films in case of $p^{+}/n$ and $n^{+}/p$ junctions while the junction depth decreased as increasing CoSiS12T thickness in case of $p^{+}/n$ junction.

  • PDF

원자층 증착법을 이용한 고 단차 Co 박막 증착 및 실리사이드 공정 연구

  • 송정규;박주상;이한보람;윤재홍;김형준
    • 한국재료학회:학술대회논문집
    • /
    • 한국재료학회 2012년도 춘계학술발표대회
    • /
    • pp.83-83
    • /
    • 2012
  • 금속 실리사이드는 낮은 비저항, 실리콘과의 좋은 호환성 등으로 배선 contact 물질로 널리 연구되고 있다. 특히 $CoSi_2$는 선폭의 축소와 관계없이 일정하고 낮은 비저항과 열적 안정성이 우수한 특성 등으로 배선 contact 물질로 활발히 연구되고 있다. 금속 실리사이드를 실리콘 평면기판에 형성시키는 방법으로는 열처리를 통한 금속박막과 실리콘 기판 사이에 확산작용을 이용한 SALICIDE (self-algined silicide) 기술이 대표적이며 CoSi2도 이와 같은 방법으로 형성할 수 있다. Co 박막을 증착하는 방법에는 물리적 기상증착법 (PVD)과 유기금속 화학 증착법 등이 보고되어있지만 최근 급격하게 진행 중인 소자구조의 나노화 및 고 단차화에 따라 기존의 증착 기술은 낮은 단차 피복성으로 인하여 한계에 부딪힐 것으로 예상되고 있다. ALD(atomic layer deposition)는 뛰어난 단차 피복성을 가지고 원자단위 두께조절이 용이하여 나노 영역에서의 증착 방법으로 지대한 관심을 받고 있다. 앞선 연구에서 본 연구진은 CoCp2 전구체과 $NH_3$ plasma를 사용하여 Plasma enhanced ALD (PE-ALD)를 이용한 고 순도 저 저항 Co 박막 증착 공정을 개발 하고 이를 SALICIDE 공정에 적용하여 $CoSi_2$ 형성 연구를 보고한 바 있다. 하지만 이 연구에서 PE-ALD Co 박막은 플라즈마 고유의 성질로 인하여 단차 피복성의 한계를 보였다. 이번 연구에서 본 연구진은 Co(AMD)2 전구체와 $NH_3$, $H_2$, $NH_3$ plasma를 반응 기체로 사용하여 Thermal ALD(Th-ALD) Co 및 PE-ALD Co 박막을 증착 하였다. 고 단차 Co 박막의 증착을 위하여 Th-ALD 공정에 초점을 맞추어 Co 박막의 특성을 분석하였으며, Th-ALD 및 PE-ALD 공정으로 증착된 Co 박막의 단차를 비교하였다. 연구 결과 Th-ALD Co 박막은 95% 이상의 높은 단차 피복성을 가져 PE-ALD Co 박막의 단차 피복성에 비해 크게 향상되었음을 확인하였다. 추가적으로, Th-ALD Co 박막에 고 단차 박막의 증착이 가능한 Th-ALD Ru을 capping layer로 이용하여 CoSi2 형성을 확인하였고, 기존의 PVD Ti capping layer와 비교하였다. 이번 연구에서 Co 박막 및 $CoSi_2$ 의 특성 분석을 위하여 X선 반사율 분석법 (XRR), X선 광전자 분광법 (XPS), X선 회절 분석법 (XRD), 주사 전자 현미경 (SEM), 주사 투과 전자 현미경 (STEM) 등을 사용하였다.

  • PDF

낮은 접촉 저항을 갖는 Co/Si/co n형 4H-SiC의 오옴성 접합 (Low resistivity Ohmic Co/Si/Co contacts to n-type 4H-SiC)

  • 김창교;양성준;이주헌;조남인;정경화;김남균;김은동;김동학
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2002년도 하계학술대회 논문집 Vol.3 No.2
    • /
    • pp.764-768
    • /
    • 2002
  • Characteristics of ohmic Co/Si/Co contacts to n-type 4H-SiC are investigated systematically. The ohmic contacts were formed by annealing Co/Si/Co sputtered sequentially. The annealings were performed at $800^{\circ}C$ using RTP in vacuum ambient and $Ar:H_2$(9:1) ambient, respectively. The specific contact resistivity$(\rho_c)$, sheet resistance$(R_s)$, contact resistance$(R_c)$, transfer length$(L_T)$ were calculated from resistance$(R_T)$ versus contact spacing(d) measurements obtained from TLM(transmission line method) structure. While the resulting measurement values of sample annealed at vacuum ambient were $\rho_c=1.0{\tiimes}10^{-5}{\Omega}cm^2$, $R_c=20{\Omega}$ and $L_T$ = 6.0 those of sample annealed at $Ar:H_2$(9:1) ambient were $\rho_c=4.0{\tiimes}10^{-6}{\Omega}cm^2$, $R_c=4.0{\Omega}$ and $L_T$ = 2.0. The physical properties of contacts were examined using XRD and AES. The results showed that cobalt silicide was formed on SiC and Co was migrated into SiC.

  • PDF

잉크젯 프린터용 발열체의 제작과 특성연구 (Preparation and Characterization of Heating Element for Inkjet Printer)

  • 장호정;노영규
    • 마이크로전자및패키징학회지
    • /
    • 제10권3호
    • /
    • pp.1-7
    • /
    • 2003
  • 잉크젯 헤드의 발열체에 적용하기 위해 $poly-Si/SiO_2/Si$ 다층기판 위에 결정화된 안정한 코발트실리사이드$(CoSi_2)$ 박막을 형성하여 오메가 형태의 발열체를 제작하고 발열체의 구조적 형상과 온도저항계수 등 전기적 특성을 조사, 연구하였다 $(CoSi_2)$ 박막의 형성은 금속 Co 박막을 급속 열처리장치를 이용하여 $800^{\circ}C$에서 20초 동안 질소 분위기에서 열처리하여 실리사이드 박막을 형성하였다. 발열체의 온도 저항계수 값은 약 $0.0014/^{\circ}C$ 값을 얻을 수 있었다. 인가전압 10 V, 주파수 10KHz 및 펄스간격 $1{\mu}s$ 인가시 발열체의 순간전력은 최대 2W를 나타내었다. 반복된 전압인가에 따른 발열체의 피로특성을 조사한 결과 15 V 이하의 전압인가시 $10^8$ 펄스 cycle 까지 저항변화가 거의 없었으나 17 V 인가전압에서는 $10^6$ cycle에서 발열체의 저항이 급격히 증가하였다.

  • PDF

반응성 화학기상증착법에 의해 다결정실리콘 위에 직접성장된 $CoSi_2$ 층의 열적안정성의 개선 (Improvement of Thermal Stability of In-situ Grown CoSi$_2$ Layer on Poly-Si Using Reactive Chemical Vapor Deposition)

  • 이희승;이화성;안병태
    • 한국재료학회지
    • /
    • 제11권8호
    • /
    • pp.641-646
    • /
    • 2001
  • $650^{\circ}C$에서 Co(η$^{5}$ $V_{5}$ $H_{5}$ ) (CO)$_2$의 반웅성.화학기상증착법에 의해 도핑되지 않은 다결정실리콘 위에 $CoSi_2$충이 직접 (in-situ) 성장되었고 이 $CoSi_2$층들의 열적안정성을 $800~1000^{\circ}C$의 온도구간에서 조사하였다. 직접 성장 방법에 의해 성장된 $CoSi_2$충은 표면에 평행한 (111) 면의 면적이 큰 결정립들을 가지는 반면에, $CoSi_2$가 먼저 형성되고 $CoSi_2$로 상변태되는 기존의 두단계 성장 방법에 의해 성장된 CoSi$_2$충은 표면에 평행한 (111) 면을 가지는 결정립들이 거의 없었다. 직접 성장 방법에 의해 성장된 $CoSi_2$층의 열적 안정성은 기존의 두 단계 성장 방법에 의해 성장된 $CoSi_2$층의 열적안정성보다 개선되어 열화 온도가 $100^{\circ}C$정도 더 높았다. 큰 결정립의 다결정실리론 기판 위에서 직접 성장된 $CoSi_2$충은 $950^{\circ}C$에서 열처리한 후에도 안정했다. 직접 성장에 의한 열적 안정성의 개선 효과는 다결정실리콘 기판의 결정립의 크기가 작을 때 두드러졌다. 직접 성장된 $CoSi_2$층의 열적 안정성 개선의 주된 원인은 다결정실리콘의 각 결정립들 위에 유사에피 성장을 하면서 자라난 $CoSi_2$ 결정립들이 균일한 $CoSi_2$층을 형성하여 이것이 계의 계면에너지를 낮추기 때문이라고 사료된다.

  • PDF