• 제목/요약/키워드: Clock bias

검색결과 55건 처리시간 0.032초

Performance Expectation of Single Station PPP-RTK using Dual-frequency GPS Measurement in Korea

  • Ong, Junho;Park, Sul Gee;Park, Sang Hyun;Park, Chansik
    • Journal of Positioning, Navigation, and Timing
    • /
    • 제10권3호
    • /
    • pp.159-168
    • /
    • 2021
  • Precise Point Positioning-Real Time Kinematic (PPP-RTK) is an improved PPP method that provides the user receiver with satellite code and phase bias correction information in addition to the satellite orbit and clock, thus enabling single-receiver ambiguity resolution. Single station PPP-RTK concept is special case of PPP-RTK in that corrections are computed, instead of a network, by only one single GNSS receiver. This study is performed to experimentally verify the positioning accuracy performance of single baseline RTK level by a user who utilizes correction for a single station PPP-RTK using dual frequencies. As an experimental result, the horizontal and vertical 95% accuracy was 2.2 cm, 4.4 cm, respectively, which verify the same performance as the single baseline RTK.

주파수 적응성을 갖는 부지연 회로의 설계기법 (Design Methodology of the Frequency-Adaptive Negative-Delay Circuit)

  • 김대정
    • 전자공학회논문지SC
    • /
    • 제37권3호
    • /
    • pp.44-54
    • /
    • 2000
  • 본 논문에서는 표준 메모리 공정에 구현 가능한 주파수 적응성을 갖는 부지연 회로의 설계기법에 대해 제안한다. 제안하는 설계기법은 기본적으로 아날로그 SMD (synchronous mirror delay) 형태의 부지연 회로로서 입력클록의 주기와 구현하고자 하는 부의 지연 시간의 차이에 해당하는 시간을 아날로그 회로의 개념으로 측정하고 다음 번 주기에서 반복한다. 출력클록의 발생과 관련되는 부수적인 지연을 측정단의 앞 단인 지연모델 단에서 상쇄하는 기존의 SMB 기법과는 달리, 반복단에서 상쇄하는 새로운 기법을 통하여 넓은 부지연 범위를 구현하여 특히 고속동작에서의 부지연 특성을 원할하게 한다. 또한 넓은 범위의 주파수 동작범위를 구현하기 위해 해당하는 주파수 범위에서 아날로그 회로가 최적의 동작 조건을 갖추도록 하기 위한 새로운 주파수 감지기 및 최적조건 설정기법을 제안한다. 제안된 회로의 응용으로서 초고속 DRAM인 DDR SDRAM에 적용하는 예를 보였으며, 0.6㎛ n-well double-poly double-metal CMOS 공정을 사용하여 모의실험 함으로써 그 유용성을 입증한다.

  • PDF

10 GHz 단일 위상 분주 방식 주파수 분배기 설계 (10 GHz TSPC(True Single Phase Clocking) Divider Design)

  • 김지훈;최우열;권영우
    • 한국전자파학회논문지
    • /
    • 제17권8호
    • /
    • pp.732-738
    • /
    • 2006
  • 10 GHz까지 동작하는 주파수 1/2 분배기와 주파수 1/4 분배기를 설계하였다. 회로에 사용된 설계 방법은 단일 위상 분주 방식이다. 단일 위상 분주 방식 분배기는 단 하나의 클럭 신호만을 필요로 하고 회로를 구성하는 소자도 크기가 작은 능동 소자로 이루어져 구조가 매우 간단한 장점이 있다. 측정을 통하여 바이어스 전압이 높아질수록 free running 주파수와 동작 주파수 영역이 높아짐을 확인할 수 있었다. 주파수 1/2 분배기와 주파수 1/4 분배기 회로에 바이어스 전압 $3.0{\sim}4.0V$, 입력 파워 16 dBm, 오프셋 전압 $1.5{\sim}2.0V$, 10 GHz 입력 신호를 가했을 때 입력 주파수의 1/2, 1/4에 해당하는 5 GHz, 2.5 GHz의 출력 신호를 각각 얻을 수 있었다. 주파수 1/2 분배기의 레 이 아웃 크기는 $500{\times}500 um^2$이고 측정용 패드와 연결 부분을 제외한 순수한 레이아웃 크기는 $50{\times}40 um^2$이다.

무선 통신에서 DC 바이어스를 최소화하는 화이트닝 블록 설계 (Design of a Whitening Block Module for Minimizing DC Bias in Wireless Communications)

  • 문상국
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2008년도 추계종합학술대회 B
    • /
    • pp.673-676
    • /
    • 2008
  • 블루투스와 같은 무선통신의 경우, 베이스밴드에서는 송신단과 수신단의 데이터의 모뎀 인터페이스를 통과한 데이터에 대해 보안성 및 회로의 안정성을 위해 DC 바이어스를 제거해주어야 한다. 송신단에서는 송신할 데이터를 랜덤하게 섞어 에러 정정 모들에 보내주어야 하며 수신단에서는 랜덤하게 평준화된 데이터들을 원래 상태로 복구하여야 한다. 이러한 화이트닝 블록은 필터링을 위한 고유다항식을 목적에 맞게 선택하는 것이 매우 중요하다. 본 논문에서는 하드웨어의 효율성을 높이고 면적을 줄이기 위하여 고유다항식을 $g(D)=D^7+D^4+1$로 선택하여 화이트닝 블록을 설계하였다. 설계한 하드웨어 화이트닝 블록은 Verilog HDL로 기술하고 검증하여 자동 합성방식으로 합성하였다. 합성된 화이트닝 블록은 기준으로 삼는 베이스밴드 마이크로콘트롤러의 동작주파수인 40MHz에서 정상적으로 동작하였다.

  • PDF

2.45 GHz 대역 소전력 무선 전송 (Low-Power Wireless Transmission at 2.45 GHz Band)

  • 최기주;황희용
    • 한국전자파학회논문지
    • /
    • 제20권8호
    • /
    • pp.777-783
    • /
    • 2009
  • 본 논문에서는 ISM 대역의 2.45 GHz 마이크로파를 이용하여 무선 전력 전송 시스템을 구현하였다. 이 주파수는 주파수 규제에 의해 송신 전력이 20 dBm으로 제한을 받는다. 이러한 규제에 부합하는 mW급의 소전력을 전송하여 벽시계를 구동시킬 수 있는 무선 전력 전송 시스템을 구현하였다. 이러한 시스템을 구현하기 위하여 정류회로의 최적화를 하였으며, RF-DC 변환기에는 제로 바이어스 쇼트키 다이오드를 사용하였다. 수신측을 단일 안테나와 RF-DC 변환기로 구성하여 80 cm의 거리에서 시계를 동작시켰고, 기존 문헌에 비해 부품의 수와 비용을 줄일 수 있었다.

A Fabrication and Testing of New RC CMOS Oscillator Insensitive Supply Voltage Variation

  • Kim, Jin-su;Sa, Yui-hwan;Kim, Hi-seok;Cha, Hyeong-woo
    • IEIE Transactions on Smart Processing and Computing
    • /
    • 제5권2호
    • /
    • pp.71-76
    • /
    • 2016
  • A controller area network (CAN) receiver measures differential voltage on a bus to determine the bus level. Since 3.3V transceivers generate the same differential voltage as 5V transceivers (usually ${\geq}1.5V$), all transceivers on the bus (regardless of supply voltage) can decipher the message. In fact, the other transceivers cannot even determine or show that there is anything different about the differential voltage levels. A new CMOS RC oscillator insensitive supply voltage for clock generation in a CAN transceiver was fabricated and tested to compensate for this drawback in CAN communication. The system consists of a symmetrical circuit for voltage and current switches, two capacitors, two comparators, and an RS flip-flop. The operational principle is similar to a bistable multivibrator but the oscillation frequency can also be controlled via a bias current and reference voltage. The chip test experimental results show that oscillation frequency and power dissipation are 500 kHz and 5.48 mW, respectively at a supply voltage of 3.3 V. The chip, chip area is $0.021mm^2$, is fabricated with $0.18{\mu}m$ CMOS technology from SK hynix.

Evaluation of Daily Jump Compensation Methods for GPS Carrier Phase Data

  • Lee, Young Kyu;Yang, Sung-Hoon;Lee, Chang Bok;Lee, Jong Koo
    • Journal of Positioning, Navigation, and Timing
    • /
    • 제4권1호
    • /
    • pp.25-31
    • /
    • 2015
  • In this paper, we described the timing-offset comparison results between various daily jump compensation methods for GPS carrier phase (CP) measurement data. For the performance comparison, we used about 70 days GPS measurement data obtained from two GPS geodetic receivers which share the reference 1 PPS and RF signals and closely located in each other within a few meters. From the experiment results, the followings were observed. First, daily jumps existed in CP measurements depend on not only the environment but also the receiver which will make a full compensation be very hard or impossible. Second, clock bias can be occurred in the case of using a simple compensation with accumulation of daily jumps but it could be used in a short-period frequency comparison campaign (less than about 7 days) despite of its drawback.

외계행성 탐색시스템 18k 모자이크 CCD 카메라 시스템 성능개선 및 유지보수 (KMTNet 18k Mosaic CCD Camera System Performance Improvement and Maintenance)

  • Cha, Sang-Mok;Lee, Chung-Uk;Kim, Seung-Lee;Lee, Yongseok;Atwood, Bruce;Lim, Beomdu;O'Brien, Thomas P.;Jin, Ho
    • 천문학회보
    • /
    • 제43권1호
    • /
    • pp.40.1-40.1
    • /
    • 2018
  • 외계행성 탐색시스템 18k 모자이크 CCD 카메라는 4개의 9k CCD로 구성되며 총 32개 채널의 영상영역과 리드아웃 회로를 가진다. 관측 영상에는 각 영상영역에 대한 오버스캔(overscan) 영역이 포함되는데, 영상 신호에 의한 오버스캔 영역의 바이어스(bias) 교란을 최소화하기 위해 리드아웃 회로의 인버팅 앰프에 대한 Common Mode Rejection Ratio(CMRR)를 미세 조정하였다. 그 결과 세 사이트의 평균 CMRR이 55 dB에서 73 dB로 향상되었고, 기존에는 영상 신호에 따른 오버스캔 바이어스 레벨의 선형적 관계가 약 2/1,000의 기울기를 가졌으나 조정 후에는 약 2/10,000로 바이어스 오차가 줄어들었다. CCD 리드아웃 회로의 미세조정과 클락(clock) 개선을 통해 물결무늬 잡음 제거 및 읽기 잡음 감소가 이루어졌으며, 향후의 추가적인 바이어스 안정화와 크로스톡 개선 방안이 검토되고 있다. 카메라 전자부 조정 과정 및 결과와 더불어, 카메라 듀어와 부대장비 유지보수, Polycold CryoTiger 냉각기 운영 및 개선 관련 노하우도 함께 발표한다.

  • PDF

개선된 GPS 항법 알고리듬의 실시간 처리 주행 실험결과 (Field Test Results of the Improved GPS Navigation Algorithm)

  • 원종훈;고선준;이자성
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1998년도 하계학술대회 논문집 B
    • /
    • pp.477-479
    • /
    • 1998
  • This paper presents the results of the field of an improved GPS navigation algorithm. The improved GPS navigation algorithm is a modified Kalman filter which is designed to be ideally suited to car navigation in urban area where lack of GPS visibility is the major problem because of the frequent blockage of the GPS signals by tall buildings and other structures. The method allows the user to estimate its position when the number of visible GPS satellites becomes less than four by using altitude fixing and clock bias estimation techniques. The two estimation techniques are integrated with the Kalman filter in a mutually compensating manner and it is shown that the 3-dimensional position accuracy is well maintained when the number of the visible satellites drops down to two for a reasonable period of time. The post processing results are included to show the improved performance of the modified algorithm over a normal conventional GPS Kalman filter.

  • PDF

Towards defining a simplified procedure for COTS system-on-chip TID testing

  • Di Mascio, Stefano;Menicucci, Alessandra;Furano, Gianluca;Szewczyk, Tomasz;Campajola, Luigi;Di Capua, Francesco;Lucaroni, Andrea;Ottavi, Marco
    • Nuclear Engineering and Technology
    • /
    • 제50권8호
    • /
    • pp.1298-1305
    • /
    • 2018
  • The use of System-on-Chip (SoC) solutions in the design of on-board data handling systems is an important step towards further miniaturization in space. However, the Total Ionizing Dose (TID) and Single Event Effects (SEE) characterization of these complex devices present new challenges that are either not fully addressed by current testing guidelines or may result in expensive, cumbersome test configurations. In this paper we report the test setups, procedures and results for TID testing of a SoC microcontroller both using standard $^{60}Co$ and low-energy protons beams. This paper specifically points out the differences in the test methodology and in the challenges between TID testing with proton beam and with the conventional gamma ray irradiation. New test setup and procedures are proposed which are capable of emulating typical mission conditions (clock, bias, software, reprogramming, etc.) while keeping the test setup as simple as possible at the same time.