• Title/Summary/Keyword: Class-D amplifier

Search Result 140, Processing Time 0.091 seconds

래치구조의 드라이브 증폭단을 이용한 2단 전력 증폭기 (A Two-Stage Power Amplifier with a Latch-Structured Pre-Amplifier)

  • 최영식;최혁환
    • 한국정보통신학회논문지
    • /
    • 제9권2호
    • /
    • pp.295-300
    • /
    • 2005
  • 본 논문에서는 블루투스 Class-1에 응용 가능한 중심주파수 2.4CHz의 2단 Class E 전력 증폭기를 설계하였다. 전력 증폭기는 고효율 특성을 위해 소프트-스위칭을 하는 Class E로 설계하였다. 증폭기 가 포함된 래치-구조의 구동증폭기는 다음단의 전력 증폭기를 소프트-스위칭 모드로 동작시키기 위해 빠른 상승시간과 하강시간의 출력신호를 만든다. 이 구조는 전력 증폭기의 효율특성을 개선시킨다. 제안한 전력 증폭기는 65.8$\%$의 전력부가효율, 20dBm의 출력전력과 20dB의 전력이득을 나타낸다.

Class-D 증폭기를 사용한 가진기 시스템의 전기적 잡음 감소 (Electrical Noise Reduction in the Electromagnetic Shaker System using a Class-D Amplifier)

  • 윤을재;김인식;한태균
    • 한국추진공학회지
    • /
    • 제3권4호
    • /
    • pp.12-22
    • /
    • 1999
  • Class-B 증폭기를 사용하는 가진기 시스템의 운용으로 인하여 다른 전자 시스템에 전자파 장해가 나타날 수 있으며, 이런 경우에 사용자가 이 장해를 해결하기 위하여 필요한 대책을 마련하기를 요구하고 있다. 한 가진기 시스템에서는 공통모드 잡음전압의 효과를 줄이기 위하여 Class-D 증폭기에서 차동증폭기가 사용되었고, 다른 가진기 시스템에서는 접지루프를 막기 위하여 변압기가 삽입되었다. 이 방법들은 이전에 발생하였던 불필요한 진동의 감소를 보여주고 있다. 전하증폭기의 변압기가 접지루프를 방지하기 위하여 Class-AB 증폭기를 사용한 가진기 시스템에서 수 년간 사용되었으나, Class-D 증폭기를 사용하는 가진기 시스템에서 이것은 잡음에 민감하였다. 따라서 전하증폭기와 진동 제어분석 시스템 사이의 접지루프를 변압기를 사용하지 않고 해결하였다. 이 방법의 유용성이 실험결과를 통하여 확인되었다.

  • PDF

D 클래스 오디오 앰프의 세라믹 평판스피커 구현 (Implementation of Ceramic Flat speaker with a D Class Audio Amplifier)

  • 양원우;이선복;송영준;이제훈;홍유식;안재형
    • 전자공학회논문지CI
    • /
    • 제48권6호
    • /
    • pp.56-61
    • /
    • 2011
  • 본 논문은 코일형 스피커에 사용되는 D 클래스 오디오 앰프를 세라믹 평판스피커에 적용하는 기술을 제안하였다. 제안 방법은 전압 구동 방식의 G class와는 달리 전력 구동 방식의 D class 방식을 사용하였고 매칭 트랜스미터를 사용하여 결과적으로 보다 더 큰 전압 구동을 할 수 있었다. 목재, 플라스틱, 종이 등의 다양한 매질을 활용하여 음량에 대한 성능을 평가한 결과, 기존의 G class 오디오 앰프 방식에 비해 제안 방법이 약 10% 이상의 성능 향상을 보여주었다. 본 시스템은 휴대용 정보기기들의 외장 스피커 시스템으로 활용할 수 있다.

3상 풀 브리지를 이용한 전류제어형 D급 스테레오 앰프 (Current Controlled Class-D Stereo Amplifier Using Three-Phase Full Bridge)

  • 송권일;윤인국;오덕진;김희준
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 하계종합학술대회 논문집(5)
    • /
    • pp.13-16
    • /
    • 2000
  • This paper presents a simple class-D stereo amplifier using 3-phase full bridge circuit configurations which is controlled by a new current control switching method. Although this class-D amplifier has an only one current control loop with the proposed switching method, a good performance can be obtained. In this paper, a strategy for driving stereo signal amplifier with 3-phase full bridge is discussed. With the experimental results, usefulness of the proposed amplifier is confirmed.

  • PDF

A Class-D Amplifier for a Digital Hearing Aid with 0.015% Total Harmonic Distortion Plus Noise

  • Lee, Dongjun;Noh, Jinho;Lee, Jisoo;Choi, Yongjae;Yoo, Changsik
    • ETRI Journal
    • /
    • 제35권5호
    • /
    • pp.819-826
    • /
    • 2013
  • A class-D audio amplifier for a digital hearing aid is described. The class-D amplifier operates with a pulse-code modulated (PCM) digital input and consists of an interpolation filter, a digital sigma-delta modulator (SDM), and an analog SDM, along with an H-bridge power switch. The noise of the power switch is suppressed by feeding it back to the input of the analog SDM. The interpolation filter removes the unwanted image tones of the PCM input, improving the linearity and power efficiency. The class-D amplifier is implemented in a 0.13-${\mu}m$ CMOS process. The maximum output power delivered to the receiver (speaker) is 1.19 mW. The measured total harmonic distortion plus noise is 0.015%, and the dynamic range is 86.0 dB. The class-D amplifier consumes 304 ${\mu}W$ from a 1.2-V power supply.

고효율특성을 갖는 J급 증폭기 설계 (Design of J-Class Amplifier with High Efficiency)

  • 노희정;이병선
    • 조명전기설비학회논문지
    • /
    • 제26권11호
    • /
    • pp.48-53
    • /
    • 2012
  • In this paper designed J-class amplifier that have high efficiency using parasitic of pHEMT. Measured results of the designed J-class amplifier is maxmum output power of 31.5dBm and gain of 16.5dB, minimum output power of 29.8dBm. when input power 15dBm. Maxmum drain efficiency is 76.2% at 2.95GHz, maxmum drain efficiency is 61%. The J-class amplifier has average gain of 15.35dB and average efficiency of 35%.

1.5V 70dB 100MHz CMOS Class-AB 상보형 연산증폭기의 설계 (A 1.5V 70dB 100MHz CMOS Class-AB Complementary Operational Amplifier)

  • 박광민
    • 한국전기전자재료학회논문지
    • /
    • 제15권9호
    • /
    • pp.743-749
    • /
    • 2002
  • A 1.5V 70㏈ 100MHz CMOS class-AB complementary operational amplifier is presented. For obtaining the high gain and the high unity gain frequency, the input stage of the amplifier is designed with rail-to-rail complementary differential pairs which are symmetrically parallel-connected with the NMOS and the PMOS differential input pairs, and the output stage is designed to the rail-to-rail class-AB output stage including the elementary shunt stage technique. With this design technique for output stage, the load dependence of the overall open loop gain is improved and the push-pull class-AB current control can be implemented in a simple way. The designed operational amplifier operates perfectly on the complementary mode with 180$^{\circ}$ phase conversion for 1.5V supply voltage, and shows the push-pull class-AB operation. In addition, the amplifier shows the DC open loop gain of 70.4 ㏈ and the unity gain frequency of 102 MHz for $C_{L=10㎊∥}$ $R_{L=1㏁}$ Parallel loads. When the resistive load $R_{L}$ is varied from 1 ㏁ to 1 ㏀, the DC open loop gain of the amplifier decreases by only 2.2 ㏈.a$, the DC open loop gain of the amplifier decreases by only 2.2 dB.

Single FET와 Class-F급을 이용한 이중대역 고효율 전력증폭기 설계 (Design of a Dual Band High PAE Power Amplifier using Single FET and Class-F)

  • 김선숙;서철헌
    • 대한전자공학회논문지TC
    • /
    • 제45권1호
    • /
    • pp.110-114
    • /
    • 2008
  • 본 논문에서는 단일 FET를 이용하여 2.14GHz/5.2GHz 이중대역 고효율 Class F 전력증폭기를 설계 구현하였다. 전송선로를 이용하여 초기의 정합값을 적절히 이동시켜 하나의 능동소자로 2.14GHz/5.2GHz의 이중대역에서 동작되는 전력증폭기를 설계하였으며, 2.14GHz에서 32.65dBm의 출력과 11dB의 출력이득 36%의 전력효율을, 5.2GHz에서 7dB의 출력이득의 특성을 보였다. 고조파를 제어 회로를 설계하여 증폭기의 출력단에 추가 하여 Class F로 동작하는 이중대역 전력증폭기를 설계 하였다. 이중대역 Class F 전력증폭기는 2.14GHz에서 9.9dB의 출력이득과 30dBm의 출력, 55%의 전력효율을 가졌으며, 5.2GHz에서 11.7dB의 출력이득을 갖는 특성을 보였다. 고조파 제어 회로를 이용한 이중대역 Class F 전력증폭기가 전력효율을 향상시킴을 보였다.

적응형 바이어스기법과 DGS를 이용한 고효율 전력증폭기설계 (Design of High Efficiency Power Amplifier Using Adaptive Bias Technique and DGS)

  • 오정균;손성찬
    • 한국정보통신설비학회:학술대회논문집
    • /
    • 한국정보통신설비학회 2008년도 정보통신설비 학술대회
    • /
    • pp.403-408
    • /
    • 2008
  • In this paper, the high efficiency and linearity Doherty power amplifier using DGS and adaptive bias technique has been designed and realized for 2.3GHz WiBro applications. The Doherty amplifier has been implemented us-ing silicon MRF 281 LDMOS FET. The RF performances of the Doherty power amplifier (a combination of a class AB carrier amplifier and a bias-tuned class C peaking amplifier) have been compared with those of a class AB amplifier alone, and conventional Doherty amplifier. The Maximum PAE of designed Doherty power amplifier with DGS and adaptive bias technique has been 36.6% at 34.01dBm output power. The proposed Doherty power amplifier showed an improvement 1dB at output power and 7.6% PAE than a class AB amplifier alone.

  • PDF

마이크로파용 고효율 Doherty 전력증폭기 설계 (A Design of High Efficiency Doherty Power Amplifier for Microwave Applications)

  • 오정균;김동옥
    • 한국항해항만학회지
    • /
    • 제30권5호
    • /
    • pp.351-356
    • /
    • 2006
  • 본 논문에서는 마이크로파 대역의 주파수를 이용해 고효율 도허티 전력 증폭기를 설계 및 제작하였다. 도허티 전력증폭기는 MRF 281 LDMOS FET를 사용하여 구현하였고, 도허티 전력 증폭기의 성능을 AB급 증폭기만 있을 때와 비교하였다. 측정결과, 구현한 도허티 전력 증폭기는 P1dB 출력전력이 2.3GHz 주파수에서 33.0dBm을 가진다. 또한, 도허티 증폭기는 주파수 $2.3GHz\sim2.4GHz$에서 이득은 11dB, 입력 반사손실 -17.8dB를 얻었다. 설계된 도허티 증폭기는 AB급 증폭기만 있을 때와 비교해서 평균 PAE는 10% 이상 개선됨을 보였고, 설계된 도허티 증폭기의 최대 PAE는 39%를 갖는다.