• 제목/요약/키워드: Class F PA

검색결과 13건 처리시간 0.02초

Inverse Class-F 기법을 이용한 900 MHz 전류 모드 Class-D RF 전력 증폭기 설계 (Design of Current-Mode Class-D 900 MHz RF Power Amplifier Using Inverse Class-F Technology)

  • 김영웅;임종균;강원실;구현철
    • 한국전자파학회논문지
    • /
    • 제22권12호
    • /
    • pp.1060-1068
    • /
    • 2011
  • 본 논문에서는 900 MHz 대역에서 동작하는 전류 모드 Class-D(Current-Mode Class-D: CMCD) 전력 증폭기를 설계 및 제작하고 특성을 분석하였다. 차동 구조에 의해 짝수차 고조파 성분이 제거된다는 점에 착안하여 출력단의 일반적인 CMCD 회로의 병렬 공진기를 제거하고 inverse class-F 전력 증폭기를 push-pull 구조로 연결하여 CMCD 전력 증폭기를 설계하였다. 로드-풀 기법을 이용하여 GaN 소자 기반의 inverse class-F 및 이를 적용한 CMCD 전력 증폭기를 설계 및 제작하였다. 제작한 CMCD는 34.2 dBm의 출력과 64.5 %의 드레인 효율을 가지며, 이는 출력측에 공진기 구조를 가지는 일반적인 CMCD 전력 증폭기의 드레인 효율과 비교했을 때 13.6 %의 효율 향상을 가진다.

Design of Dualband Class-F PAs for Cellular and WLAN Applications

  • Lee, Chang-Min;Park, Young-Cheol;Yoon, Hoi-Jin
    • Journal of electromagnetic engineering and science
    • /
    • 제10권1호
    • /
    • pp.6-12
    • /
    • 2010
  • In this paper, highly efficient class-F power amplifiers(PAs) with harmonic-controlling transmission lines(TLs) were built for cellular and WLAN applications at 840 MHz and 2.4 GHz each. Also, based on these single-band PAs, a dualband class-F PA was designed after a careful investigation into the harmonics of the two frequencies. The harmonic-controlling TL was designed for the class-F operation at dualband by switching the length of the shunt $\lambda$/4 TL part, while the series $\lambda$/4 TL is optimized for both frequencies. To verify the performance, two class-F PAs optimized at each frequency and a dualband class-F PA at the corresponding frequencies were built with the secondand the third-harmonic control circuits at each frequencies. As a result, the PA#1 at 840 MHz has a peak drain efficiency of 81.2 % with an output power of 24.4 dBm, while the PA#2 at 2.35 GHz shows a drain efficiency of 94.5 % with an output of 22.8 dBm. Finally, the dualband class-F PA#3 showed 60.5 % and 50.9 % drain efficiencies at 840 MHz and 2.4 GHz, with powers of 23.8 dBm and 19.62 dBm, respectively.

Class F 전력 증폭기의 드레인 전압 변화에 따른 고조파 조정 회로의 최적화 (Optimization of Harmonic Tuning Circuit vary as Drain Voltage of Class F Power Amplifier)

  • 이종민;서철헌
    • 대한전자공학회논문지TC
    • /
    • 제46권1호
    • /
    • pp.102-106
    • /
    • 2009
  • 본 논문은 EER(Envelope Elimination and Restoration)에 적용된 class F 전력 증폭기의 드레인 전압의 변화에 따른 출력 정합회로의 최적화에 대하여 연구하였다. EER 구조에 적용된 class F PA의 PAE(Power Added Efficiency)를 개선하기 위해 고조파 조정 회로에 Varactor 다이오드를 사용하였다. 포락선의 변화에 따라 2차 고조파는 단락 시키고 3차 고조파는 개방 시키도록 설계되었으며 본 논문에서 제안된 고조파 조정 회로를 통해 드레인 전압이 25 V에서 30 V까지 변화할 때 수 %의 PAE 개선 효과를 얻을 수 있었다.

이중 대역 전송선로를 활용한 이중 대역 F급 전력 증폭기 개발 (Dual-Band Class-F Power Amplifier based on dual-band transmission-lines)

  • 이창민;박영철
    • 대한전자공학회논문지TC
    • /
    • 제47권4호
    • /
    • pp.31-37
    • /
    • 2010
  • 본 논문에서는 셀룰러와 ISM 대역에서 동작하는 이중 대역 고효율 F급 전력증폭기를 제안하였으며, 이를 위해 우선적으로 E-pHEMT FET를 사용하여 두 (840MHz, 2.4GHz) 대역에서 동작하는 각각의 단일 F급 PA를 설계하여 효율을 확인였다. 그 결과, 840MHz에서 동작하는 PA의 경우 출력 전력 24.4dBm에서 81.2%의 효율을 얻었고, 2.4GHz에서 동작하는 PA는 출력 전력 22.4dBm에서 93.5%의 효율을 얻었다. 이후 두 대역에서의 성능을 이중 대역 F급 전력증폭기에서 구현하기 위하여 이상적인 SPDT 스위치의 개념을 적용한 이중 대역 고조파 제어 회로를 설계하였다. 실제 SPDT 스위치를 적용하기 이전 단계로써 전송선로의 길이를 조절하여 이중 대역에서 동작하는 F급 증폭기를 개발하였다. 실험 결과, 840MHz 모드의 경우에 23.5dBm에서 60.5%의 효율을, 2.4GHz 모드는 19.62dBm에서 50.9%의 효율을 얻을 수 있었다. 이는 저가의 2GHz 이하에서 사용되는 FR-4기판에서도 그 이상의 고조파 제어가 가능하고 고효율의 F급 전력 증폭기 제작이 가능함을 보여준다.

EER 구조의 응용과 PBG를 이용한 고효율, 고선형성 Class-F 전력 증폭기 (A Highly Linear and Efficiency Class-F Power Amplifier using PBG and application EER Structure)

  • 이종민;서철헌
    • 대한전자공학회논문지TC
    • /
    • 제44권2호
    • /
    • pp.81-86
    • /
    • 2007
  • 본 논문에서는 class-F 전력 증폭기의 높은 선형성과 고효율을 얻기 위해 PBG구조와 EER (Envelope Elimination and Restoration) 구조를 적용하였다. class-F급 전력 증폭기의 효율을 개선시키기 위해 EER 구조의 포락선 검파기를 응용하여 전력 증폭기의 구동 전력을 조절하였다. 또한 PBG 구조를 class-F 전력증폭기의 출력단에 적용함으로써 정합회로의 비정합에 의한 고조파 성분들을 제거하여 높은 선형성을 얻었다. 본 논문에서 제안한 PBG 구조의 응용과 EER 구조를 응용한 전력 증폭기 구조는 적응형 바이어스를 이용한 Doherty 전력 증폭기에 비해 PAE가 34.56% 개선되었고 일반적인 Doherty 증폭기에 비해 $3^{rd}$ IMD가 -10.66 dBc 이상 개선되었다.

Single FET와 Class-F급을 이용한 이중대역 고효율 전력증폭기 설계 (Design of a Dual Band High PAE Power Amplifier using Single FET and Class-F)

  • 김선숙;서철헌
    • 대한전자공학회논문지TC
    • /
    • 제45권1호
    • /
    • pp.110-114
    • /
    • 2008
  • 본 논문에서는 단일 FET를 이용하여 2.14GHz/5.2GHz 이중대역 고효율 Class F 전력증폭기를 설계 구현하였다. 전송선로를 이용하여 초기의 정합값을 적절히 이동시켜 하나의 능동소자로 2.14GHz/5.2GHz의 이중대역에서 동작되는 전력증폭기를 설계하였으며, 2.14GHz에서 32.65dBm의 출력과 11dB의 출력이득 36%의 전력효율을, 5.2GHz에서 7dB의 출력이득의 특성을 보였다. 고조파를 제어 회로를 설계하여 증폭기의 출력단에 추가 하여 Class F로 동작하는 이중대역 전력증폭기를 설계 하였다. 이중대역 Class F 전력증폭기는 2.14GHz에서 9.9dB의 출력이득과 30dBm의 출력, 55%의 전력효율을 가졌으며, 5.2GHz에서 11.7dB의 출력이득을 갖는 특성을 보였다. 고조파 제어 회로를 이용한 이중대역 Class F 전력증폭기가 전력효율을 향상시킴을 보였다.

효율 향상을 위해 포락선 추적 기술을 이용한 비대칭 포화 3-Stage 도허터 전력 증폭기 (Asymmetric Saturated 3-Stage Doherty Power Amplifier Using Envelope Tracking Technique for Improved Efficiency)

  • 김일두;지승훈;문정환;손정환;김정준;김범만
    • 한국전자파학회논문지
    • /
    • 제20권8호
    • /
    • pp.813-822
    • /
    • 2009
  • 본 논문에서는 1:2:2의 비대칭 3-stage 도허티 전력 증폭기의 동작을 살펴보고, Freescale사의 4 W, 10 W LDMOSFET을 이용하여 1 GHz에서 구현하였다. 두 번의 최대 효율 특성을 갖는 N-way 도허티 전력 증폭기와 비교 하였을 때, 비대칭 3-stage 도허티 전력 증폭기는 세 번의 최대 효율 특성을 갖도록 함으로써 백 오프된 출력 전력영역에서의 심각한 효율 저하를 극복할 수 있고, 주어진 변조 신호에서의 평균 효율을 최대화 할 수 있다. 효율 특성을 더욱 최적화하기 위해, 역 F급 전력 증폭기를 캐리어 및 피킹 전력 증폭기로 설계하였다. 또한, 적절한 로드모듈레이션 동작을 이끌어내기 위해, 포락선 추적 방법에 근거한 적응 게이트 바이어스 조절 신호를 두 개의 피킹 전력 증폭기에 인가하였다. 8.5 dB의 PAPR을 갖는 802.16e Mobile WiMAX 신호에 대해 제안된 비대칭 도허티 전력 증폭기는 36.85 dBm에서 55.46 %의 높은 효율 특성을 얻었고, -37.23 dB의 우수한 RCE 특성을 유지하였다. 본 논문에서는 처음으로 포화 증폭기와 적응 게이트 바이어스 조절 신호를 비대칭 3-stage 도허티 전력 증폭기에 적용하였으며, 이를 통해 기지국용 고효율 전력 송신기의 설계가 구현 가능함을 성공적으로 검증하였다.

제연구역 출입문의 최적 설계를 위한 도어클로저의 기준 산정에 관한 연구 (Study on the Assessment of the Criteria on a Door Closer for the Optimum Design of the Access Door of a Smoke Control Zone)

  • 이재오;최충석
    • 한국화재소방학회논문지
    • /
    • 제27권3호
    • /
    • pp.66-71
    • /
    • 2013
  • 본 연구의 목적은 제연구역 출입문의 최적 설계를 위한 플로어힌지(floor-hinge) 및 도어클로저(door closer)의 기준을 제시하는데 있다. 차압에 대한 개방력은 60 Pa일 때 60.75 N, 40 Pa일 때 40.5 N, 32.5 Pa일 때 32.91 N, 12.5 Pa일 때 12.66 N 등이다. KS F 2806의 기준을 적용한 플로어힌지 및 도어클로저의 개방력은 No.1은 27.5 N, No. 2는 40 N, No. 3는 75 N, No. 4는 100 N, No. 5는 125 N 등이다. 차압과 플로어힌지 및 도어클로저의 개방력을 NFSC 501A의 개방력 제한값과 비교한 결과 기준을 초과하는 것으로 확인되었다. 따라서 NFSC 501A 차압과 방연 풍속을 설계에 반영하는 것뿐만 아니라 개방력도 설계에 반영할 필요가 있다. 제연댐퍼의 종류에 따라 출입문의 플로어힌지 및 도어클로저의 설치 조건은 호칭에 따라 다르다. 저차압용의 경우는 No. 1, No. 2, No. 3의 설치가 가능하며, 일반 차압용의 경우에는 No. 1, No. 2의 설치가 가능하였다.

Mycobacterium bovis BCG Rv2435c 유전자의 기능에 대한 연구 (Studies on the Function of the Rv2435c Gene of the Mycobacterium bovis BCG)

  • 이승실;배영민
    • 생명과학회지
    • /
    • 제15권3호
    • /
    • pp.415-422
    • /
    • 2005
  • Mycobacterium hovis BCG 균주에 transposon을 사용하여 mutagenesis를 수행함으로써 mutant library를 제조하였다. 이 mutant library를 screening하여 항결핵제인 PA-824에 내성을 갖는 mutant들을 얻었고, M. bovis wild type에서는 정상적으로 생성되는 coenzyme $F_{420}$이 대부분의 이들 mutant들에서는 생성되지 않는다는 것을 알게 되었다. 세포 추출액을 HPLC로 분석해본 결과, 그 중에서 한 mutant는 $F_{420}$은 생성하지 않으나 그 전구물질인 F0는 생성하고 있음이 밝혀졌다. 따라서 이 mutant 에서는 $F_{420}$생합성 회로의 마지막 단계가 차단되어있음을 알 수 있다. 이 mutant를 inverse PCR을 통해 분석해본 결과, transposon이 Rv2435c유전자에 삽입되어있는 것을 확인할 수 있었다. Rv2435c유전자는 세포막에 결합되어있는 80.3 kDa의 단백질을 암호화하는 것으로 추정되고, 이 단백질의 N-말단은 periplasm에 존재하고 C-말단은 원형질에 존재하는 것으로 추정되고 있다. 원형질에 존재하는 C-말단은 원핵생물과 진핵생물들의 adenylyl cyclase들과 높은 유사성을 나타낸다. Adenylyl cyclase는 ATP로부터 cAMP를 생합성하는 효소이다 M. tuberculosis나 M. bovis의 genome에는 class III adenylyl cyclase를 암호화하는 것으로 추정되는 유전자가 모두 15개나 존재한다 특히 이들 중에서 Rv1625c 와 Rv2435c는 포유류의 adenylyl cyclase들과 높은 유사성을 가지는 것으로 알려져 있다 이 Rv2435c 단백질이 진정한 adenylyl cyclase인지를 확인하기 위하여 우리는 이 단백질 중에서 원형질에 존재하는 부분을 말단에 6개의 histidine을 첨부한 채로 대장균에서 발현시켰다. 대장균에서 이 단백질이 생성되는 것은 histidine이 첨부된 단백질을 Ni-NTA resin을 사용하여 대장균으로부터 분리함으로써 확인하였다. 그러나 이 단백질이 대장균에서 cya mutation을 complementation하지 못하였고, 따라서 이 단백질이 adenylyl cyclase 활성을 갖지 않음을 알 수 있었다. 자외선이나 hydroxylamine을 사용한 mutagenesis 또는 Rv2435c와 Rv1625c간의 토sion단백질을 만들어서, 이 단백질이 adenylyl cyclae로서의 활성을 획득하도록 하는 모든 시도는 실패하였다. 따라서 Rv2435c단백질이, F0가 $F_{420}$으로 변환되는 데에 영향을 미치는 방법이 cAMP를 생성함으로써가 아니라 다른 방법으로 영향을 미치고 있다는 것을 알 수 있었다.

효율이 특화된 전력 증폭기와 개선된 바이어스 모듈레이터로 구성되는 진보된 WCDMA용 하이브리드 포락선 제거 및 복원 전력 송신기 (Advanced Hybrid EER Transmitter for WCDMA Application Using Efficiency Optimized Power Amplifier and Modified Bias Modulator)

  • 김일두;우영윤;홍성철;김장헌;문정환;전명수;김정준;김범만
    • 한국전자파학회논문지
    • /
    • 제18권8호
    • /
    • pp.880-886
    • /
    • 2007
  • 본 논문에서는 효율 특성에서 특화된 전력 증폭기(PA)와 개선된 바이어스 모듈레이터를 이용하여 새로운 하이브리드 포락선 제거 및 복원(EER) 전력 송신기를 제안하였다. 전력 증폭기는 모듈레이션 신호의 평균 전력영역에서 대부분 동작하기 때문에 평균 드레인 바이어스 전압에서 전력 증폭기의 효율은 전체 전력 송신기의 효율 특성에 매우 중요한 영향을 미친다. 따라서 전력 증폭기의 효율을 평균 드레인 바이어스 전압 영역에서 최적화하였다. 또한, 바이어스 모듈레이터는 메모리 영향을 최소화하기 위하여 에미터 팔로워(Emitter Follower)와 결합되도록 하였다. 포화 전력 증폭기인 역 Class F급 전력 증폭기가 1 GHz 대역 포워드 링크 싱글 캐리어를 가지는 WCDMA 신호에 대해서 최고 전력이 5W인 LDMOSFET을 이용하여 설계되었다. 실험 결과, 바이어스 모듈레이터는 31.8V의 최고 전력 크기를 가지면서 64.16%의 효율을 유지하였다. 제안된 전력 증폭기와 바이어스 모듈레이터를 결합한 전력 송신기는 기존 방식으로 설계된 전력 증폭기와 결합하였을 경우보다 8.11%나 개선된 44.19%의 전체 효율 특성을 보였다. 게다가, F급 동작을 보이면서 전체 출력 전력은 기존 방식의 전력 증폭기를 결합할 경우보다 2.9dB 개선된 32.33 dBm으로 개선되었고, PAE와 5MHz 옵셋에서의 ACLR은 각각 38,28%, -35.9 dBc를 기록하였다. 이와 같은 결과들은 고선형성과 함께 고효율 특성을 가지는 전력 송신기에 매우 적합한 구조가 될 수 있다는 것을 명확히 보여주고 있다.