• 제목/요약/키워드: Circuit noise

검색결과 1,301건 처리시간 0.033초

압전션트 회로를 이용한 지능패널의 광대역 소음저감에 관한 연구 (Broadband Noise Reduction of Smart Panels using Piezoelectric Shunt Circuits)

  • 정영채;김재환;이중근;하성호
    • 한국소음진동공학회:학술대회논문집
    • /
    • 한국소음진동공학회 2003년도 추계학술대회논문집
    • /
    • pp.624-629
    • /
    • 2003
  • In this paper, broadband shunt technique for increasing transmission loss is experimentally investigated. Piezoelectric shunt damping is studied using resonant shunt circuit and negative capacitor shunt circuit. A resonant shunt circuit is implemented by using a resistor and inductor. Negative Capacitor shunt damping is similar in nature to resonant shunt damping techniques, as a single piezoelectric material is used to dampen multi-mode. Performance of both methods is experimentally studied for noise reduction. This is based upon SAE J1400 test method and a transmission loss measurement system is provided for it. This paper will present the test setup fer transmission loss measurement and the tuning procedure of shunt circuits. Finally the results of sound transmission tests will be shown.

  • PDF

광대역 페라이트 비드 모델을 이용한 IC 전원단의 잡음해석 (Power Bus Noise Analysis on IC using Wide-Band Ferrite Bead Model)

  • 이신영;손경주;최우신;이해영
    • 한국전자파학회논문지
    • /
    • 제14권12호
    • /
    • pp.1276-1282
    • /
    • 2003
  • SMT 타입의 페라이트 비드(ferrite bead)는 전원단에서 발생되는 잡음(noise)이 회로 소자로 유입되는 것을 막기 위해 사용되는 소자로 병렬 캐패시터(capacitor)와 직렬 인덕터(inductor) 및 저항(resistor)을 이용하여 등가 모델화된다. 이와 같은 간단한 페라이트 비드의 등가 모델은 광대역 범위에서 측정 결과와 일치하지 않는다. 본 논문에서는 광대 역(50 MHz∼3 GHz)에서 정확한 페라이트 비드의 모델을 제시하고 페라이트 비드가 있을 때와 없을 때 전원단 잡음의 회로 소자에 미치는 영향을 고찰하였다.

12-Bit 2차 Noise-Shaping D/A 변환기 (A 12-Bit 2nd-order Noise-Shaping D/A Converter)

  • 김대정;김성준;박재진;정덕균;김원찬
    • 전자공학회논문지A
    • /
    • 제30A권12호
    • /
    • pp.98-107
    • /
    • 1993
  • This paper describes a design of a multi-bit oversampling noise-shaping D/A converter which achieves a resolution of 12 bits using oversampling technique. In the architecture the essential block which determines the whole accuracy is the analog internal D/A converter, and the designed charge-integration internal D/A converter adopts a differential structure in order to minimize the reduction of the resolution due to process variation. As the proposed circuit is driven by signal clocks which contains the information of the data variation from the noise-shaping coder, it minimizes the disadvantage of a charge-integration circuit in the time axis. In order to verify the circuit, it was integrated with the active area of 950$\times$650${\mu}m^{2}$ in a double metal 1.5-$\mu$m CMOS process, and testified that it can achieve a S/N ratio of 75 dB and a S/(N+D) ratio of 60 dB for the signal bandwidth of 9.6 kHz by the measurement with a spectrum analyzer.

  • PDF

Two Switches Balanced Buck Converter for Common-Mode Noise Reduction

  • Kanjanasopa, Warong;Prempraneerach, Yothin
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2004년도 ICCAS
    • /
    • pp.493-498
    • /
    • 2004
  • The EMI noise source in a switching mode power supply is dominated by a common mode noise. If we can understand the common mode noise occurring mechanism, it is resulted to find out the method to suppress the EMI noise source in the switching mode power supply. The common mode noise is occurring mostly due to circuit is unbalanced which is caused by the capacitive coupling to frame ground, which passes through a heatsink of the switching devices. This research paper presents a new effective balancing method of buck converter circuit by mean of grounding the parasitic and compensation capacitors in correct proportion which is called that the common mode impedance balance (CMIB). The CMIB can be achieved by source, transmission line and termination balanced, such balancing, the common mode current will be cancelled out in the frame ground. The greatly reduced common mode noise can be confirmed by the experimental results.

  • PDF

Noise Analysis of Sub Quarter Micrometer AlGaN/GaN Microwave Power HEMT

  • Tyagi, Rajesh K.;Ahlawat, Anil;Pandey, Manoj;Pandey, Sujata
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제9권3호
    • /
    • pp.125-135
    • /
    • 2009
  • An analytical 2-dimensional model to explain the small signal and noise properties of an AlGaN/GaN modulation doped field effect transistor has been developed. The model is based on the solution of two-dimensional Poisson's equation. The developed model explains the influence of Noise in ohmic region (Johnson noise or Thermal noise) as well as in saturated region (spontaneous generation of dipole layers in the saturated region). Small signal parameters are obtained and are used to calculate the different noise parameters. All the results have been compared with the experimental data and show an excellent agreement and the validity of our model.

GaAs SBGFET의 잡음동작에 관한 연구 (Study on Noise Behavior of GaAs SBGFET)

  • 박한규
    • 대한전자공학회논문지
    • /
    • 제14권3호
    • /
    • pp.6-11
    • /
    • 1977
  • GaAs Schottky Barrier Gate 전계효과트랜지스터의 잡음동작을 잡음등가회로를 사용하여 연구하였으며, 부가구인 잡음근원은 pinch-off영역에서 GaAs FET bias에 의하여 구현되었다. 이것이 바로 intervalley 산란잡음과 hot electron에 의한 잡음이었다. 본 논문의 잡음등가회로에서는 carrier의 포화속도와 기생저항의 영향을 고려한 parameter를 정하였다.

  • PDF

전력선 통신을 위한 저압변압기에서 발생되는 EMI 노이즈 제거 필터 관한 연구 (Study on EMI filter for Eliminating Noise from Pole Transformer for PLC)

  • 김용성;정중일;김재철;조성민
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2007년도 제38회 하계학술대회
    • /
    • pp.533-534
    • /
    • 2007
  • This paper investigates impulsive noise from a pole transformer in low voltage distribution system for power line communication. EMI noise from the pole transformer is indicated from the experiment. The noise has certain characteristics because it is caused by partial discharge. The noise level is above -35dBm without a filter. Therefore, the filter which is made of ferrite is used in order to eliminate the noise. the noise filters should be applied to both the phase line and the neutral line. Otherwise, It is likely to have little overall impact on elimination of noises. the performance of filter is verified with various experiments. In conclusion, the equivalent circuit of power line communication including noise source is described as a lumped circuit.

  • PDF

Local image enhancement using adaptive unsharp masking and noise filter

  • Ha, Tae-Ok;Song, Byung-Soo;Moon, Seong-Hak
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2007년도 7th International Meeting on Information Display 제7권2호
    • /
    • pp.1692-1695
    • /
    • 2007
  • We describe the image enhancement method of applying two spatial filters with different characteristics adaptively. An adaptive method is introduced so that sharpness enhancement is performed only in regions where the image exhibits significant dynamics, while noise reduction is achieved in smooth regions. Simulation results show that the proposed method improved the image quality.

  • PDF

보청기를 위한 개별 BJT 소자의 효과적인 바이어스 회로 (An Efficient Bias Circuit of Discrete BJT Component for Hearing Aid)

  • 성광수;장형식;현유진
    • 전자공학회논문지SC
    • /
    • 제40권6호
    • /
    • pp.16-23
    • /
    • 2003
  • 본 논문에서 보청기를 위한 개별 BJT 소자의 효과적인 바이어스 회로를 제안한다. 보청기에 널리 사용되는 컬렉터 귀환 바이어스 회로는 부귀환 저항을 가지고 있다. 이 저항은 AC와 DC에 동시에 영향을 줌으로서 DC 바이어스 점의 변화 없이 증폭기의 이득을 변화시키기 어렵다. 또한 기존회로는 보청기의 이득이 높을 경우 전원 잡음의 정귀환으로 발진할 수 있는 단점이 있다. 제안된 회로는 컬렉터 귀환 바이어스회로에 베이스와 전원 사이에 컬렉터 저항보다 β배 더 큰 저항을 추가하여 기존회로의 두 가지 단점을 줄일 수 있다. 제안된 회로에서 DC 바이어스 점의 변화 없이 증폭기의 이득을 변경 할 수 있고 모의실험에서 기존회로보다 전원 잡음 이득을 18.5%정도 감소시킬 수 있다.

혼합 우좌향 전송 선로 기반의 새로운 고조파 조절 회로를 이용한 저위상 잡음 전압 제어 발진기 (Low Phase Noise VCO Using Novel Harmonic Control Circuit Based on Composite Right/Left-Handed Transmission Line)

  • 최재원;서철헌
    • 대한전자공학회논문지TC
    • /
    • 제47권1호
    • /
    • pp.84-90
    • /
    • 2010
  • 본 논문에서는 주파수 조절 범위의 감소 없이 위상 잡음을 줄이고 회로 크기를 최소화하기 위하여 혼합 우좌향 전송 선로 기반의 고조파 조절 회로를 이용한 새로운 전압 제어 발진기를 제안하였다. 위상 잡음은 2차와 3차 고조파에서 동시에 단락임피던스를 갖는 새로운 고조파 조절 회로에 의해 줄어들었다. 제안된 고조파 조절 회로는 혼합 우좌향 전송 선로의 주파수 오프셋과 위상 기울기에 의한 이중 대역 특성을 갖는 혼합 우좌향 전송 선로를 이용하여 설계되었다. 높은 Q 특성의 공진기는 위상 잡음을 줄이기 위하여 사용되어 왔지만, 주파수 조절 범위가 감소하는 문제를 갖고 있다. 하지만 제안된 전압 제어 발진기의 주파수 조절 범위는 위상 잡음이 높은 Q 특성의 공진기 없이 감소하였기 때문에 줄어들지 않았다. 또한, 일반적인 우향 전송 선로 대신 혼합 우좌향 전송 선로를 이용하는 것을 통하여 회로의 크기를 소형화 하였다. 전압 제어 발진기의 위상 잡음은 5.731 ~ 5.938 GHz의 주파수 조절 범위 내에서 100 kHz의 오프셋 주파수에서 -119.17 ~ -117.50 dBc/Hz이다.