• 제목/요약/키워드: Chip encapsulation

검색결과 29건 처리시간 0.022초

반도체 칩 캡슐화 공정의 최적조건에 관한 연구 (A Study on Optimal Process Conditions for Chip Encapsulation)

  • 허용정
    • 한국정밀공학회:학술대회논문집
    • /
    • 한국정밀공학회 1995년도 춘계학술대회 논문집
    • /
    • pp.477-480
    • /
    • 1995
  • Dccisions of optimal filling conditions for the chip encapsulation have been done primarily by an ad hoc use of expertise accumulated over the years because the chip encapsulation process is quite complicated. The current CAE systems do not provide mold designers with necessary knowledge of the chip encapsulation for the successful design of optimal filling except flow simulation capability. There have been no attempts to solve the optimal filling problem in the process of the chip encapsulation. In this paper, we have constructed an design system for optimal filling to avoid short shot in the chip encapsulation process which combines an optimization methodology with CAE software.

  • PDF

A Multi-Level Knowledge-Based Design System for Semiconductor Chip Encapsulation

  • Huh, Y.J.
    • 마이크로전자및패키징학회지
    • /
    • 제9권1호
    • /
    • pp.43-48
    • /
    • 2002
  • Semiconductor chip encapsulation process is employed to protect the chip and to achieve optimal performance of the chip. Expert decision-making to obtain the appropriate package design or process conditions with high yields and high productivity is quite difficult. In this paper, an expert system for semiconductor chip encapsulation has been constructed which combines a knowledge-based system with CAE software.

  • PDF

봉지막이 박형 실리콘 칩의 파괴에 미치는 영향에 대한 수치해석 연구 (Effects of Encapsulation Layer on Center Crack and Fracture of Thin Silicon Chip using Numerical Analysis)

  • 좌성훈;장영문;이행수
    • 마이크로전자및패키징학회지
    • /
    • 제25권1호
    • /
    • pp.1-10
    • /
    • 2018
  • 최근 플렉서블 OLED, 플렉서블 반도체, 플렉서블 태양전지와 같은 유연전자소자의 개발이 각광을 받고 있다. 유연소자에 밀봉 혹은 봉지(encapsulation) 기술이 매우 필요하며, 봉지 기술은 유연소자의 응력을 완화시키거나, 산소나 습기에 노출되는 것을 방지하기 위해 적용된다. 본 연구는 봉지막(encapsulation layer)이 반도체 칩의 내구성에 미치는 영향을 고찰하였다. 특히 다층 구조 패키지의 칩의 파괴성능에 미치는 영향을 칩의 center crack에 대한 파괴해석을 통하여 살펴보았다. 다층구조 패키지는 폭이 넓어 칩 위로만 봉지막이 덮고있는 "wide chip"과 칩의 폭이 좁아 봉지막이 칩과 기판을 모두 감싸고 있는 "narrow chip"의 모델로 구분하였다. Wide chip모델의 경우 작용하는 하중조건에 상관없이 봉지막의 두께가 두꺼울수록, 강성이 커질수록 칩의 파괴성능은 향상된다. 그러나 narrow chip모델에 인장이 작용할 때 봉지막의 두께가 두껍고 강성이 커질수록 파괴성능은 악화되는데 이는 외부하중이 바로 칩에 작용하지 않고 봉지막을 통하여 전달되기에 봉지막이 강하면 강한 외력이 칩내의 균열에 작용하기 때문이다. Narrow chip모델에 굽힘이 작용할 경우는 봉지막의 강성과 두께에 따라 균열에 미치는 영향이 달라지는데 봉지막의 두께가 작을 때는 봉지막이 없을 때보다 파괴성능이 나쁘지만 강성과 두께의 증가하면neutral axis가 점점 상승하여 균열이 있는 칩이 neutral axis에 가까워지게 되므로 균열에 작용하는 하중의 크기가 급격히 줄어들게 되어 파괴성능은 향상된다. 본 연구는 봉지막이 있는 다층 패키지 구조에 다양한 형태의 하중이 작용할 때 패키지의 파괴성능을 향상시키기 위한 봉지막의 설계가이드로 활용될 수 있다.

A Dual-Level Knowledge-Based Synthesis System for Semiconductor Chip Encapsulation

  • Yong Jeong, Heo
    • 한국반도체및디스플레이장비학회:학술대회논문집
    • /
    • 한국반도체및디스플레이장비학회 2003년도 추계학술대회 발표 논문집
    • /
    • pp.154-159
    • /
    • 2003
  • Semiconductor chip encapsulation process is employed to protect the chip and to achieve optimal performance of the chip. Expert decision-making to obtain the appropriate package design or process conditions with high yields and high productivity is quite difficult. In this paper, an expert system for semiconductor chip encapsulation has been constructed which combines a knowledge-based system with CAE software.

  • PDF

반도체 칩의 캡슐화 성형을 위한 지식형 설계시스템에 관한 연구 (A Study on a Knowledge-Based Design System for Chip Encapsulation)

  • 허용정;한세진
    • 한국정밀공학회지
    • /
    • 제15권2호
    • /
    • pp.99-106
    • /
    • 1998
  • In this paper, we have constructed an expert system for semiconductor chip encapsulation which combines a knowledge-based system with CAE software. The knowledge-base module includes heuristic and pre analysis knowledge for evaluation and redesign. Evaluation of the initial design and generation of redesign recommendations can be developed from the rules as applied to a given chip package. The CAE programs can be used for simulating the filling and packing stage of encapsulation process. The expert system is a new tool which enables package design or process conditions with high yields and high productivity.

  • PDF

반도체 칩 캡슐화 공정에 있어서 와이어 스윕(wire sweep) 최소화에 관한 연구 (Reduction of Wire Sweep during Chip Encapsulation by Runner Balancing and Ram Control)

  • 한세진;허용정
    • 한국정밀공학회지
    • /
    • 제13권12호
    • /
    • pp.13-21
    • /
    • 1996
  • In this paper, methods to reduce wire sweep during the chip-encapsulation process have been studide. Two methods have been tried for this purpose, namely runner balancing and ram velocity control. Runner balancing has been achieved automatically by using a computer program. Ram-velocity control has been achieved using empirical rules and results from a flow simulation of the encapsulation process. A mold which has 12 cavities for chip has been used as a case study. The simulation results show that the wire sweep obtained from the optimal process condition is about 1/5 of that from initial, unoptimized condition.

  • PDF

A Study of Wire Sweep During Encapsulation of Semiconductor Chips

  • Han, Se-Jin;Huh, Yong-Jeong
    • 마이크로전자및패키징학회지
    • /
    • 제7권4호
    • /
    • pp.17-22
    • /
    • 2000
  • In this paper, methods to analyze wire sweep during the semiconductor chip encapsulation have been studied. The wire sweep analysis is used to analyze the deformation of bonding wires that connect the chip to the leadframe during encapsulation. The analysis is done using either analytical solutions or numerical simulation. The analytical solution is used for rough but fast calculation of wire sweep. The results from the numerical simulation are closest to the experimental results.

  • PDF

반도체 칩 캡슐화(encapsulation)를 위한 트랜스퍼 금형 캐비티(cavity)에서의 설계 해석 및 실험에 관한 연구 (Design Analysis in a Cavity with Leadframe during Semiconductor Chip Encapsulation)

  • 한세진;허용정
    • 한국정밀공학회지
    • /
    • 제12권12호
    • /
    • pp.91-99
    • /
    • 1995
  • An effort has been made to more accurately analyze the flow in the chip cavity, particularly to model the flow through the openings in the leadframe and correctly treat the thermal boundary condition at the leadframe. The theoretical analysis of the flow has been done by using the Hele- Shaw approximation in each cavity separated by a leadframe. The cross-flow through the openings in the leadframe has been incorporated into the Hele-Shaw formulation as a mass source term. The temperature of the leadframe has been calculated based on energy balance in the leadframe. The flow behavior in the leadframe has been verified experimentally. In the experiment, a transparent mold and clear fluid have been used for flow visualization. Comparisons were made between the calculation and experimental results which showed a good agreement.

  • PDF

전문가시스템 기법을 이용한 칩 캡슐화 성형설계 시스템

  • 허용정
    • 한국정밀공학회:학술대회논문집
    • /
    • 한국정밀공학회 1996년도 추계학술대회 논문집
    • /
    • pp.588-592
    • /
    • 1996
  • In this paper, we have constructed an expert system for semiconductor chip encapsulation which combines a knowledge-based system with CAE software. The knowledge-base module includes heuristic and pre-analysis knowledge for evaluation and redesign. Evaluation of the initial design and generation of redesign recommendations can be developed from the rules as applied to a given chip Package. The CAE programs can be used for simulating the filling and packing stage of encapsulation process. The expert system is a new tool which enables package design or process conditions with high yields and high productivity.

  • PDF

반도체 칩 캡슐화성형 유동해석 및 성형조건 최적화에 관한 연구 (Flow Analysis and Process Conditions Optimization in a Cavity during Semiconductor Chip Encapsulation)

  • 허용정
    • 마이크로전자및패키징학회지
    • /
    • 제8권4호
    • /
    • pp.67-72
    • /
    • 2001
  • 반도체 칩 캡슐화성형시 칩 캐비티에서의 유동을 보다 엄밀하게 모델링하고 해석하기 위한 연구가 이루어졌다. 리드프레임에서의 구멍부위를 통과하는 유동의 모델링을 시도하였고 리드프레임에서의 열 경계조건을 정확하게 취급하였다. 유동의 이론적 해석을 위해 헬레쇼오 모델을 채택하였고 리드프레임에 의해 아래 위로 분리된 각각의 캐비티로 가정하여 해석하였다. 리드프레임에서 구멍부위를 통과하는 유동은 헬레쇼오 모델링시에 질량 소스(source) 항으로 삽입되었다. 유동해석 프로그램과 콤플렉스 방법에 기반을 둔 최적화 프로그램을 연계하여 미성형 방지를 위한 최적 공정조건을 성공적으로 정확하게 얻어낼 수 있었다.

  • PDF