• 제목/요약/키워드: Charge pump circuit

검색결과 143건 처리시간 0.019초

빛 에너지 하베스팅을 위한 전력관리회로 (A Power Management Unit for Solar Energy Harvesting)

  • 윤은정;황인호;박종태;유종근
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2012년도 추계학술대회
    • /
    • pp.267-271
    • /
    • 2012
  • 본 논문에서는 빛 에너지 하베스팅을 위한 전력관리회로를 제안한다. 솔라셀이 센서노드가 동작할 수 있는 충분한 전압을 출력할 경우는 Power Management Unit(PMU)를 통해 직접 솔라셀의 에너지를 부하로 공급하고, 솔라셀의 출력전압이 센서노드가 동작하기에 충분치 않다면 voltage booster(VB)를 통해 충분한 전압까지 승압하여 이를 PMU를 통해 부하로 공급하도록 설계하였다. 설계된 회로를 0.18um CMOS 공정으로 제작하여 측정한 결과, 솔라셀의 에너지를 PMU를 통해 직접 부하로 공급하는 경우는 보다 많은 에너지가 부하로 공급되었고, VB를 이용하여 PMU를 통해 부하로 에너지를 공급하는 경우는 낮은 전압을 출력하는 초소형 솔라셀에도 적용이 가능하였고 낮은 조도에서도 에너지 공급이 가능하였다.

  • PDF

저 전력 시스템을 위한 파워다운 구조를 가지는 이중 전하 펌프 PLL 기반 클록 발생기 (A Dual Charge Pump PLL-based Clock Generator with Power Down Schemes for Low Power Systems)

  • 하종찬;황태진;위재경
    • 대한전자공학회논문지SD
    • /
    • 제42권11호
    • /
    • pp.9-16
    • /
    • 2005
  • 이 논문에서는 다중 동작 주파수를 갖는 고성능 저전력 SoC에 사용 가능한 광대역 입출력 주파수를 지원하는 프로그램머블 PLL 기반의 클록킹 회로을 제안하였다. 제안된 클록 시스템은 이중 전하펌프를 이용 locking 시간을 감소시켰고, 광대역 주파영역에서 동작이 가능하도록 하였다. 칩의 저 전력 동작을 위해 동작 대기모드 시에 불필요한 PLL 회로를 지속적으로 동작시키지 않고 relocking 정보를 DAC를 통해 보존하고 불필요한 동작을 억제하였고, 대기모드에서 빠져나온 후 tracking ADC(Analog to Digital Converter)를 이용하여 빠른 relocking이 가능하도록 설계하였다. 또한 프로그램머블하게 출력 주파수를 선택하게 하는 구조를 선택하여 저 전력으로 최적화된 동작 주파수를 지원하기 위한 DFS(Dynamic frequency scaling) 동작이 가능하도록 클록 시스템을 설계하였다. 제안된 PLL 기반의 클록 시스템은 $0.35{\mu}m$ CMOS 공정으로 구현하였으며 2.3V의 공급전압에서 $0.85{\mu}sec\~1.3{\mu}sec$($24\~26$사이클)의 relocking 시간을 가지며, 파워다운 모드 적용 시 PLL의 파워소모는 라킹 모드에 비해 $95\%$이상 절감된다. 또한 제안된 PLL은 프로그래머블 주파수 분주기를 이용하여 다중 IP 시스템에서의 다양한 클록 도메인을 위해 $81MHz\~556MHz$의 넓은 동작 주파수를 갖는다.

2.9V~5.6V의 넓은 입력 전압 범위를 가지는 웨어러블 AMOLED용 2-채널 DC-DC 변환기 설계 (Design of 2-Ch DC-DC Converter with Wide-Input Voltage Range of 2.9V~5.6 V for Wearable AMOLED Display)

  • 이희진;김학윤;최호용
    • 전기전자학회논문지
    • /
    • 제24권3호
    • /
    • pp.859-866
    • /
    • 2020
  • 본 논문에서는 2.9 V ~ 5.6V의 넓은 입력 전압 범위를 가지는 웨어러블 AMOLED용 2-채널 DC-DC 변환기를 설계한다. 양전압 VPOS는 과도한 입력전압이 인가된다 하더라도 정상 출력 전압을 생성되는 OPC를 내장하고, 경부하 효율을 제고하기 위한 SPWM-PWM 듀얼모드 및 파워 트랜지스터 3-분할을 적용한 부스트 변환기로 설계한다. 음전압 VNEG는 전력 효율을 높이기 위해 0.5x 인버팅 차지펌프를 이용해 설계한다. 제안된 DC-DC 변환기는 0.18-㎛ BCDMOS 공정으로 설계하였다. DC-DC 변환기는 2.9V~5.6V의 입력 전압에 대해 4.6V의VPOS와 -0.6V~-2.3V의 VNEG 전압을 생성한다. 또한 1mA~70mA 부하전류에서 49%~92%의 전력효율과 최대 20mV의 출력 리플을 가졌다.