• 제목/요약/키워드: Cell Capacitance

검색결과 220건 처리시간 0.03초

Polyaniline과 Polythiophene을 사용한 Supercapacitor의 전기적 특성 (Electrical Propeties of Supercapacitor using Polyaniline and Polythiophene)

  • 강광우;김명산;김종욱;구할본
    • 한국전기전자재료학회논문지
    • /
    • 제13권9호
    • /
    • pp.764-769
    • /
    • 2000
  • The purpose of this study is to research and develop conducting polymer(CP) composite electrode for supercapacitor. Supercapactior cell of CP composite electrode with 1M LiClO$_4$/PC brings out good capacitor performance below 4V. The radius of semicircle of CP composite cell with PAn composite electrode adding 15Wt% SP270(PAnS15) and PT composite electrode adding 50%wt% SP270(PTS50) was absolutely small. The total resistance of supercapacitor cell mainly depended on internal resistance of the electrode. The discharge capacitance of supercapacitor cell with PTS50(+)/PAnS15(-) in 1st and 20th cycles was 38F/g and 28F/g at current density of 1mA/$\textrm{cm}^2$, respectively.

  • PDF

단결정, 다결정 실리콘 태양전지의 전기적 특성 분석 (Analysis of Electrical Characteristics for Single Crystalline and Poly-crystalline Solar Cell)

  • 홍창우;최용성;이경섭;조수영
    • 한국전기전자재료학회논문지
    • /
    • 제24권9호
    • /
    • pp.744-749
    • /
    • 2011
  • Recently, annual usage of energy is dramatically increasing because industrialization is going faster and more electricity is needed due to various electronic devices. This study focused on the performance characteristics of solar cell using the impedance technique. The experiment measured an impedance according to frequency's from 2 mHz until 1 MHz. It could know that the impedance was decreased according to the frequency increases in solar cell. The imaginary part was changed from capacitance component to inductance component.

Cell Signal Distribution Characteristics For High Density FeRAM

  • Kang, Hee-Bok;Park, Young-Jin;Lee, Jae-Jin;Ahn, Jin-Hong;Sung, Man-Young;Sung, Young-Kwon
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제4권3호
    • /
    • pp.222-227
    • /
    • 2004
  • The sub-bitline (SBL) sensing voltage of a cell and total cell array can be measured by the method of SBL voltage evaluation method. The MOSAID tester can collect all SBL signals. The hierarchical bitline of unit cell array block is composed of the cell array of 2k rows and 128 columns, which is divided into 32 cell array sections. The unit cell array section is composed of the cell array of 64 rows and 128 columns. The average sensing voltage with 2Pr value of $5{\mu}C/cm^2$ and SBL capacitance of 40fF is about 700mV at 3.0V operation voltage. That is high compensation method for capacitor size degradation effect. Thus allowed minimum 2Pr value for high density Ferroelectric RAM (FeRAM) can move down to about less than $5{\mu}C/cm^2$.

2-Naphthalenesulfonic Acid로 도핑된 혼합카본/폴리피롤을 이용한 Supercapacitor용 전극 (Mixed Carbon/Polypyrrole Electrodes Doped with 2-Naphthalenesulfonic Acid for Supercapacitor)

  • 장인영;강안수
    • Korean Chemical Engineering Research
    • /
    • 제43권3호
    • /
    • pp.425-431
    • /
    • 2005
  • 비표면적이 큰 혼합 활성탄과 전도도가 높은 전도성고분자 폴리피롤을 이용하여 낮은 임피던스와 높은 에너지밀도를 가지는 새로운 형태의 슈퍼커패시터를 제조하였다. 전극 활성물질로 활성탄 BP-20과 MSP-20을 사용하였고, 전기 전도도를 높이기 위하여 활성탄에 전도성 개량제 카본블랙(Super P)과 2-naphthalenesulfonic acid(2-NSA)로 도핑된 전도성 고분자 폴리피롤을 첨가하였다. 용액상태의 유기 결합제 poly(vinylidenefluoride-co-hexafluoropropylene) [P(VdF-co-HFP)/NMP]에 전극 소재들을 혼합시켜 전극을 제조하였다. 실험 결과 최적의 전극 배합비는 78(MSP-20: BP-20=1 : 1) : 17 (Super P : Ppy=10:7) : 5 [P(VdF-co-HFP)] wt%이었다. 폴리피롤이 7 wt% 첨가된 단위셀의 비정전용량은 28.02 F/g, DC-ESR은 $1.34{\Omega}$, AC-ESR은 $0.36{\Omega}$, 에너지밀도는 19.87 Wh/kg, 동력밀도는 9.77 kW/kg이었다. 500회 충 방전 실험 후 초기 정전용량의 80%를 유지하여 사이클 특성이 우수하였다. 폴리피롤을 첨가함으로써 낮은 내부 저항, 슈도용량(pseudo capacitance)의 발현, 낮은 전하전이저항 및 빠른 반응속도에 의하여 급속한 충 방전이 가능하였다. 그리고 활성탄의 흡탈착에 의한 비패러데이 용량과 폴리피롤의 산화 환원에 의한 슈도용량의 복합현상 때문에 비정전용량이 높게 나타났다.

메모리 소자의 셀 커패시턴스에 미치는 공정 파라미터 해석 (Analysis of Process Parameters on Cell Capacitances of Memory Devices)

  • 정윤근;강성준;정양희
    • 한국전자통신학회논문지
    • /
    • 제12권5호
    • /
    • pp.791-796
    • /
    • 2017
  • 본 연구에서는 DRAM 커패시터의 유전막 박막화를 위한 Load Lock(L/L) LPCVD 시스템을 이용한 적층형 커패시터의 제조 공정이 셀 커패시턴스에 미치는 영향을 조사하였다. 그 결과 기존의 non-L/L 장치에 비하여 약 $6{\AA}$의 산화막 유효두께를 낮춤으로 커패시턴스로 환산 시 약 3-4 fF의 차이가 나타남을 확인할 수 있었다. 또한 절연막으로써 질화막 두께의 측정 범위가 정상적인 관리 범위의 분포임에도 불구하고 Cs는 계산치보다 약 3~6 fF 정도 낮은 것으로 확인되었다. 이는 node poly FI CD가 spec 상한치로 관리되어 셀 표면적의 감소를 초래하였고 이는 약 2fF의 Cs 저하를 나타내었다. 따라서 안정적인 Cs의 확보를 위해서는 절연막의 두께 및 CD 관리를 spec 중심값의 10 % 이내로 관리할 필요가 있음을 확인하였다.

Daisy Chain Interface를 위한 DC Level Shifter 설계 (Design of DC Level Shifter for Daisy Chain Interface)

  • 여성대;조태일;조승일;김성권
    • 한국전자통신학회논문지
    • /
    • 제11권5호
    • /
    • pp.479-484
    • /
    • 2016
  • 본 논문은 Daisy Chain 구조의 CVM(:Cell Voltage Monitoring) 시스템에서, 다양한 DC Level을 갖는 Master IC와 Slave IC 사이에 명령 Data 신호의 전달을 가능하게 해주는 DC Level Shifter 설계를 소개한다. 설계한 회로는 래치 구조가 적용되어 고속 동작이 가능하고, 출력단의 Transmission Gate를 통하여 다양한 DC Level이 출력되도록 설계하였다. 시뮬레이션 및 측정 결과, 0V에서 30V까지의 DC Level 변화에 따른 제어 및 Data 신호의 전달을 확인하였다. Delay Time 오차는 약 170ns가 측정되었지만, 측정 Probe의 Capacitance 성분 및 측정 Board의 영향을 고려하면, 무시할 수 있을 정도의 오차로 간주된다.

평면구조 P-MOS DRAM 셀의 커패시터 VT 이온주입의 최적화 (Optimization of Capacitor Threshold VT Implantation for Planar P-MOS DRAM Cell)

  • 장성근;김윤장
    • 한국전기전자재료학회논문지
    • /
    • 제19권2호
    • /
    • pp.126-129
    • /
    • 2006
  • We investigated an optimized condition of the capacitor threshold voltage implantation(capacitor $V_T$ Implant) in planar P-MOS DRAM Cell. Several samples with different condition of the capacitor $V_T$ Implant were prepared. It appeared that for the capacitor $V_T$ Implant of $BF_2\;2.0{\times}l0^{13}\;cm^{-2}$ 15 KeV, refresh time is three times larger than that of the sample, in which capacitor $V_T$ Implant is in $BF_2\;1.0{\times}l0^{13}\;cm^{-2}$ 15 KeV. Raphael simulation revealed that the lowed maximum electric field and lowed minimum depletion capacitance ($C_{MIN}$) under the capacitor resulted in well refresh characteristics.

벼 원형질체의 분리, 배양 및 Electroporation에 관한 연구 (Isolation, Culture and Electroporation of Rice Protoplasts)

  • 황성진
    • Journal of Plant Biology
    • /
    • 제34권1호
    • /
    • pp.19-23
    • /
    • 1991
  • 벼의 종자로부터 embryogenic callus를 유도하고 이로부터 개체로의 재분화를 유도하였으며, embroyogenic cell suspension culture를 통하여, 이로부터 원형질체를 분리, 배양하여 embryogenic callus를 형성하였다. 또한, 분리된 원형질체를 electroporation하였을 때 생존율(viability)에 미치는 여러 요인들을 조사하였다. 원형질체의 생존율은 voltage와 capactiance가 증가할수록 감소를 보였으며, HBM buffer에서 $4^{\circ}C$로 electroporation 하였을 때 생존율에 보다 효과적이었다.

  • PDF

구형파를 이용한 전극계면 분석용 고속 임피던스 분석기의 설계변수 확정을 위한 컴퓨터 시뮬레이션 (Computer simulation to determine system parameters of the square-wave adapted fast impedance analyzer for the electrode - electrolyte interface analysis)

  • 김기련;김광년;심윤보;전계록;정동근
    • 한국시뮬레이션학회논문지
    • /
    • 제14권2호
    • /
    • pp.45-55
    • /
    • 2005
  • There are electric double layer capacitance, polarization resistance and solution resistance in the interface between electrode and solution. Electrode process could be evaluated by the electrical impedance analysis. The necessities of the electrochemical cell analysis with high speed impedance analyzer are followings: minimization of the effects of electric stimulation on electrochemical cell and the concentration of reactive materials, and optimization of impedance signal resolution. This paper represents the design criteria for the selection and stimulation to develop fast impedance analyzer prototype for a electrochemical cell. It was suggested that the design of 470k sample/s sampling rate, 13 bit ABC resolution, and 140ms recording time is required for high speed impedance analysis system in frequency range between dc and 10kHz.

  • PDF

포텐티오메트릭 4-전극 용기에 의한 전도도 측정 (Electrolytic Conductance Measurement using Four-Electrode Cell and Potentiometric Circuit)

  • 천정균;백운기
    • 대한화학회지
    • /
    • 제20권2호
    • /
    • pp.129-135
    • /
    • 1976
  • 4-전극 측정 용기와 정전위 전자회로를 써서 직독식 전기전도도 측정장치를 고안하여 KCl, HCl등 전해질 용액의 전기전도도를 측정하였다. 이 장치는 상용되고 있는 브릿지회로와 2-전극 용기를 쓰는 방법에서 당면하는 어려운 문제들, 특히 전극에서의 전기 이중층의 존재와 파라디임피던스 등으로 나타나는 전기화학적으로 복잡한 성질들로 인한 문제들을 피하여 정밀하고 간편한 측정에 쓰이도록 만들었다.

  • PDF