• 제목/요약/키워드: Barrier metal

검색결과 416건 처리시간 0.028초

적층구조 촉매층(Al/Fe/Al)을 이용한 탄소나노튜브의 합성에서 최상층 알루미늄 층의 역할 (Role of Aluminum Top-layer on Synthesis of Carbon Nanotubes using Laminated Catalyst(Al/Fe/Al) layer)

  • 송우석;최원철;전철호;류동헌;이승엽;신용숙;박종윤
    • 한국진공학회지
    • /
    • 제16권5호
    • /
    • pp.377-382
    • /
    • 2007
  • 적층구조 촉매층(Al/Fe/Al)을 이용하여 열 화학기상증착(thermal chemical vapor deposition ; TCVD)법을 통해 탄소 나노튜브를(carbon nanotubes ; CNTs)를 합성하였다. Raman spectroscopy, SEM 및 HR-TEM 분석결과, G/D는 22.7이며, 직경이 $1.14\;{\sim}\;1.32\;nm$인 금속성의 단일벽 탄소 나노튜브(single-walled CNTs ; SWCNTs)의 다발(bundle)들이 기판 전체에 network 구조로 형성되어 있는 것을 확인할 수 있었다. 이는 최상층의 Al이 촉매인 Fe의 응집현상(agglomeration)을 막아주는 역할을 하여 작고 균일한 핵 생성 사이트(nucleation site)를 통해 좁은 직경분포를 가진 단일벽 탄소 나노튜브가 합성되었음을 알 수 있다.

MOCVD를 이용한 자발성장 InAs 양자점의 적층 성장 시 발생하는 파장변화량 제어

  • 최장희;안성수;유수경;이종민;박재규;이동한;조병구;한원석
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2011년도 제40회 동계학술대회 초록집
    • /
    • pp.150-151
    • /
    • 2011
  • 양자점 Laser Diode(LD)는 낮은 문턱전류, 높은 미분 이득을 갖으며 또한 온도변화에도 안정적이기 때문에 광통신분야에서 광원으로 양자점 LD를 사용하기 위한 연구가 계속되고 있다. 양자점은 fill factor가 낮기 때문에 양자점의 밀도를 높이거나 양자점을 적층 성장하여 fill factor를 높인다. 그러나 양자점을 적층 성장하면 각 층간의 응력, 수직적 결합, 전기적인 결합이 생기며 이는 양자점의 전기적, 광학적 특성에 영향을 미친다. 본 연구에서는 metal organic chemical vapor deposition (MOCVD)을 이용하여 InP기판 위에 자발성장 법으로 InAs 양자점을 다주기 성장하였으며 photoluminescence (PL)을 이용하여 광학적 특성을 분석하였다. precursor는 trimethylindium (TMI), trimethylgalium (TMGa), $PH_3$, $AsH_3$를 사용하였으며 carrier gas는 $H_2$를 사용하였다. InAs 양자점은 1100 nm의 파장을 갖는 InGaAsP barrier 위에 성장하였고, InAs와 InGaAsP의 성장온도는 $520^{\circ}C$이며 InAs 양자점 성장시 V/III 비는 3.66으로 일정하게 유지하였다. 그림 1은 양자점 성장시간을 0.11분으로 고정하여 3주기(A), 5주기(B), 8주기(C) 성장한 구조이며 그림 2는 양자점 성장시간을 3주기마다 0.01분씩 줄여가며 3주기는 0.11분${\times}$3(D), 6주기는 0.11분${\times}$3+0.10분${\times}$3(E), 9주기는 0.11분${\times}$3+0.10분${\times}$3+0.09분${\times}$3(F) 으로 성장한 성장구조이다. 각 성장한 시료는 PL을 이용하여 파장과 반치폭을 측정하였다. 그림 3은 양자점 성장시간을 고정한 시료 A, B, C의 PL파장과 PL반치폭 데이터이다. PL파장은 A, B, C 시료 각각 1504 nm, 1571 nm, 1702 nm이며 반치폭은 각각 140 meV, 140 meV, 150 meV이다. PL파장과 반치폭은 각각 3주기에서 6주기로 증가할 때 67 nm, 0 meV 6주기에서 9주기로 증가할 때는 131 nm, 10 meV 증가하였다. 다음 그림4는 양자점 성장시간을 조절하여 성장한 양자점 시료 D, E, F의 PL파장과 PL반치폭 데이터이다. PL파장은 D, E, F 시료 각각 1509 nm, 1556 nm, 1535 nm이며 반치폭은 각각 137 meV, 138 meV, 144 meV이다. PL파장과 반치폭은 각각 3주기에서 6주기로 증가할 때 47 nm, 1 meV 증가하였고, 6주기에서 9주기로 증가할 때는 21 nm 감소, 6 meV 증가하였다. 양자점 성장시간을 고정하여 다주기를 성장하였고 또 3주기마다 양자점 성장시간을 달리하여 다주기를 성장하였으며 PL을 이용해 광학적 특성을 연구하였다. 성장된 양자점의 PL 파장과 PL 반치폭 변화를 통해 적층구조에서 성장 주기가 늘어날수록 양자점의 크기가 증가하는 것을 확인하였고 또한 적층성장을 할 때 양자점 성장시간을 줄임으로써 양자점의 크기 변화를 제어 할 수 있었다.

  • PDF

Effects of hydrogen and ammonia partial pressure on MOCVD $Co/TaN_x$ layer for Cu direct electroplating

  • 박재형;문대용;한동석;윤돈규;박종완
    • 한국재료학회:학술대회논문집
    • /
    • 한국재료학회 2012년도 춘계학술발표대회
    • /
    • pp.84-84
    • /
    • 2012
  • 소자가 고집적화 됨에 따라, 비저항이 낮고 electro migration (EM), Stress Migration (SM) 특성이 우수한 구리(Cu)를 배선재료로서 사용하고 있다. 그러나, 구리는 Si과 $SiO_2$의 내부로 확산이 빠르게 일어나, Si 소자 내부에 deep donor level을 형성하고, 누설 전류를 증가시키는 등 소자의 성능을 저하시킬 수 있는 문제점을 가지고 있다. 그러나, electroplating 을 이용하여 증착한 Cu 박막은 일반적으로 확산 방지막으로 쓰이는 TiN, TaN, 등의 물질과의 접착 (adhesion) 특성이 나쁘다. 따라서, Cu CMP 에서 증착된 Cu 박막의 벗겨지거나(peeling), EM or SM 저항성 저하 등의 배선에서의 reliability 문제를 야기하게된다. 따라서 Cu 와 접착 특성이 좋은 새로운 확산방지막 또는 adhesion layer의 필요성이 대두되고 있다. 본 연구에서는 이러한 Cu 배선에서의 접착성 문제를 해결하고자 Metal organic chemical vapor deposition (MOCVD)을 이용하여 제조한 코발트(Co) 박막을 $Cu/TaN_x$ 사이의 접착력 개선을 위한 adhesion layer로 적용하려는 시도를 하였다. Co는 비저항이 낮고, Cu 와 adhesion이 좋으며, Cu direct electroplating 이 가능하다는 장점을 가지고 있다. 하지만, 수소 분위기에서 $C_{12}H_{10}O_6(Co)_2$ (dicobalt hexacarbonyl tert-butylacetylene, CCTBA) 전구체에 의한 MOCVD Co 박막의 경우 탄소, 산소와 같은 불순물이 다량 함유되어 있어, 비저항, surface roughness 가 높아지게 된다. 따라서 구리 전착 초기에 구리의 핵 생성(nucleation)을 저해하고 핵 생성 후에도 응집(agglomeration)이 발생하여 연속적이고 얇은 구리막 형성을 방해한다. 이를 해결하기 위해, MOCVD Co 박막 증착 시 수소 반응 가스에 암모니아를 추가로 주입하여, 수소/암모니아의 분압을 1:1, 1:6, 1:10으로 변화시켜 $Co/TaN_x$ 박막의 특성을 비교 분석하였다. 각각의 수소/암모니아 분압에 따른 $Co/TaN_x$ 박막을 TEM (Transmission electron microscopy), XRD (X-ray diffraction), AES (Auger electron spectroscopy)를 통해 물성 및 조성을 분석하였고, AFM (Atomic force microscopy)를 이용하여, surface roughness를 측정하였다. 실험 결과, $Co/TaN_x$ 박막은 수소/암모니아 분압 1:6에서 90 ${\mu}{\Omega}-cm$의 낮은 비저항과 0.97 nm 의 낮은 surface roughness 를 가졌다. 뿐만 아니라, MOCVD 에 의해 증착된 Co 박막이4-6 % concentration 의 탄소 및 산소 함량을 가지는 것으로 나타났고, 24nm 크기의 trench 기판 위에 약 6nm의 $Co/TaN_x$ 박막이 매우 균일하게 형성된 것을 확인 할 수 있었다. 이러한 결과들은, 향후 $Co/TaN_x$ 박막이 Cu direct electroplating 공정이 가능한 diffusion barrier로서 성공적으로 사용될 수 있음을 보여준다.

  • PDF

전자빔 코팅 및 플라즈마 용사에 의한 안정화지르코니아/CoNiCrAlY 계면의 산화거동 (Oxidation Behavior at the Interface between E-beam Coated $ZrO_{2}$-7wt.%$Y_{2}O}_{3}$and Plasma Sprayed CoNiCrAlY)

  • 최원섭;김영도;전형탁;김현태;윤국한;홍경태;박종구;박원식
    • 한국재료학회지
    • /
    • 제8권6호
    • /
    • pp.538-544
    • /
    • 1998
  • 열차폐코팅층의 박리는 세라믹/금속접합층 계면에서 취성이 큰 스피텔의 생성, 금속과 세라믹의 열팽창계수의 차이, 세라믹층의 상변태, 코팅층의 잔류응력에 기인한다. 본 연구에서는 인코넬 713C에 전자빔 코팅 및 플라즈마 용사법으로 코팅된 안정화지르코니아/CoNiCrAIY 계면의 산화거동을 조사하기 위하여 $900^{\circ}C$에서 등온산화시험동안 생성되는 산화막층과 스피넬 생성 거동을 관찰, 분석하였다. 코팅 직후 코팅층에 고르게 분포하고 있는 Co,Ni,Cr,AI,Zr의 원소들이 산화시간에 따라 확산하여 산화반응을 하였다. 초기 20시간의 산화기시간에 안정화지르코니아/CoNiCrAIY 계면에 주요 성분이 $\alpha$-$AI_2O_3$인 산화막층이 생성되었고, CoNiCrAIY층에는 AI의 외부확산으로 인한 AI 결핍지역이 생성되었다. 산화시험동안 $\alpha$-AI2O층이 임계두께까지 성장한 후에 산화막층의 성장속도는 감소하였고, 안정화지르코니아/산화막층 계면에 스피넬, $Cr_2O_3$, $CO_2CrO_4$의 형성으로 인한 크랙이 관찰되었다.

  • PDF

다중준위 상변환 메모리를 위한 Ge2Sb2Te5/Ti/W-Ge8Sb2Te11 구조의 전기적 특성 연구 (A Study on the Electrical Characteristics of Ge2Sb2Te5/Ti/W-Ge8Sb2Te11 Structure for Multi-Level Phase Change Memory)

  • 오우영;이현용
    • 한국전기전자재료학회논문지
    • /
    • 제35권1호
    • /
    • pp.44-49
    • /
    • 2022
  • In this paper, we investigated current (I)- and voltage (V)-sweeping properties in a double-stack structure, Ge2Sb2Te5/Ti/W-doped Ge8Sb2Te11, a candidate medium for applications to multilevel phase-change memory. 200-nm-thick and W-doped Ge2Sb2Te5 and W-doped Ge8Sb2Te11 films were deposited on p-type Si(100) substrate using magnetron sputtering system, and the sheet resistance was measured using 4 point-probe method. The sheet resistance of amorphous-phase W-doped Ge8Sb2Te11 film was about 1 order larger than that of Ge2Sb2Te5 film. The I- and V-sweeping properties were measured using sourcemeter, pulse generator, and digital multimeter. The speed of amorphous-to-multilevel crystallization was evaluated from a graph of resistance vs. pulse duration (t) at a fixed applied voltage (12 V). All the double-stack cells exhibited a two-step phase change process with the multilevel memory states of high-middle-low resistance (HR-MR-LR). In particular, the stable MR state is required to guarantee the reliability of the multilevel phase-change memory. For the Ge2Sb2Te5 (150 nm)/Ti (20 nm)/W-Ge8Sb2Te11 (50 nm), the phase transformations of HR→MR and MR→LR were observed at t<30ns and t<65ns, respectively. We believe that a high speed and stable multilevel phase-change memory can be optimized by the double-stack structure of proper Ge-Sb-Te films separated by a barrier metal (Ti).

초미세 CMOS 공정에서의 스위칭 및 누설전력 억제 SRAM 설계 (Switching and Leakage-Power Suppressed SRAM for Leakage-Dominant Deep-Submicron CMOS Technologies)

  • 최훈대;민경식
    • 대한전자공학회논문지SD
    • /
    • 제43권3호
    • /
    • pp.21-32
    • /
    • 2006
  • 본 논문에서는 누설전력 소비뿐만 아니라 스위칭 전력 소비를 동시에 줄일 수 있는 새로운 저전력 SRAM 회로를 제안한다. 제안된 저전력 SRAM은 대기모드와 쓰기동작에서는 셀의 소스라인 전압을 $V_{SSH}$로 증가시키고 읽기동작에서만 소스라인 전압을 다시 $V_{SS}$가 되도록 동적으로 조절한다. SRAM 셀의 소스라인 전압을 동적으로 조절하면 reverse body-bias 효과, DIBL 효과, 음의 $V_{GS}$ 효과를 이용하여 셀 어레이의 누설전류를 1/100 까지 감소시킬 수 있다. 또한 누설전류를 억제하기 위해 사용된 소스라인 드라이버를 이용하여 SRAM의 쓰기동작에서 비트라인 전압의 스윙 폭을 $V_{DD}-to-V_{SSH}$로 감소시킴으로써 SRAM의 write power를 대폭 감소시킬 수 있고 쓰기동작 중에 있는 셀들의 누설 전류 소비도 동시에 줄일 수 있다. 이를 위해 새로운 write driver를 사용하여 low-swing 쓰기동작 시 성능 감소를 최소화하였다. 누설전력 소비 감소 기법과 스위칭 전력 소비 감소 기법을 동시에 사용함으로써 제안된 SRAM은 특히 미래의 큰 누설전류가 예상되는 70-nm 이하 급 초미세 공정에서 유용할 것으로 예측된다. 70-nm 공정 파라미터를 이용해서 시뮬레이션한 결과 누설전력 소비의 93%와 스위칭 전력 소비의 43%를 줄일 수 있을 것으로 보인다. 본 논문에서 제안된 저전력 SRAM의 유용성과 신뢰성을 검증하기 위해서 $0.35-{\mu}m$ CMOS 공정에서 32x128 bit SRAM이 제작 및 측정되었다. 측정 결과 기존의 SRAM에 비해 스위칭 전력이 30% 적게 소비됨을 확인하였고 사용된 메탈 차폐 레이어로 인해서 $V_{DD}-to-V_{SSH}$ 전압이 약 1.1V 일 때까지 오류 없이 동작함을 관측하였다. 본 논문의 SRAM 스위칭 전력감소는 I/O의 bit width가 증가하면 더욱 더 중요해질 것으로 예상할 수 있다.