• 제목/요약/키워드: Analog-Digital conversion

검색결과 206건 처리시간 0.038초

소수형 디지털연산 알고리즘을 이용한 디지털 PWM의 고유한 비선형특성의 보상 (A Distortionless Digital PWM Implementation by means of a Non-integer delay FIR filtering)

  • 정진훈;정동호
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2003년도 하계종합학술대회 논문집 Ⅳ
    • /
    • pp.2427-2430
    • /
    • 2003
  • A uniformly sampled digital pulse-width modulation adopting a pre-compensation filter scheme for applications in high-resolution digital-to-analog data conversion is described. It is shown that linearization of the intrinsic distortion resulting in uniformly sampled pulse-width modulation can be achieved by using a non-integer delay digital filter embedded within a noise shaping re-quantizer.

  • PDF

Linear Unequal Error Protection Codes based on Terminated Convolutional Codes

  • Bredtmann, Oliver;Czylwik, Andreas
    • Journal of Communications and Networks
    • /
    • 제17권1호
    • /
    • pp.12-20
    • /
    • 2015
  • Convolutional codes which are terminated by direct truncation (DT) and zero tail termination provide unequal error protection. When DT terminated convolutional codes are used to encode short messages, they have interesting error protection properties. Such codes match the significance of the output bits of common quantizers and therefore lead to a low mean square error (MSE) when they are used to encode quantizer outputs which are transmitted via a noisy digital communication system. A code construction method that allows adapting the code to the channel is introduced, which is based on time-varying convolutional codes. We can show by simulations that DT terminated convolutional codes lead to a lower MSE than standard block codes for all channel conditions. Furthermore, we develop an MSE approximation which is based on an upper bound on the error probability per information bit. By means of this MSE approximation, we compare the convolutional codes to linear unequal error protection code construction methods from the literature for code dimensions which are relevant in analog to digital conversion systems. In numerous situations, the DT terminated convolutional codes have the lowest MSE among all codes.

System Strategies for Time-Domain Emission Measurements above 1 GHz

  • Hoffmann, Christian;Slim, Hassan Hani;Russer, Peter
    • Journal of electromagnetic engineering and science
    • /
    • 제11권4호
    • /
    • pp.304-310
    • /
    • 2011
  • The application of time-domain methods in emission measurement instruments allows for a reduction in scan time by several orders of magnitude and for new evaluation methods to be realized such as the real-time spectrogram to characterize transient emissions. In this paper two novel systems for time-domain EMI measurements above 1 GHz are presented. The first system combines ultra-fast analog-to-digital-conversion and real-time digital signal processing on a field-programmable-gate-array (FPGA) with ultra-broadband multi-stage down-conversion to enable measurements in the range from 10 Hz to 26 GHz with high sensitivity and full-compliance with the requirements of CISPR 16-1-1. The required IF bandwidths were added to allow for measurements according to MIL-461F and DO-160F. The second system realizes a system of time-interleaved analog-to-digital converters (ADCs) and has an upper bandwidth limit of 4 GHz. With the implementation of an automatic mismatch calibration, the system fulfills CISPR 16-1-1 dynamic range requirements. Measurements of the radiated emissions of electronic consumer devices and household appliances like the non-stationary emissions of a microwave oven are presented. A measurement of a personal computer's conducted emissions on a power supply line according to DO-160F is given.

고속 . 저전력 CMOS 아날로그-디지탈 변환기 설계 (A Design of CMOS Analog-Digital Converter for High-Speed . Low-power Applications)

  • 이성대;홍국태;정강민
    • 한국정보처리학회논문지
    • /
    • 제2권1호
    • /
    • pp.66-74
    • /
    • 1995
  • 이 논문에서는 고속 저전력 분야에 적용하기 위한 8비트, 15MHz A/D 변환기 설계 에 관해 기술한다. 2단 플래시 방식인 서브레인징 구조 A/D 변환기에서 칩 면적을 줄 이기 위해 저항의 수를 감소시킨 전압분할 회로를 설계하였다. 비교기는 80 dB의 이득, 50 MHz의 대역폭, 오프셋 전압이 0.5mV이고, 전압분할 회로의 최대오차는 1mV이다. 설계된 A/D변환기는 +5/-5V 공급 전압에 대해 전력소비가 150mW, 지연시간이 65ns 이다. A/D 변환기는 N-well공정을 이용하여 설계하고, 제작하였다. 제안된 변환기는 고속, 저전력, 소형 단일 칩 아날로그-디지탈 혼합 시스템 응용에 적합하다. 시뮬레이 션은 PSPICE를 이용하여 수행하였고, 1차 가공된 칩을 데스트 하였다.

  • PDF

비선형 단일 기울기 ADC를 사용하여 아날로그 감마 보정을 적용한 CMOS 이미지 센서 (A CMOS Image Sensor with Analog Gamma Correction using a Nonlinear Single Slope ADC)

  • 함석헌;한건희
    • 대한전자공학회논문지SD
    • /
    • 제43권1호
    • /
    • pp.65-70
    • /
    • 2006
  • 인간의 눈은 넓은 영역의 빛의 밝기를 받아들이기 위해 log 응답 특성을 갖는 반면 이미지 센서는 제한된 dynamic range를 갖는다. 선형 ADC(analog-to-digital converter)를 적용한 일반적인 CMOS 이미지 센서는 이미지의 어두운 부분을 확실하게 나타나게 하기 위하여 이득을 높이며 일부 밝은 부분의 포화 현상을 막을 수는 없다. 감마 보정은 인간의 눈의 반응에 맞추는 본질적인 방법이다. 그러나 디지털 감마 보정은 ADC 해상도와 센서 자체의 dynamic range의 한계 때문에 이미지의 질을 떨어뜨린다. 본 논문은 아날로그 감마 보정을 수행하는 비선형 ADC를 사용한 CMOS 이미지 센서를 제안한다. 제안된 비선형 ADC를 적용한 CMOS 이미지 센서는 $0.35{\mu}m$ CMOS 공정을 이용하였다. 제안된 비선형 ADC CIS를 적용한 아날로그 감마 보정이 기존의 디지털 감마 보정 방법에 비해 질적으로 향상된 이미지를 보였는데 수치적으로 200mV 미만 픽셀 출력으로 이루어진 저조도 이미지에서의 peak-signal-to-noise ratio (PSNR)는 제안된 아날로그 감마 보정이 27.8dB, 디지털 감마 보정이 25.6dB로 측정되어 아날로그 감마 보정이 디지털 감마 보정에 비해 저조도 양자화 잡음을 $28.8\%$ 개선되었음을 확인하였다.

케이블TV 8VSB 전환이 가입자 유지 및 소비자 후생에 미치는 영향에 관한 연구 (A Study on the Impact of Cable TV 8VSB Conversion on Subscriber Retention and Consumer Welfare)

  • 김지훈;이영주
    • 방송공학회논문지
    • /
    • 제23권6호
    • /
    • pp.824-835
    • /
    • 2018
  • 본 연구에서는 8VSB가 도입된 후 케이블TV 가입자 수와 케이블 TV 사업자의 수익에 미친 영향을 살펴보고, 디지털방송 시청권 확대 및 시청자 복지에 준 영향을 알아보았다. 이를 위해 케이블TV 사업자의 아날로그 및 8VSB 상품 가입자 수 및 수익의 추이와 사업자별로 제공되는 채널 수의 변화를 토대로 분석하였다. 연구결과, 8VSB 전환을 통해 케이블 사업자의 아날로그 가입자 및 디지털 가입자 이탈이 늦춰지고 있으며, VOD 시청료와 홈쇼핑 송출 수수료 수익이 영업 이익에 유의미한 영향을 주는 것으로 나타났다. 8VSB 가입자는 동일한 요금으로 더 많은 채널들을 깨끗한 화질로 시청할 수 있는 계기가 되었고 PP도 더 많은 고객들에게 프로그램을 제공할 수 있게 되었다. 방송환경의 변화에 따른 정부의 규제 완화로 인해 유료방송의 디지털 전환이 족진되고 시청자 후생이 증진되었다.

디지탈 필터의 설계 및 구현에 관한 연구 (A Study on Design and Implementation of Digital Filter)

  • 서은택;정진현
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1993년도 하계학술대회 논문집 A
    • /
    • pp.447-449
    • /
    • 1993
  • Digital filter is a signal processor which converts the sequence input sampled from analog signal into another sequence output. It includes software routines which filter digital signal, a computer system for executing the routines, and a data acquisition system which implements A/D, D/A signal conversion. In this paper, a data acquisition system is designed and implemented for one-board computer of MC68000. Also, the theory regarding signal conversion and and its problems occured in implementation are considered. And then, with the hardware implemented like this, design of a digital low-pass filter with the cutoff frequency of 200Hz is implemented, and related characteristics are considered.

  • PDF

하드디스크 드라이브 읽기 채널용 6bit 800MSample/s 아날로그/디지털 변환기의 설계 (A 6bit 800MSample/s A/D Converter Design for Hard Disk Drive Read Channel)

  • 정대영;장흥석;신경민;정강민
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 추계종합학술대회 논문집(2)
    • /
    • pp.164-167
    • /
    • 2000
  • This paper introduces the design of high-speed analog-to-digital converter for hard disk drive (HDD) read channel. This is based on autozero technique for low-error rate, and Double Speed Dual ADC(DSDA) technique lot efficiently increasing the conversion speed of A/D converter. This An is designed by 6bit resolution, 800M sample/s maximum conversion rate, 390㎽ power dissipation, one clock cycle latency in 0.65 $\mu\textrm{m}$ CMOS technology.

  • PDF

위성탑재 영상레이다 디지털 수신기에서의 양자화 영향성 분석 (Digitization Impact on the Spaceborne Synthetic Aperture Radar Digital Receiver Analysis)

  • 임성재;이현익;성진봉;김세영
    • 한국항공우주학회지
    • /
    • 제49권11호
    • /
    • pp.933-940
    • /
    • 2021
  • 위성탑재 영상레이다 시스템은 마이크로파를 방사하여 지상에서 되튕겨온 신호를 수신한다. 수신된 신호는 영상레이다 수신경로의 마지막에 위치한 디지털 수신기에서 디지털 신호로 변환된다. 변환된 디지털 신호는 필터링, 압축 및 포맷팅 과정을 거친다. 디지털 수신기의 신호처리 과정은 두 차례의 양자화로 수행된다. 첫 번째는 아날로그 신호를 디지털 신호로 변환하는 과정이고, 다른 하나는 BAQ를 이용한 압축과정이다. 양자화는 높은 비트에서 낮은 비트로 변환하는 과정으로 양자화 오차가 발생한다. 본 논문에서는 SNR 저하의 관점에서 디지털 수신기에서 수행되는 양자화의 영향성을 분석하였다.

Characteristics of Analog Encoder for SRM Drive

  • Park, Sung-Jun;Ahn, Jin-Woo
    • KIEE International Transaction on Electrical Machinery and Energy Conversion Systems
    • /
    • 제12B권1호
    • /
    • pp.31-36
    • /
    • 2002
  • In a switched reluctance motor drive, it is important to synchronize the stator phase excitation with the rotor position; therefore, the position of rotor is an essential information. Although optical encoders or resolvers are used to provide the position information, these sensors are expensive. Moreover, in the high-speed region, switching angles are fluctuated back and forth out of the preset value, which is caused by the sampling period of the microprocessor. In this paper, a low cost analog encoder suitable for practical applications is proposed. And the control algorithm to generate switching signals using a simple digital logic is presented. The validity of the proposed analog encoder with a proper logic controller is verified from the experiments.