• 제목/요약/키워드: AM Process Simulation

검색결과 21건 처리시간 0.025초

데이터 배선 용량 최소화를 위한 비정질 실리콘 박막 트렌지스터 배열의 최적화 설계와 구현 (Optimal Design of a-Si TFT Array for Minimization of Data-line Capacitance and Its Implementation)

  • 김창원;윤정기;김선용;김종효
    • 대한의용생체공학회:의공학회지
    • /
    • 제29권5호
    • /
    • pp.392-399
    • /
    • 2008
  • Thin-film transistor (TFT) arrays for an x-ray detector require quite different design concept from that of the conventional active-matrix liquid crystal devices (AM-LCDs). In this paper anew design of TFT array which uses only SiNx for passivation layer is described to meet the detector performance and the product availability simultaneously. For the purpose of optimizing the design parameters of the TFT array, a Spice simulation was performed. As a result, some parameters, such as the TFT width, the data line capacitance, and the storage capacitance, were able to be fixed. The other parameters were decided within a permissible range of the TFT process especially the photolithography process and the wet etch process. Then we adapted the TFT array which had been produced by the proposed design to our prototype model (FDXD-1417 and evaluated it clinically by comparing with a commercial model (EPEX, Hologic, Beford, USA). The results say that our prototype model is slightly better than EPEX system in chest PA images. So we can prove the technical usefulness and the commercial values of the proposed TFT design.

Link Adaptation for Full Duplex Systems

  • Kim, Sangchoon
    • International journal of advanced smart convergence
    • /
    • 제7권4호
    • /
    • pp.92-100
    • /
    • 2018
  • This paper presents a link adaptation scheme for adaptive full duplex (AFD) systems. The signal modulation levels and communication link patterns are adaptively selected according to the changing channel conditions. The link pattern selection process consists of two successive steps such as a transmit-receive antenna pair selection based on maximum sum rate or minimum maximum symbol error rate, and an adaptive modulation based on maximum minimum norm. In AFD systems, the antennas of both nodes are jointly determined with modulation levels depending on the channel conditions. An adaptive algorithm with relatively low complexity is also proposed to select the link parameters. Simulation results show that the proposed AFD system offers significant bit error rate (BER) performance improvement compared with conventional full duplex systems with perfect or imperfect self-interference cancellation under the same fixed sum rate.

고체 로켓 내부 그레인 유체-구조-연소 통합 해석 (ALE based Fluid-Structure-Interaction Simulation of Solid Propellant Rocket)

  • 한상호;최희성;민대호;황찬규;김종암
    • 한국추진공학회:학술대회논문집
    • /
    • 한국추진공학회 2009년도 춘계학술대회 논문집
    • /
    • pp.173-176
    • /
    • 2009
  • 본 논문은 유동과 구조물간의 상호작용으로 인해 유체나 구조, 한 쪽 분야에서의 접근으로는 한계가 있는 고체 로켓 내부 유동-구조-연소 결합 문제를 해결하기 위해 FSI를 이용한 전산해석을 목적으로 한다. ALE(Arbitrary Lagrangian Eulerian) 기술 방식을 도입하여 계산 격자의 움직임을 허용하면서도 격자에 대한 연속체 입자의 상대운동이 가능하도록 하였다. 유체 영역의 해석 프로그램은 2차원 압축성 비정상 유동 해석을 위한 오일러 방정식을 ALE 형태를 변형시켜 적용 하였고, 고체 영역의 해석 프로그램은 ALE를 고려한 2차원 동적 유한 요소 방법을 사용하였다.

  • PDF

고 정밀 항공우주 유동해석 및 설계를 위한 공력계산 툴 (Essential Computational Tools for High-Fidelity Aerodynamic Simulation and Design)

  • 김종암
    • 유체기계공업학회:학술대회논문집
    • /
    • 유체기계공업학회 2006년 제4회 한국유체공학학술대회 논문집
    • /
    • pp.33-36
    • /
    • 2006
  • As the computing environment is rapidly improved, the interests of CFD are gradually focused on large-scale computation over complex geometry. Keeping pace with the trend, essential computational tools to obtain solutions of complex aerospace flow analysis and design problems are examined. An accurate and efficient flow analysis and design codes for large-scale aerospace problem are presented in this work. With regard to original numerical schemes for flow analysis, high-fidelity flux schemes such as RoeM, AUSMPW+ and higher order interpolation schemes such as MLP (Multi-dimensional Limiting Process) are presented. Concerning the grid representation method, a general-purpose basis code which can handle multi-block system and overset grid system simultaneously is constructed. In respect to design optimization, the importance of turbulent sensitivity is investigated. And design tools to predict highly turbulent flows and its sensitivity accurately by fully differentiating turbulent transport equations are presented. Especially, a new sensitivity analysis treatment and geometric representation method to resolve the basic flow characteristics are presented. Exploiting these tools, the capability of the proposed approach to handle complex aerospace simulation and design problems is tested by computing several flow analysis and design problems.

  • PDF

전기자동차 LDC 시스템의 전도 방출에 관한 고주파 모델링 연구 (High-Frequency Circuit Modeling of the Conducted-Emission from the LDC System of a Electric Vehicle)

  • 정기범;조병찬;정연춘
    • 한국전자파학회논문지
    • /
    • 제24권8호
    • /
    • pp.798-804
    • /
    • 2013
  • 본 논문에서는 고주파 회로 모델링을 이용하여 전기자동차의 LDC로부터 방출되는 전도성 전자파 잡음을 시스템-레벨에서 분석하였다. 관련 전도 방출의 주요 원인은 LDC에서 사용하는 펄스폭 변조 방식의 100 kHz 스위칭 동작에 기인하며, 이러한 전도 방출은 공통-임피던스 결합 및 유도성 결합을 통해 AM/FM 주파수 대역에서의 무선주파수 간섭을 유발한다. 이러한 문제를 분석하기 위해 LDC를 구성하고 있는 MOSFET과 고압 커패시터, 고전압 케이블과 버스 바에 대한 기본 회로는 물론, 각 부분에서 존재하는 기생 성분 및 비선형 특성을 해석하여 LDC 전체를 포함한 시스템-레벨의 고주파 등가회로 모델을 제안하였다. 이러한 모델을 이용하여 시뮬레이션과 측정을 비교하여 유사성을 검증하였다. 향후 이러한 접근 방법이 전기자동차의 전자파 적합성 설계에 효과적으로 사용될 수 있을 것으로 기대한다.

카메라 보스 및 기어의 CAE를 이용한 재설계 (Redesigning Camera's Boss and Gear using by CAE)

  • 오상환;김왕도;정종교
    • 한국CDE학회지
    • /
    • 제4권3호
    • /
    • pp.26-31
    • /
    • 1998
  • Recent trend of popularity of CAE(Computer Aided Engineering) tools and its availability, partly contributed by significant price reduction of H/W and SW, makes us believe CAE has already established terra firma as de jure tools, enablint the design improvement in the manufacturing am. However, if your jobs are required to be working closely with engineers located in the front line of manufacturing site, CAE is observed far from popularity, still being regarded as exclusive tools for engineers holding advanced degrees. Conventional methodologies depending on knowledge that was accumulated thorough trial and errors, depending primarily on engineering tables and formulas or proprietary know-how, are preferred as the de factor standard under the roof of contemporary development shops. Samsung camera, having stared its business since early 、80, has accumulated enough technological strength to compete in the world market. As today's consumers demand more sophisticated featured-lighter weight, built-in multi zoom and miniature size fitting in the palm-from camera manufacturer, so should Samsung camera respond to ever-delicate consumer's needs with great flexibility. Consequently conventional designers, without sophisticated analytical tools, with encounter solving the critical design factors that have never been treated as seriousness-marginal safety factors induced by reduced size of parts. In the study, CAE results of boss and gears were demonstrated as examples, which confirms the facts that the simple analysis done by front line designers, can bring distinguishable effects on the potential improvements of design and on the consequential influences on the future design process-simulation before actual tooling and productions.

  • PDF

액체 카드뮴 음극을 사용한 용융염 전해제련로 전산해석 (Computational Analysis for a Molten-salt Electrowinner with Liquid Cadmium Cathode)

  • 김광락;정용주;백승우;김지용;권상운;윤달성;김시형;심준보;김정국;안도희;이한수
    • 방사성폐기물학회지
    • /
    • 제8권1호
    • /
    • pp.1-7
    • /
    • 2010
  • 본 연구에서는 LiCl-KCl/Cd계의 전해제련 공정을 대상으로 악티늄 및 희토류족 원소들의 전해이동을 모델링하고 해석하였다. 이 공정에서 용융염 전해질과 액체 카드뮴 음극간의 확산 경계층 계면에서 확산제한 전기화학반응 및 물질수지를 고려한 단순화된 동적모델을 수립하였다. 제안된 모델링 접근방법은 음극에서 일어나는 금속염의 반쪽 전지 환원반응에 기초를 둔 모델이다. 이 모델을 사용하여 정전류 전해공정에서 주어진 인가전류 조건을 만족하는 시간까지의 전해이동과 연계된 농도거동, 각 원소의 패러데이 전류 그리고 시간 함수의 전기화학 전위를 예측하는 가능성을 보여주었다. 선택된 5성분 원소(U, Pu, Am, La, Nd)계의 결과를 예비 모사하여 전산모델이 전기화학적 특성을 이해하고 개선된 전해제련로를 개발하기 위한 정보를 제공할 수 있는가를 평가하였다.

시뮬레이션을 이용한 충돌 전후 차량 진행궤적 분석 (Analysis of vehicle progress before and after a collision using simulation)

  • 한창평
    • 한국산학기술학회논문지
    • /
    • 제22권1호
    • /
    • pp.402-408
    • /
    • 2021
  • 기계 설계를 기반으로 제작한 자동차에 의한 사고 발생 시 차량 공학적인 분석은 심도 있게 조사하지 않고 조사자의 주관적인 경험 지식을 토대로 분석하는 경우가 있다. 본 연구는 실제 발생한 중앙선 침범 사고 자료를 토대로 캐드(CAD) 프로그램을 이용하여 현장 상황을 도면화하고, 도면화 한 자료를 시뮬레이션 프로그램(PC-Crash)에 적용하여 250번의 충돌 상황을 반복적으로 수행하여 최종 정지 위치 및 최종 정지 자세와 부합하는 충돌 속도, 진행 자세, 조향 작동 여부 및 제동 여부 등의 상관 관계를 분석했다. 충돌 속도가 낮을수록 이탈각의 영향을 크게 받지 않고 속도가 높은 차량의 속도에 영향을 크게 받고 충돌 이후에는 유효 충돌 속도와 같이 속도가 낮은 차량은 높아지고, 속도가 높은 차량은 낮아진다. 본 연구의 시뮬레이션 결과는 마이티가 중앙선을 넘은 자세로 오르막 좌커브 구간을 진행하다가 마주오던 포터를 인지하고 자기 진행 차로로 복귀하는 과정과 포터의 전면 좌측면이 충돌하여 포터가 우대각선 방향으로 밀려나 전면이 약 11시 방향을 향해 최종 정지하는 것을 규명하였다.

Fuzzy Logic PID controller based on FPGA

  • Tipsuwanporn, V.;Runghimmawan, T.;Krongratana, V.;Suesut, T.;Jitnaknan, P.
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2003년도 ICCAS
    • /
    • pp.1066-1070
    • /
    • 2003
  • Recently technologies have created new principle and theory but the PID control system remains its popularity as the PID controller contains simple structure, including maintenance and parameter adjustment being so simple. Thus, this paper proposes auto tune PID by fuzzy logic controller based on FPGA which to achieve real time and small size circuit board. The digital PID controller design to consist of analog to digital converter which use chip TDA8763AM/3 (10 bit high-speed low power ADC), digital to analog converter which use two chip DAC08 (8 bit digital to analog converters) and fuzzy logic tune digital PID processor embedded on chip FPGA XC2S50-5tq-144. The digital PID processor was designed by fundamental PID equation which architectures including multiplier, adder, subtracter and some other logic gate. The fuzzy logic tune digital PID was designed by look up table (LUT) method which data storage into ROM refer from trial and error process. The digital PID processor verified behavior by the application program ModelSimXE. The result of simulation when input is units step and vary controller gain ($K_p$, $K_i$ and $K_d$) are similarity with theory of PID and maximum execution time is 150 ns/action at frequency are 30 MHz. The fuzzy logic tune digital PID controller based on FPGA was verified by control model of level control system which can control level into model are correctly and rapidly. Finally, this design use small size circuit board and very faster than computer and microcontroller.

  • PDF

20nm이하 FinFET의 크기변화에 따른 서브문턱스윙분석 (Analysis of Dimension Dependent Subthreshold Swing for FinFET Under 20nm)

  • 정학기
    • 한국정보통신학회논문지
    • /
    • 제10권10호
    • /
    • pp.1815-1821
    • /
    • 2006
  • 본 연구에서는 20m이하 채널길이를 가진 FinFET에 대하여 문턱 전압이 하에서 서브문턱 스윙을 분석하였다. 분석을 위하여 분석 학적 전류모델을 개발하였으며 열방사 전류 및 터 널링 전류를 포함하였다. 열방사전류는 포아슨 방정식에 의하여 구한 포텐셜분포 및 맥스월-볼쯔만통계를 이용한 캐리어분포를 이용하여 구하였으며 터널링전류는 WKB(Wentzel-Kramers-Brillouin) 근사를 이용하였다. 이 두 모델은 상호 독립적이므로 각각 전류를 구해 더 함으로써 차단전류를 구하였다. 본 연구에서 제시한 모델을 이용하여 구한 서브문턱스윙 값이 이차원시뮬레이션 값과 비교되었으며 잘 일치함을 알 수 있었다. 분석 결과 10nm이하에서 특히 터널링의 영향이 증가하여 서브문턱스윙특성이 매우 저하됨을 알 수 있었다. 이러한 단채널현상을 감소시키기 위하여 채널두께 및 게이트산화막의 두께를 가능한 한 얇게 제작하여 야함을 알았으며 이를 위한 산화공정 개발이 중요하다고 사료된다. 또한 채널도핑 변화에 따른 서브문턱 스윙 값을 구하였으며 저도핑영역에서 일정한 값을 가지는 것을 알 수 있었다.