• 제목/요약/키워드: 9 bit 통신

검색결과 340건 처리시간 0.023초

분할 정렬 알고리즘의 개선을 통한 JPEG2000 정지영상 부호화에서의 압축 효율 개선 (Compression efficiency improvement on JPEG2000 still image coding using improved Set Partitioning Sorting Algorithm)

  • 주동현;김두영
    • 한국정보통신학회논문지
    • /
    • 제9권5호
    • /
    • pp.1025-1030
    • /
    • 2005
  • 멀티 미디어 사용의 증가에 따라 정보화 사회에 있어 정지 영상 정보를 높은 압축율로 방대한 데이터를 얼마나 빠르게 에러없이 전송 또는 처리 하는가 하는 문제가 요구 되어지고 있다. 본 논문은 정지영상 인코딩 분야에서 다양한 기능과 압축 성능을 보이고 있는 JPEG2000 압축효율 향상을 위하여 저주파 대역에 대한 부호화를 제거하고, 중복비트 제거를 이용한 개선된 분할정렬 알고리즘을 이용하여 웨이블렛 계수를 줄이는 방법을 제안하였다. 실험결과, 제안한 방법을 통해 기존의 JPEG2000 표준보다 더 우수한 양질의 성능과 저 비트율을 확인할 수 있었다.

짧은 블록 길이를 갖는 터보부호의 BER 상한값 성능 평가 (BER Performance Evaluation of Turbo Codes with Short Block Length Using Upper Bound Technique)

  • 이은진;김용;이필중
    • 한국통신학회논문지
    • /
    • 제26권9B호
    • /
    • pp.1329-1335
    • /
    • 2001
  • 부호화 시스템의 성능 분석은 일반적으로 BER(Bit Error Rate)을 이용하여 이루어지는데, 많은 시간을 요하는 정확한 BER을 구하는 대신 근사치인 상한값(upper bound)을 이용하는 경우도 많다. 그러므로 실제 값과 가까운 BER 상한값을 구하는 것은 중요한 일이다. 터보부호의 경우 테일 비트(tail bit)에 의한 영향이 무시되는 블록 길이가 긴 경우[1]에 BER 상한값이 보고되었다. 그러나 테일 달기(tail terminating) 기법을 사용하면서 블록 길이가 짧을 경우 추가되는 테일 비트가 BER 상한값에 미치는 영향은 무시할 수 없게 된다. 따라서 본 논문에서는 테일비트를 고려한 터보부호의 BER 상한값 계산 방법을 제시한다. 그리고 테일 달기 기법보다 복잡하지만 테일 비트가 없으므로 블록 길이가 짧은 경우 효율적으로 사용될 수 있는 테일 물기(tail-biting) 기법을 이용하느 터보부호의 BER 상한값 계산 방법도 제시한다.

  • PDF

카오스 함수와 기본 행렬변환을 통한 영상의 암호화 (Image encryption through the chaos function and elementary row column operations)

  • 김태식
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2005년도 추계종합학술대회
    • /
    • pp.269-272
    • /
    • 2005
  • 영상 데이터의 효과적인 암호화를 위하여 logistic 함수를 이용함 chaos 암호화 알고리즘을 구축하였다. 이 방식은 블록기반 암호화 기법에 비해 빠른 계산을 할 수가 있고 비밀 키로서 두 개의 초기 변수를 수신자에게 보내면 된다. 그렇지만 실수 연산을 하는 관계로 회수를 높여 암호의 안전성을 높이는 대신 행렬 기본 연산을 이용한 합성암호화 알고리즘을 구성하였다. 제안된 알고리즘에서는 송신자에게 logist 함수로부터 생성된 비밀 키와 이를 기반으로 만들어 진 반복 회수 키 열을 그대로 사용한다.

  • PDF

마이크로파 2비트 이상기의 집적회로 설계 (The Design of Microwave Integrated Circuit for 2-bit Phase Shifter)

  • 손태호;이상설
    • 대한전자공학회논문지
    • /
    • 제24권3호
    • /
    • pp.408-412
    • /
    • 1987
  • The designing method of the reflection and the loaded-line phase shifter is presented. Its phase shift is variable with changing of the stub parameters. In this paper, we design the 2-bit phase shifter which have 10\ulcornerand 90\ulcornerbit phase shift and analysi its characteristics. The experiments show 2d B max.insertion loss, 2.0max. input VSWR and 6\ulcornerphase error on 2.9-3.1GHz frequency range. They agree well with the theoretical results.

  • PDF

다중 MPEG 비디오 전송을 위한 I-픽쳐 정렬 방안 (A Novel I-picture Arrangement Method for Multiple MPEG Video Transmission)

  • 박상현
    • 한국정보통신학회논문지
    • /
    • 제9권2호
    • /
    • pp.277-282
    • /
    • 2005
  • VBR (variable bit rate) MPEG 비디오 트래픽은 COP(group of pictures)의 시작인 I-픽쳐에서는 다른 픽쳐들보다 매우 큰 양의 트래픽이 발생하기 때문에 COP 구조에 따라 주기적 형태의 트래픽 발생 패턴을 가진다. 따라서, VBR MPEG 비디오 정보원이 다중화 될 때 I-픽쳐들의 시작 시간 배열은 다중화기의 셀 손실 특성에 큰 영향을 준다. 본 논문에서는 VBR MPEG 비디오 정보원들이 하나의 전송로로 전송되기 위해 다중화 될 때 다중화기에서의 셀 손실률을 최소화하기 위해서 각 비디오 정보원의 I-픽쳐 시작시간들을 배열하는 방안을 제시한다. 제안하는 방안에서는 정확한 I-픽쳐 시작 시간을 효과적으로 찾기 위해 다중화된 정보원의 셀 도착률이 전송로의 용량을 초과하는 확률을 이용하였다. 모의 실험을 통해 제안하는 방법이 기존의 방법들 보다 최적으로 비디오 정보원들을 다중화 시키는 것을 보였다.

OFDM 시스템에서 PAPR기 감소와 고속처리를 위한 새로운 적응형 PTS 기법의 성능분석 (Performance Analysis of a New Adaptive PTS Scheme for Reducing the PAPR and High Speed Processing in OFDM Systems)

  • 채주호;임연주;박상규
    • 한국통신학회논문지
    • /
    • 제28권9A호
    • /
    • pp.710-716
    • /
    • 2003
  • OFDM(Orthogonal Frequency Division Multiplexing)은 주파수 이용효율을 높이고 고속의 데이터 전송이 가능하며 주파수 선택적 페이딩에 강한 전송 방식이지만, 다수 부반송파(sub-carrier)들의 중첩현상으로 인해 전송 신호의 PAPR(Peak to Average Power Ratio)이 크다는 문제점이 있다. 본 논문에서는 PAPR의 감소와 PAPR의 연산량 감소를 위해, PTS 기법에 clipping 개념을 적용하여 두개의 임계 레벨을 갖는 적응형 PTS(Partial Transmit Sequence) 기법을 제안한다. 모의실험을 통해, 제안한 기법이 만족할 만한 BER(Bit Error Rate) 성능을 유지하면서 clipping delta 값(Δ)을 1dB, 2dB 그리고 3dB로 증가 할수록 clipping 개념이 없는 기존의 적응형 PTS 기법보다 PAPR의 연산량을 크게 줄임으로써 시스템의 데이터 처리 속도면에서 우수한 성능을 가짐을 보인다.

프레임 릴레이망에서의 DE 비트를 사용하는 혼잡제어 방식의 성능해석에 관한 연구 (Analysis of the congestion control scheme with the discard eligibility bit for frame relay networks)

  • 이현우;우상철;윤종호
    • 한국통신학회논문지
    • /
    • 제22권9호
    • /
    • pp.2027-2034
    • /
    • 1997
  • 프레임 릴레이는 망에서의 오류제어와 흐름제어 기능을 제거하여, TI 또는 EI의 속도로 원거리에서 다양한 길이를 갖는 프레임을 전송하고 다중화하는 고속 패킷 교환 기술이다. 그리고 오류제어와 흐름제어의 생략의 결과로 발생하는 망에서의 혼잡을 피하고 복구하기 위해서는 일반적으로 몇가지의 혼잡제어 방식이 쓰이는데, 본 연구에서는 프레임 릴레이망에서 DE비트를 사용하여 전송률을 강제적으로 조정하는 혼잡제어 방식에 대해서 수치적으로 성능해석을 수행하였다. 수치적인 해석을 위하여 각각의 프레임이 Poisson 분포를 따르며 지수분포 길이로 도착한다고 가정하고 시스템의 크기가 K인 경우, 프레임 릴레이 교환기를 하나의 서버와 K-1(1

  • PDF

연쇄 부호화된 WLL 시스템을 통한 저비트율 영상전송 성능분석 (Performance Analysis of Low Bit-Rate Image Transmission over Concatenated Code WLL system)

  • 이병길;조현욱;박길흠
    • 한국통신학회논문지
    • /
    • 제24권9B호
    • /
    • pp.1616-1623
    • /
    • 1999
  • 본 논문에서는 광대역 코드분할 다중접속(W-CDMA : Wideband-Code Division Multiple Access)방식을 이용하는 전력제어된 무선가입자망(WLL : Wireless Local Loop)시스템에서 무선구간 데이터전송을 위하여 에러제어방식이 추가된 WLL 시스템의 성능을 비교하였다. 영상코딩에는 baseline JPEG 압축방식을 사용하였고 채널코딩에는 연속적인 에러 수정을 위해 RS(Reed-Solomon)코드와 길쌈부호가 연쇄된 truncated Type-I Hybrid ARQ 방식을 이용하였다. truncated Type-I Hybrid ARQ방식을 적용한 경우 같은 BER에 대하여 실제 WLL시스텝보다 약 2dB의 Eb/No 이득이 있음을 시뮬레이션을 통해 알 수 있었다. 따라서 효과적인 저비트율(Low-Bit Rate)의 영상전송을 위한 방법을 제시하여 음성과 동일한 전력으로도 데이터의 요구 BER을 유지할 수 있도록 하였다.

  • PDF

스마트 가전으로 진화된 저사양 생활가전 (Low Performance Electronics Evolved into Smart Appliances)

  • 백종휘;김교선
    • 전자공학회논문지
    • /
    • 제50권9호
    • /
    • pp.107-115
    • /
    • 2013
  • 스마트 가전은 멀티미디어, 통신 기능을 탑재하여 더욱 쉽고 편리한 복합 기능을 제공한다. 그러나 8bit 이하의 컨트롤러를 탑재한 저사양 생활가전은 멀티미디어, 통신 기능을 탑재하기에 성능의 제약이 따른다. 만약 저사양 생활가전에 적합한 통신방법과 복합 기능을 구현할 수 있는 방법을 제공한다면 저사양 생활가전도 스마트 가전과 같은 효과를 낼 수 있을 것이다. 생활가전의 8bit 컨트롤러는 UART를 내장하고 있으므로 와이파이, 블루투스 등의 모듈을 UART로 연결하면 저사양 생활가전을 스마트 장치에 접속할 수 있게 된다. 스마트 장치는 다양한 통신 방식을 지원하기 때문에 생활가전의 통신 방식에 상관없이 모두 접속이 가능하다. 스마트 가전의 복합 기능들은 복잡해 보이지만 실제로는 저사양 생활가전에서도 제공하는 기본 기능들을 차례로 수행하도록 만든 것임을 알 수 있다. 기본 기능은 그 종류가 많지 않으며 이를 조합하여 순서대로 수행 할 수 있도록 제어 프로그램을 확장한다면 저사양 생활가전도 복합 기능을 보유할 수 있게 된다. 단지 이를 위해 버튼, 표시장치 등의 하드웨어가 추가되어야 하기 때문에 지금까지 복합기능이 제공되지 못했던 것이다. 기본 기능에 명령 코드를 부여한 마이크로 명령을 나열하면 쉽게 복합 기능을 구현하는 매크로를 만들 수 있으며 스마트 장치의 앱으로 이를 수행하면 추가적인 하드웨어가 필요 없게 된다. 생활가전은 생성된 매크로의 마이크로명령을 순차적으로 실행하기만 하면 된다. 이와 같이 저사양 생활가전을 스마트 장치에 접속하면 에볼루션 키트를 장착한 것처럼 스마트 가전으로 업그레이드되는 효과를 얻을 수 있다.

동기식 256-bit OTP 메모리 설계 (Design of Synchronous 256-bit OTP Memory)

  • 이용진;김태훈;심외용;박무훈;하판봉;김영희
    • 한국정보통신학회논문지
    • /
    • 제12권7호
    • /
    • pp.1227-1234
    • /
    • 2008
  • 본 논문에서는 자동차 전장용 Power IC, 디스플레이 구동 칩, CMOS 이미지 센서 등의 응용분야에서 필요로 하는 동기식 256-bit OTP(one-time programmable) 메모리를 설계하였다. 동기식 256-bit OTP 메모리의 셀은 고전압 차단 트랜지스터 없이 안티퓨즈인 NMOS 커패시터와 액세스 트랜지스터로 구성되어 있다. 기존의 3종류의 전원 전압을 사용하는 대신 로직 전원 전압인 VDD(=1.5V)와 외부 프로그램 전압인 VPPE(=5.5V)를 사용하므로 부가적인 차단 트랜지스터의 게이트 바이어스 전압 회로를 제거하였다. 그리고 프로그램시 전류 제한 없이 전압 구동을 하는 경우 안티퓨즈의 ON 저항 값과 공정 변동에 따라 프로그램 할 셀의 부하 전류가 증가한다. 그러므로 프로그램 전압은 VPP 전원 선에서의 저항성 전압 감소로 인해 상대적으로 증가하는 문제가 있다. 그래서 본 논문에서는 전압 구동 대신 전류 구동방식을 사용하여 OTP 셀을 프로그램 할 때 일정한 부하전류가 흐르게 한다. 그래서 웨이퍼 측정 결과 VPPE 전압은 5.9V에서 5.5V로 0.4V 정도 낮출 수 있도록 하였다. 또한 기존의 전류 감지 증폭기 대신 Clocked 인버터를 사용한 감지 증폭기를 사용하여 회로를 단순화시켰다. 동기식 256-bit OTP IP는 매그나칩 반도체 $0.13{\mu}m$ 공정을 이용하여 설계하였으며, 레이아웃 면적은 $298.4{\times}3.14{\mu}m2$이다.