• 제목/요약/키워드: 하드웨어 시뮬레이터

검색결과 205건 처리시간 0.026초

위성망을 이용한 파워 그리드 위기관리 시스템의 테스트베드 구현 (The Testbed System for Crisis Management System of the Power Grid Using Satellite Communication Network)

  • 이승호
    • 전기전자학회논문지
    • /
    • 제15권1호
    • /
    • pp.86-95
    • /
    • 2011
  • 본 논문에서는 위성망을 이용한 파워 그리드의 위기관리 시스템을 검증하기 위한 테스트베드 시스템을 제안하였다. 위기관리 시스템의 검증을 위해, 제안된 테스트베드는 위성통신의 통신품질을 기상상황에 맞추어 시뮬레이션 하였으며, 파워 그리드의 동작과 이상상황에 대한 정확한 재현을 위해 FPGA 기반의 Phase Measurement Unit(PMU) 에뮬레이터를 구현하였다. 제안된 위성통신 시뮬레이터는 전국 각 지역의 순간 강수량 및 최대 강수량 데이터를 데이터베이스화하여, 습도와 강수량에 기반을 둔 위성통신의 신뢰성을 모델링 하였으며, 인터넷을 통한 실시간 순간 강수량 데이터를 이용해 실시간 위성통신 신뢰도 맵을 구현하였다. 또한 PMU 에뮬레이터는 FPGA 를 이용한 하드웨어 기반의 에뮬레이터 구현을 통해 동작의 신뢰도를 높였다. 본 논문에서 제안한 테스트베드 시스템은 위성망을 이용한 파워 그리드 위기관리 시스템의 검증과 운영에 적용하였다.

디지털 조속기의 성능 시험을 위한 HILS 시스템 개발에 관한 연구 (A Study on the Development of HILS System for Performance Test of Digital Governor)

  • 장민규;조성훈;전일영;안병원;박영산;배철오;이성근;김윤식
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2003년도 춘계종합학술대회
    • /
    • pp.317-319
    • /
    • 2003
  • HILS(Hardware In-the Loop Simulation)은 임베디드(Embedded) 시스템의 개발과 시험에 많이 이용된다. 임베디드(Embedded) 시스템은 시스템의 운전 환경에서 쉽고, 철저하게 그리고 반복해서 시험할 수 없을 때 사용된다. HILS는 빠르고 경제적으로 제품을 개발하는데 유효하다. 또한 생산품이 생산을 시작한 후에 심각한 문제점들이 발견될 가능성을 상당히 줄여주어 생산품 개발 시간동안에 설계 최적화와 하드웨어/소프트웨어 디버깅을 실행하는데 도움을 준다. 본 연구는 Digital Governor의 성능을 확인하기 위해 스팀터빈 플랜트와 동기 발전기를 포함한 시뮬레이터를 HIL(Hardware In-the Loop Simulator)로 구현하였으며, 실시간으로 시스템의 응답을 확인할 수 있도록 소프트웨어로 구성하였다.

  • PDF

ASIP 기술을 활용한 H.264/AVC 고속 병렬 복호화기 설계 (Design of High-speed H.264/AVC Parallel Decoder Using ASIP Approach)

  • 지봉일;심동규;김경수;박성모
    • 한국방송∙미디어공학회:학술대회논문집
    • /
    • 한국방송공학회 2009년도 추계학술대회
    • /
    • pp.251-254
    • /
    • 2009
  • 본 논문에서는 고해상도 동영상의 실시간 복호화를 위하여 Application Specific Instruction-set Processor (ASIP)기술을 이용하여 H.264/AVC 고속 병렬 복호화기를 설계하였다. 우선, 하드웨어에 최적화된 구조로 복호화기를 설계하고 LISA로 기술한 멀티미디어 전용 명령어를 명령어 집합에 추가하였다. 이렇게 설계한 고속 H.264/AVC 복호화기는 사이클 기반 시뮬레이터에서 성능을 측정한 결과 기존 대비 약 35%의 복호화 사이클 감소를 보였다. 추가적인 성능 향상을 위해, 앞서 설계한 고속복호화기를 여러 개 사용하여 병렬 H.264/AVC 복호화기를 설계하였다. 병렬 복호화기는 여러 매크로블록을 동시에 복호화 처리함으로써 복호화기의 성능을 대폭 향상시켰다. 병렬 복호화기는 고속 복호화기 대비 약 75%의 복호화 사이클이 감소하였다. 이에 고해상도 동영상의 실시간 복호화를 위한 H.264/AVC 고속 병렬 복호화기의 설계 방법을 제시하고자 한다.

  • PDF

컴퓨터 시뮬레이션과 실규모 하드웨어시뮬레이터를 이용한 계통연계 풍력발전의 응동특성 분석 (Dynamic Interaction Analysis of Interconnected Wind Power Generator using Computer Simulation and Real-Size Hardware Simulator)

  • 윤동진;한병문;최영도;전영수;정병창;정용호
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2009년도 제40회 하계학술대회
    • /
    • pp.1047_1048
    • /
    • 2009
  • This paper describes comparative analysis results about the dynamic interaction of interconnected wind power system using the actual-size hardware simulator and the simulation model with PSCAD/EMTDC. The hardware simulator, which is composed of 2.0MVA induction motor with drive system and 1.5MW doubly-fed induction generator, was built and tested in Go-Chang Test Site of KEPCO for analyzing the dynamic interaction with the interconnected distribution system. The operation of hardware simulator was verified through comparative analysis between experimental results and simulation results obtained by simulation model with PSCAD/EMTDC. The developed hardware simulator and simulation model could be effectively used for analyzing the dynamic interaction, which has various phenomena depending on the wind variation and the network state of interconnected power system.

  • PDF

컴퓨터시뮬레이션과 실용량 하드웨어시뮬레이터를 이용한 계통연계 풍력발전의 성능비교분석 (Performance Comparison Analysis for Interconnected Wind Power Generator using Computer Simulation and Real-Size Hardware Simulator)

  • 윤동진;오승진;한병문;정병창;정용호;최영도;전영수
    • 전기학회논문지P
    • /
    • 제58권3호
    • /
    • pp.263-269
    • /
    • 2009
  • This paper describes comparative analysis results about the dynamic interaction of interconnected wind power system using the actual-size hardware simulator and the simulation model with PSCAD/EMTDC. The hardware simulator, which is composed of 2.0MVA induction motor with drive system and 1.5MW doubly-fed induction generator, was built and tested in Go-Chang Test Site of KEPCO for analyzing the dynamic interaction with the interconnected distribution system. The operation of hardware simulator was verified through comparative analysis between experimental results and simulation results obtained by simulation model with PSCAD/EMTDC. The developed hardware simulator and simulation model could be effectively used for analyzing the dynamic interaction, which has various phenomena depending on the wind variation and the network state of interconnected power system.

계통연계형 PMSG 풍력발전시스템의 LVRT 동작 분석을 위한 하드웨어 시뮬레이터 (Hardware Simulator for LVRT Operation Analysis of Grid-Tied PMSG Wind Power System)

  • 이재욱;김재혁;최영도;한병문;윤영두
    • 전기학회논문지
    • /
    • 제63권9호
    • /
    • pp.1219-1226
    • /
    • 2014
  • This paper introduces a hardware simulator for the LVRT operation analysis of the grid-tied PMSG wind power system with a power dissipation circuit. The power dissipation circuit, which is composed of chopper and resistor, suppresses the sudden increase of DC-link voltage in the back-to-back converter of the grid-tied PMSG wind power system. The LVRT operation was first analyzed using computer simulations with PSCAD/EMTDC. A wind power simulator including the power dissipation circuit and the fault simulator composed of variac and IGBT were built to analyze the LVRT operation. Various experiments were conducted to verify the effectiveness of the power dissipation circuit for the LVRT operation. The developed hardware simulator can be extensively utilized for the analysis of various LVRT operations of the grid-tied wind power system.

대용량 플래시 메모리를 위한 효율적인 플래시 변환 계층 시스템 소프트웨어 (An Efficient System Software of Flash Translation Layer for Large Block Flash Memory)

  • 정태선;박동주;조세형
    • 정보처리학회논문지A
    • /
    • 제12A권7호
    • /
    • pp.621-626
    • /
    • 2005
  • 플래시 메모리는 비휘발성(non-volatility), 빠른 접근 속도, 저전력 소비, 그리고 간편한 휴대성 등의 장점을 가지므로 최근에 다양한 임베디드 시스템에서 많이 사용되고 있다. 그런데 플래시 메모리는 그 하드웨어 특성상 플래시 변환 계층(FTL: Flash Translation ayer)이라는 시스템 소프트웨어를 필요로 한다. 본 논문에서는 LSTAFF(Large Sate Transition Applied Fast Hash Translation Layer)라 명명된 대블록 플래시 메모리를 위한 새로운 FTL 알고리즘을 제안한다. LSTAFF는 운영체제가 다루는 데이터 섹터 크기 보다 큰 플래시 메모리의 페이지를 고려한 FTL 알고리즘이며, 기존 FTL 알고리즘과 제안될 LSTAFF를 구현하여 플래시 시뮬레이터를 이용하여 성능을 비교하였다.

저궤도위성 탑재소프트웨어 시험환경에 대한 연구 (A Study of the flight s/w test environment for the LEO satellite)

  • 채동석;이재승;최종욱;양승은;이종인
    • 항공우주기술
    • /
    • 제6권2호
    • /
    • pp.45-51
    • /
    • 2007
  • 요구분석 및 설계 단계를 거쳐 구현된 탑재소프트웨어는 오류를 제거하고 요구규격에 맞도록 모든 기능이 정확히 구현되었는지 확인하기 위한 여러 가지 시험절차를 거치게 되는데, 일반적으로 단위시험, 통합시험, 검증시험 순으로 진행된다. 단위시험은 보통 개인 PC 환경에서 타겟 시뮬레이터를 이용하여 수행되고, 통합 및 검증시험은 목표시스템과 유사한 조건에서 수행할 수 있도록 하드웨어 환경을 제공하는 소프트웨어 검증장치를 이용하여 수행된다. 본 논문에서는 차세대 저궤도위성 탑재소프트웨어 시험환경에 대한 것으로 시험절차와 시험도구, 탑재소프트웨어 검증장치에 대하여 기술한다.

  • PDF

공격적인 선인출 및 직접 사상 필터링을 이용한 L1 캐시 선인출 기법 (An L1 Cache Prefetching Scheme using Excessively Aggressive Prefetchering and a Small Direct-mapped Filtering Cache)

  • 전영숙
    • 한국정보과학회논문지:시스템및이론
    • /
    • 제33권11호
    • /
    • pp.836-852
    • /
    • 2006
  • 본 논문에서는 공격적인 선인출 및 직접 사상 필터링을 이용한 L1 캐시 선인출 기법을 제안한다. 이를 위하여 캐시 선인출의 역효과에 대한 정량적 분석 방법을 제안하였고 이를 이용하여 다양한 벤치마크에서의 공격적 선인출 효과를 분석하였다. 분석 결과를 바탕으로 최적 선인출 필터 구조 및 알고리즘을 도출하였고 독자적으로 개발된 타이밍 기반 캐시 시뮬레이터를 사용하여 전체 시스템 성능을 추출하였다. 실험 결과는 제안된 L1 선인출 기법을 사용하여 다양한 벤치마크에 대하여 시스템 성능을 평균적으로 18% 향상시킬 수 있음을 보인다.

선상 2축 감시장비의 기구 및 영상 안정화 (Kinematic and Image Stabilization of a Two-axis Surveillance System on Ship)

  • 이경민;조재현;김호범;유준
    • 전자공학회논문지SC
    • /
    • 제49권4호
    • /
    • pp.55-60
    • /
    • 2012
  • 해상환경에서 감시장비의 운용시 원치 않는 외란 운동으로 장비의 안정화 성능이 저하된다. 본 논문에서는 선상 2축 감시장비의 정밀한 목표물 지향를 위해 자세정보의 좌표변환을 통해 움직임을 보상해주는 기구적 안정화를 적용하였다. 적용 결과, MEMS 센서의 떨어지는 정밀도와 기구적인 제약에 의해 오차를 더 줄일 없어 보완적인 기능으로 영상 안정화를 도입하였다. 또한 본 이중 안정화 방식의 실시간 실행을 위해 6축 운동 시뮬레이터를 포함한 테스트 베드를 구축하였으며, 하드웨어 포함 시뮬레이션 수행을 통해 본 방식의 유용성을 검증하였다.