• 제목/요약/키워드: 클럭

검색결과 671건 처리시간 0.021초

광통신 모듈용 155.52 Mbps CMOS 리시버제작 및 구현 (Fabrication and Operating of 155.52 Mbps CMOS Receiver for Fiber Optic Modules)

  • 이길재;채상훈
    • 한국산학기술학회:학술대회논문집
    • /
    • 한국산학기술학회 2000년도 추계학술대회
    • /
    • pp.199-202
    • /
    • 2000
  • STM-1 체계의 광통신 수신부 광모듈에 내장하기 위한 155.52 Mbps 리시버 ASIC을 0.65 ㎛ 실리콘 CMOS 기술을 이용하여 설계 제작하였다. 재작된 ASIC은 155.52 Mbps 데이터신호 재정형을 위한 제한 증폭기와 155.52 MHz 클럭을 추출하기 위한 클럭 추출 회로를 주축으로 구성되어 있다. 또한 이 리시버는 전원이 켜지는 초기 동사 상태에서나 동작 도중 데이터신호가 입력되지 않더라도 155.52 MHz 부근의 클럭주파수를 유지하여 항상 안정된 동작을 할 수 있게 하기 위한 수렴 보조 회로 및 LOS 감지 회로도 내장하고 있다. 측정 결과 설계된 리시버는 1 mV- 1 V의 넓은 입력 전압에 걸쳐 데이터 재정형이 이루어지며, 155.52 MHz의 안정된 클럭을 추출하고 있음을 알 수 있었다.

FPGA를 이용한 128-비트 암호 알고리듬의 하드웨어 구현 (Hardware Implementation of 128-bit Cipher Algorithm Using FPGA)

  • 이건배;이병욱
    • 정보처리학회논문지C
    • /
    • 제8C권3호
    • /
    • pp.277-286
    • /
    • 2001
  • 본 논문에서는 미국 국립표준기술연구소 차세대 표준 암호 알고리듬으로 선정한 Rijndael 암호 알고리듬과 안정성과 성능에서 인정을 받은 Twofish 암호 알고리듬을 ALTERA FPGA를 사용하여 하드웨어로 구현한다. 두가지 알고리듬에 대해 키스케쥴링과 인터페이스를 하드웨어에 포함시켜 구현한다. 알고리듬의 효율적인 동작을 위해 키스케쥴링을 포함하면서도 구현된 회로의 크기가 크게 증가하지 않으며, 데이터의 암호/복호화 처리 속도가 향상됨을 알 수 있다. 주어진 128-비트 대칭키에 대하여, 구현된 Rijndael 암호 알고리듬은 11개의 클럭 만에 키스케쥴링을 완료하며, 구현된 Twofish 암호 알고리듬은 21개의 클럭 만에 키스케쥴링을 완료한다. 128-비트 입력 데이터가 주어졌을 때, Rijndael의 경우, 10개의 클럭 만에 주어진 데이터의 암호/복호화를 수행하고, Twofish는 16개의 클럭 만에 암호/복호화를 수행한다. 또한, Rijndael은 336.8Mbps의 데이터 처리속도를 보이고, Twofish는 121.2Mbps의 성능을 보임을 알 수 있다.

  • PDF

이더넷 전송장치에 있어서 최대 전송속도에서의 비동기로 인한 패킷손실 개선 (Reducing the Packet Loss Due to Asynchronization At the Maximum Link Speed Between Ethernet Transmission Systems)

  • 안정균;김성수;권용식;엄종훈
    • 한국정보통신설비학회:학술대회논문집
    • /
    • 한국정보통신설비학회 2008년도 정보통신설비 학술대회
    • /
    • pp.579-583
    • /
    • 2008
  • 본 논문은 이더넷이 비동기식으로 전송됨으로 인해, 동일한 전송속도를 가진 장비라 할지라도 링크가 제공하는 명목상의 최대속도로 전송될 경우, 상호 접속한 장비간의 전송클럭 차이로 인해 프레임의 손실이 발생한다. 본 논문에서는 PHY에서 복원된 수신 클럭과 송신 클럭의 차이를 비교하고 동시에 프레임버퍼에 쌓인 큐를 참조하여 프레임 손실이 방생할 수 있는 임계치를 넘어설 경우, 전송프레임의 프리엠블 길이를 조정함으로써 이더넷 장비에서 전송클럭의 차이로 인한 프레임손실을 줄일 수 있음을 확인하였다.

  • PDF

DFB 반사기가 집적된 다중전극 레이저 다이오드를 이용한 RZ 및 NRZ 데이터 신호의 광클럭 재생 (Optical Clock Recovery from RZ and NRZ data using a Multi-Section Laser Diode with a DFB Reflector)

  • 전민용;임영안;김동철;심은덕;김성복;박경현;이대수
    • 한국광학회지
    • /
    • 제17권1호
    • /
    • pp.68-74
    • /
    • 2006
  • DFB 반사기가 집적된 다중전극 레이저 다이오드에 Return-to-zero (RZ) pseudorandom bit sequence (PRBS) 데이터와 nonreturn-to-zero (NRZ) PRBS 데이터를 주입하여 이 신호로부터 광 클럭 신호를 추출하였다. 11.727 Gbit/s RZ PRBS 데이터와 NRZ PRBS 데이터로부터 재생된 광 클럭의 root-mean-square (rms) 타이밍 지터 (timing jitter)는 약 1 ps 정도로써 아주 우수한 결과를 얻어냈다. NRZ PRBS 데이터로부터 pseudo return-to-zero (PRZ) 데이터로 포맷변환을 구현하고, 클럭 성분을 갖고 있는 PRZ 신호를 이용하여 광 클럭을 추출하였다. 입력 PRZ데이터 신호의 rms 타이밍 지터는 2ps 이상일지라도 이로부터 추출해 낸 광 클럭의 rms 타이밍 지터는 1ps 정도의 좋은 특성을 얻어냈다.

CSRZ 신호의 클럭 성분을 이용한 색분산 감시법에서 송수신단 대역폭의 영향 분석 (Bandwidth Effect on the Dispersion Monitoring of CSRZ Signal Based on Clock Component)

  • 김성만
    • 한국전자통신학회논문지
    • /
    • 제8권9호
    • /
    • pp.1343-1349
    • /
    • 2013
  • 광통신 시스템에서는 제한된 대역폭에서 최상의 성능을 얻기 위해 다양한 신호형태가 사용되고 있다. 그중에서도 CSRZ (carrier-suppressed return-to-zero) 신호는 스펙트럼 효율이 높으면서도 색분산에 대해 비교적 강인한 특성을 지니고 있어 많이 사용되고 있다. 우리는 이러한 CSRZ 신호의 중요성을 파악하고, 이전의 연구에서 CSRZ 신호의 클럭 (clock) 성분을 이용하여 색분산을 감시하는 방법을 제시한 바가 있다. 하지만, 클럭 성분을 이용하여 색분산을 감시하는 방법은 송수신단의 대역폭에 의해 그 영향을 받을 수 있다. 따라서, 본 논문에서는 CSRZ 신호에서 송수신단의 대역폭이 클럭 성분을 이용한 색분산 감시법에 미치는 영향을 분석하고, 송수신단의 대역폭이 변하더라도 그 성능이 유지될 수 있는 강인한 클럭 추출법을 제시한다.

디지틀 망동기

  • 김옥희;박권철
    • ETRI Journal
    • /
    • 제8권2호
    • /
    • pp.45-52
    • /
    • 1986
  • 교환망이 점차로 디지틀화 되면서 네트워크내의 클럭 주파수의 불일치에 의해 야기되는 slip 발생에 따른 정보손실은 중요한 문제점으로 대두되었으며 모든 디지틀 교환기는 네트워크내의 기준 주파수에 자체 클럭을 동기시키기 위한 망동기 기능을 수용하며 silp 발생을 방지하고 있다. TDX-1에서는 국내 교환망 동기 체계에 적합한 동기회로계를 개발하여 망동기를 성취하고 있으며 본고는 이 회로계의 특성에 대해 논하고자 한다.

  • PDF

다중점 위상검출기를 이용한 클럭 및 데이터 복원회로 설계 (Design of a Clock and Data Recovery Circuit Using the Multi-point Phase Detector)

  • 유순건;김석만;김두환;조경록
    • 한국콘텐츠학회논문지
    • /
    • 제10권2호
    • /
    • pp.72-80
    • /
    • 2010
  • 본 논문에서는 다중점 위상검출기(Phase detector: PD)를 이용한 1Gbps 클럭 및 데이터 복원(Clock and data recovery: CDR)회로를 제안한다. 제안된 위상검출기는 데이터의 천이 모서리와 클럭의 상승/하강 모서리 3점을 비교하여 up/down 신호를 생성한다. 기존의 위상검출기 회로는 클럭 주기의 배수 만큼의 up/down 펄스폭을 갖는 출력으로 전압제어발진기(Voltage controlled oscillator: VCO)를 조절하는 펄스폭변조(Pulse width modulation: PWM)방식을 사용한다. 제안된 위상검출기 회로는 클럭 반주기만큼의 up/down 펄스폭을 갖는 출력으로 전압제어발진기를 조절하는 펄스수변조(Pulse number modulation: PNM)방식을 사용하여, 전압제어발진기를 미세하게 조절함으로써 지터를 줄일 수 있다. 제안된 위상검출기를 이용한 클럭 및 데이터 복원회로는 1Gbps의 전송률을 갖는 231-1개의 랜덤 데이터를 이용하여 테스트되었고, 지터와 전력소비는 각각 7.36ps와 12mW로 저전력, 적은 지터의 특징을 보였다. 제안된 회로는 0.18um CMOS 공정에서 1.8V 전원으로 설계되었다.

클럭 게이팅 적용회로의 상위수준 전력 모델링 (High-level Power Modeling of Clock Gated Circuits)

  • 김종규;이준환
    • 전자공학회논문지
    • /
    • 제52권10호
    • /
    • pp.56-63
    • /
    • 2015
  • SoC (System-on-Chip) 설계초기 상위수준에서 성능뿐만 아니라 전력 분석이 중요하다. 본 논문에서는 상위수준에서 전력 분석 정확도가 높은 클럭 게이팅 구동 신호 기반 전력 모델을 제안한다. 클럭 게이팅 구동 신호의 조합으로 전력 상태를 정의하며, 클럭 게이팅 구동 신호를 자동으로 추출하여 전력 모델을 자동으로 생성할 수 있다. 실험 결과 평균 96% 이상의 정확도를 보였으며, 상위수준에서의 전력 분석 속도는 게이트 수준 대비 평균 280배 빠른 속도향상을 보였다.

작은 클럭 주기를 이용한 다단 상호연결 네트워크의 성능분석 (Modeling of Input Buffered Multistage Interconnection Networks using Small Clock Cycle Scheme)

  • 문영성
    • 인터넷정보학회논문지
    • /
    • 제5권3호
    • /
    • pp.35-43
    • /
    • 2004
  • 다단 상호연결 네트워크(MINs : Multistage Interconnection Networks)를 사용하는 패킷 교환에서는 일반적으로 패킷의 이동이 한 네트워크 주기 동안에 마지막 단에서 처음 단으로 연속적으로 전달된다고 가정된다. 그러나 Ding과 Bhuyan은 패킷 이동이 작은 클럭 주기론 사용하면서 각 쌍의 이웃 단 내에 한정된다면 네트워크의 성능이 상당히 향상될 수 있다는 것을 보였다. 본 논문에서는 이와 같이 작은 클럭 주기를 가지는 입력 버퍼를 가진 MIN의 성능을 평가하기 위한 해석적 모델을 제안한다. 제안된 모델의 우수성을 입증하기 위하여 해석적 모델의 결과와 시뮬레이션의 결과와 비교한다. 또한 제안된 모델의 결과와 Ding과 Bhuyan의 연구결과와 비교함으로써 제안한 방식의 상대적인 효과를 검증한다. 그 결과 제안된 모델은 시뮬레이션의 결과와 매우 근접하게 일치하며, 이전의 연구결과 보다는 더 정확한 결과를 보인다.

  • PDF

센서 네트워크에서 고장 허용 시각 관리 기법 (Fault Tolerant Clock Management Scheme in Sensor Networks)

  • 황소영;백윤주
    • 한국통신학회논문지
    • /
    • 제31권9A호
    • /
    • pp.868-877
    • /
    • 2006
  • 센서 네트워크에서 시각 동기 기술은 위치 추적, 암호화 기술에서의 타임 스탬프, 타 노드들로부터의 같은 이벤트 중복 감지 인식, 기록된 이벤트들의 발생 순서 구분 등 다양한 응용을 위해 필수적이다. 그리고 최근 센서 네트워크에서 신뢰성 및 고장 허용성에 대한 문제가 최근 연구의 주요한 영역으로 대두되고 있다. 본 논문에서는 네트워크 고장과 클럭 고장이라는 두가지 고장 모델을 가정하여 센서 네트워크에서 고장 허용 시각 관리 기법에 대해 제시한다. 제안한 기법은 노드 클럭의 불안정한 동요나 표류율에 심각한 변화가 발생하는 등의 고장이 발생했을 때 이러한 클럭 오류의 네트워크 전파를 제한하며 토폴로지 변화에 대응한다. 시뮬레이션 결과는 제안한 동기 기법이 기존의 TPSN과 비교하여 클럭 고장이 있을 때 동기화 비율이 $1.5{\sim}2.0$배 나은 성능을 보인다.