• Title/Summary/Keyword: 캐패시터

Search Result 589, Processing Time 0.025 seconds

The Reduction Method for Radiated EMI in USB Power Line of Cable (USB 케이블의 전원선 에서의 방사성 EMI 개선)

  • Park, Kyoung-Jin;Lee, Dae-Woo;Ko, Yong-Mok;Gang, Eun-Gyun;Park, Jong-Hyun;Kim, Keun-Yong;Ra, Keuk-Whan
    • Journal of the Institute of Electronics and Information Engineers
    • /
    • v.50 no.9
    • /
    • pp.201-208
    • /
    • 2013
  • In this paper, we studied on improvement for radiated EMI of USB power line of cable. it is made by using wireless video access point system for confirming the phenomenon of radiated EMI from cable. then, we make sure that the limit exceed through the initial measurement of radiated EMI limit criteria in comparison to about 3 [dBuV/m]~15 [dBuV/m]. after that we confirmed the resonance in power line of cable through measurement of s-parameters. so, we confirmed the relation radiated EMI and power line of cable resonance and we reduced radiated EMI in power line of cable through a capacitor and low pass-band filter using the technique of power networks management. in conclusion, we suggested how to reduce power line of cable resonance applied for the improved method. and we confirmed that suggested reduction method is suitable through testing radiated EMI. the result of radiated EMI reduction limit criteria 40[dBuV/m]~47[dBuV/m] in comparison to about 3 [dBuV/m]~20 [dBuV/m].

Impedance-matching Method Improving the Performance of the SAW Filter (탄성표면파 필터의 성능 개선을 위한 임피던스 정합의 해석적 방법)

  • 이영진;이승희;노용래
    • The Journal of the Acoustical Society of Korea
    • /
    • v.20 no.5
    • /
    • pp.69-75
    • /
    • 2001
  • In this paper, a fast and easy impedance matching method, which could give the impedance matching component for the general 1 or 2-port network was introduced. First, the entire network structure was defined which consists of the network part to be matched and the impedance matching part composed of inductors and capacitors. Next, the transmission matrix and input and output impedances of the entire network from the terminal impedance conditions were calculated, then the exact solutions for the matching components were obtained. To verify the efficiency of this method, this method was applied to the CDMA If band withdrawal weighted SAW transversal filter, and investigated the effects of the impedance matching before and after, through the simulation and experiment. As the result, the performance of a fractional bandwidth of 1.2%, insertion loss of 29 dB, and VSWR of 80 have improved to a factional bandwidth of 1.8%, insertion loss of 9 dB, VSWR of 3 at 85.38 MHz center frequency. The result shows that this impedance matching method could be used in the SAW devices and other types of 1 or 2-port network.

  • PDF

초소형 실리콘 신경탐침의 임피던스 특성 향상 연구

  • Lee, Su-Jin;Lee, Lee-Jae;Yun, Hyo-Sang;Park, Jae-Yeong
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2014.02a
    • /
    • pp.427-428
    • /
    • 2014
  • 서론: 최근 전세계적인 고령화 진행에 따른 뇌졸중, 파킨슨병, 알츠하이머병 등과 같은 각종 뇌관련 질환에 대한 관심이 더욱 높아지고 있으며 다양한 뇌질환 치료를 위하여 뇌 신경 신호의 정확한 검출 대한 연구가 학계에서 활발히 진행되고 있다. 효과적인 뇌 신경 신호 검출을 위해서는 세포조직의 손상을 최소화 할 수 있는 초소형 신경탐침 및 극소 면적내에서 극대화된 검출 전극이 구현되어야 한다. 그러나, 극소 면적내에 구성된 소면적 전극을 통한 신호 검출은 전극 계면에서의 높은 임피던스를 야기시켜 정밀한 신경신호 검출에 어려움을 만든다. 따라서, 뇌 신경 신호 검출시 전극 계면에서의 낮은 임피던스를 검출하기 위한 다결정실리콘, 이리듐 산화막, 탄소나노튜브와 같은 다양한 전극 소재를 이용한 신경탐침 연구가 제안되어 왔다. 본 연구에서는 극소화된 전극면적과 신경세포 계면에서의 저 임피던스 신경신호 검출을 위하여 비이온성 계면활성제와 전해도금을 이용하여 높은 거칠기값을 갖는 나노동공 백금층을 검출 전극으로 활용하였다. 실험 결과: 제작된 신경탐침의 몸체는 실리콘으로 이루어지며, 탐침 끝단에는 신호 측정을 위한 나노동공 백금층을 갖는 전극들이 집적되어 있다. Fig. 1 는 제작된 나노동공 백금을 갖는 신경탐침의 이미지 (a), SEM (b), TEM (c), FESEM (d) 측정결과를 보여준다. 0.9 %의 NaCl 용액에서 제작된 신경탐침의 계면임피던스 및 위상각 변화에 대한 측정결과가 Fig. 2에 나타나 있다. 1.2 kHz 주파수에서 $942.6K{\Omega}$ ($0.029{\Omega}cm^2$, $3.14{\mu}m^2$)로 극대화된 실표면적을 갖는 나노동공 백금층에 의하여 매우 낮은 임피던스 특성을 보인 것으로 판단된다. 또한 제작된 신경탐침은 위상각이 $-82.9^{\circ}$로서 캐패시터와 같은 역할을 하고 있다고 예상할 수 있었으며 $4.6mFcm^{-2}$의 축전용량값을 보였다. Fig. 3는 1 M의 황산용액에서 나노동공백금층이 형성된 신경탐침 전극과 형성 전의 전기화학적 표면변화를 비교분석한 결과로서 나노동공 백금층의 형성 전/후의 전류응답 특성이 상이하게 나타났다. 나노동공 백금층의 실표면적 극대화로 인한 전류응답수치 또한 크게 향상 되었으며, 0~-0.25 V 영역에서의 수소 흡착에 따른 환원곡선은 전형적인 백금 특성을 보여주는 결과로 판단 할 수 있다. Table 1는 기존에 연구되었던 신경탐침들과 본 연구에서 제작된 나노동공 백금을 갖는 신경탐침의 임피던스와 캐패시턴스 특성을 비교한 결과이다. 결론: 본 연구에서는 실리콘 신경탐침 끝단에 집적된 전극상에 전해도금법을 이용하여 높은 거칠기값을 갖는 나노동공 백금층을 형성하고 전극 계면상의 낮은 임피던스를 검출을 하였다. 나노동공 백금층을 갖는 신경탐침은 순환전압전류법을 통해 극대화된 실표면적을 극대화를 확인할 수 있었으며, 극대화된 검출 전극면은 저 임피던스 측정에 용이함을 실험을 통해서 증명할 수 있었다. 따라서, 높은 거칠기값의 나노동공 백금층은 초소형화된 신경탐침상에 집적되는 전극면적소형화와 다수의 전극 구현에 효과적일 것으로 판단되며 보다 정확한 신경신호 검출을 통한 뇌질환의 명확한 이해에 유망할 것으로 판단된다.

  • PDF

Effect of Process Parameters on Quality in Joint for Al/Steel Joining a MPW (전자기 펄스 용접을 이용한 Al/Steel 접합시 접합부 품질에 미치는 공정변수 영향)

  • Shim, Ji-Yeon;Kang, Bong-Yong;Kim, Ill-Soo;Park, Dong-Hwan;Kim, In-Ju;Lee, Kwang-Jin
    • Proceedings of the KWS Conference
    • /
    • 2009.11a
    • /
    • pp.27-27
    • /
    • 2009
  • 드라이브 샤프트는 일반적으로 엔진에서 발생된 회전력을 바퀴에 직접 전달하는 동시에 조향기능을 수행하는 자동차 부품이다. 최근에 경량화를 통한 에너지 절감을 위하여 기존 스틸소재를 알루미늄으로 대체하는 방안에 대한 연구가 집중되고 있다. 그러나 알루미늄 단일소재로 드라이브 샤프트를 제조하는 것은 비경제적이며 또한 기 개발된 자동차 부품들과의 연결을 고려하여 알루미늄 튜브와 스틸 요크의 이종금속 접합기술이 요구된다. 전자기 펄스용접은 전자기력을 이용하여 용접대상물을 고속으로 충돌시켜 용접하는 기술로서 열 발생이 적어 재료의 특성차로 인한 결함 및 변형이 발생하지 않아, 이종금속간 고품질 용접이 가능하며, 전자기 펄스 용접부의 품질과 밀접한 관계를 갖는 공정변수 경우 모재와 접합재의 재질 따라 적정 공정변수 범위가 변화되므로 공정에 따른 데이터의 축적은 대단히 중요하다. 전자기 펄스 용접을 이용한 이종금속 접합시 접합부 품질에 영향을 미치는 공정변수는 충전전압, 모재와 접합재 사이의 간격 및 접합재의 직경과 두께의 비(D/T비)로서 보고되었으며, Al/Steel 이종 금속 접합시 이들 공정변수가 접합부에 미치는 영향 및 최적의 공정변수 도출을 위한 연구는 시도되지 않았다. 따라서 본 연구는 전자기 펄스 용접기술을 이용한 Al/Steel 이종금속 접합 실험을 통하여 전자기 펄스용접의 적정성과 최적의 충전전압, 모재와 접합재 사이의 간격, D/T비를 도출하고자 한다. 전자기 펄스 용접 장치는 한국생산기술연구원과 웰메이트(주)에서 공동으로 개발한 $120{\mu}F$의 캐패시터 6개로 구성된 'W-MPW36'을 사용하였으며 이 장치의 최대충전전압과 최대접합용량은 각각 10kV, 36kJ이다. 접합재는 전기 전도율의 높은 Al 1070 파이프를 사용하였으며 모재는 기존 스틸 요크재인 SM45C 환봉을 사용하였다. 기보고된 연구를 통하여 코일과 접합재 사이의 간격이 좁을수록 높은 전자기력이 접합재에 작용하는 것을 확인하였으나 코일내 접합재와 모재 삽입 편의를 위하여 1mm로 설정하였다. 접합부의 품질 평가를 위하여 수압시험을 실시하였으며, 시험 후 접합부 단면을 주사전자현미경(SEM)을 이용하여 관찰하였다.

  • PDF

Development of Power Management Strategies for a Compound Hybrid Excavator (복합형 하이브리드 굴삭기를 위한 동력전달계 제어기법 연구)

  • Kim, Hak-Gu;Choi, Jae-Woong;Yoo, Seung-Jin;Yi, Kyoung-Su
    • Transactions of the Korean Society of Mechanical Engineers A
    • /
    • v.35 no.12
    • /
    • pp.1537-1542
    • /
    • 2011
  • This paper presents the power management strategies for a compound hybrid excavator. The compound hybrid excavator has been replaced the hydraulic swing motor to the electric swing motor. This excavator requires a proper control algorithm to regulate the energy flow between the mechanical coupling and the electric devices. The controller should improve fuel economy and maintain the super capacitor voltage within a proper range. A thermostat controller and ECMS controller are designed such that these objectives can be achieved. The thermostat controller regulates the power of the engine-assist motor on the basis of the super capacitor voltage, and the ECMS controller determines it using the real-time fuel minimization strategy based on the concept of equivalent fuel. Simulation results showed that by using the hybrid excavator, the fuel economy becomes about 20% higher than that obtained using the conventional excavator and that the ECMS controller outperforms the thermostat controller.

Miniaturized Multilayer Band Pass Chip filter for IMT-2000 (IMT-2000용 초소헝 적층형 대역 통과 칩 필터 설계 및 제작)

  • Lim Hyuk;Ha, Jong-Yoon;Sim, Sung-Hun;Kang, Chong-Yun;Choi, Ji-Won;Choi, Se-Young;Oh, Young-Jei;Kim, Hyun-Jai;Yoon, Seok-Jin
    • Journal of the Korean Ceramic Society
    • /
    • v.40 no.10
    • /
    • pp.961-966
    • /
    • 2003
  • A Multi-Layer Ceramic (MLC) chip type Band-Pass Filter (BPF) using BiNb$\_$0.975/Sb$\_$0.025/ $O_4$ LTCC (Low Temperature Co-fired Ceramics) and MLC processing is presented. The MLC chip BPF has the benefits of low cost and small size. The BPF consists of coupled stripline resonators and coupling capacitors. The BPF is designed to have an attenuation pole at below the passband for a receiver band of IMT-2000 handset. The computer-aided design technology is applied for analysis of the BPF frequency characteristics. The attenuation pole depends on the coupling between resonators and the coupling capacitance. An equivalent circuit and structure of MLC chip BPF are proposed. The frequency characteristics of the manufactured BPF is well acceptable for IMT-2000 application.

A Fully-Integrated Low Phase Noise Multi-Band 0.13-um CMOS VCO using Automatic Level Controller and Switched LC Tank (자동 크기 조절 회로와 Switched LC tank를 이용한 집적화된 저위상 잡음 다중 대역 0.13-um CMOS 전압 제어 발진기)

  • Choi, Jae-Won;Seo, Chul-Hun
    • Journal of the Institute of Electronics Engineers of Korea TC
    • /
    • v.44 no.1
    • /
    • pp.79-84
    • /
    • 2007
  • In this paper, a fully-integrated low phase noise multi-band CMOS VCO using automatic level controller (ALC) and switched LC tank has been presented. The proposed VCO has been fabricated in a 0.13-um CMOS process. The switched LC tank has been designed with a pair of capacitors and two pairs of inductors switched using MOS switch. By using this structure, four band (2.986 ${\sim}$ 3.161, 3.488 ${\sim}$ 3.763, 4.736 ${\sim}$ 5.093, and 5.35 ${\sim}$ 5.887 GHz) operation is achieved in a single VCO. The VCO with 1.2 V power supply has phase noise of -118.105 dBc/Hz @ 1 MHz at 2.986 GHz and -113.777 dBc/Hz @ 1 MHz at 5.887 GHz, respectively. The reduced phase noise has been approximately -1 ${\sim}$ -3 dBc/Hz @ 1 MHz in the broadest tuning range, 2.986 ${\sim}$ 5.887 GHz. The VCO has consumed 4.2 ${\sim}$ 5.4 mW in the entire frequency band.

A Low Area and High Efficiency SMPS with a PWM Generator Based on a Pseudo Relaxation-Oscillating Technique (Pseudo Relaxation-Oscillating 기법의 PWM 발생기를 이용한 저면적, 고효율 SMPS)

  • Lim, Ji-Hoon;Wee, Jae-Kyung;Song, Inchae
    • Journal of the Institute of Electronics and Information Engineers
    • /
    • v.50 no.11
    • /
    • pp.70-77
    • /
    • 2013
  • We suggest a low area and high efficiency switched-mode power supply (SMPS) with a pulse width modulation (PWM) generator based on a pseudo relaxation-oscillating technique. In the proposed circuit, the PWM duty ratio is determined by the voltage slope control of an internal capacitor according to amount of charging current in a PWM generator. Compared to conventional SMPSs, the proposed control method consists of a simple structure without the filter circuits needed for an analog-controlled SMPS or the digital compensator used by a digitally-controlled SMPS. The proposed circuit is able to operate at switching frequency of 1MHz~10MHz, as this frequency can be controlled from the selection of one of the internal capacitors in a PWM generator. The maximum current of the core circuit is 2.7 mA, and the total current of the entire circuit including output buffer driver is 15 mA at 10 MHz switching frequency. The proposed SMPS has a simulated maximum ripple voltage of 7mV. In this paper, to verify the operation of the proposed circuit, we performed simulation using Dongbu Hitek BCD $0.35{\mu}m$ technology and measured the proposed circuit.

Design of An Amplifier using DGS Block (DGS 방식 DC Block을 이용한 증폭기의 설계)

  • 이경희;정용채
    • The Journal of Korean Institute of Electromagnetic Engineering and Science
    • /
    • v.12 no.3
    • /
    • pp.432-438
    • /
    • 2001
  • In this paper, after applying Defected Ground Structure(DGS) to DC block, changes of gap and length of λ/4 coupled line are investigated by EM simulation and fabrication. As a result, on condition of the same output with the case using typical DC block, the gap between λ/4 coupled line is widen from 0.1 mm to 0.46 mm by 0.36 mm and the length of λ/4 coupled line gets shorter from 17.7 mm to 13.2 mm by 4.5 mm. Also three type power amplifiers using blocking capacitor, typical DC block and DGS DC block are fabricated and investigated. At first, when S parameter characteristics of each amplifier are considered at frequency band of 3.2 +-0.O5 GHz, every amplifier has similar characteristics of gain and S parameter. Second when the output power of amplifiers is 25 dBm after putting CW signal of 3.2 GHz into three type amplifiers, the difference of dominant signal and 2nd harmonic signal using blocking capacitor, typical DC block and DGS DC block is each -44.83 dBc, -66.84 dBc and -64.33 dBc. Therefore harmonic characteristics of amplifiers using typical DC block and DGS DC block is almost same.

  • PDF

The Design of 10-bit 200MS/s CMOS Parallel Pipeline A/D Converter (10-비트 200MS/s CMOS 병렬 파이프라인 아날로그/디지털 변환기의 설계)

  • Chung, Kang-Min
    • The KIPS Transactions:PartA
    • /
    • v.11A no.2
    • /
    • pp.195-202
    • /
    • 2004
  • This paper introduces the design or parallel Pipeline high-speed analog-to-digital converter(ADC) for the high-resolution video applications which require very precise sampling. The overall architecture of the ADC consists of 4-channel parallel time-interleaved 10-bit pipeline ADC structure a]lowing 200MSample/s sampling speed which corresponds to 4-times improvement in sampling speed per channel. Key building blocks are composed of the front-end sample-and-hold amplifier(SHA), the dynamic comparator and the 2-stage full differential operational amplifier. The 1-bit DAC, comparator and gain-2 amplifier are used internally in each stage and they were integrated into single switched capacitor architecture allowing high speed operation as well as low power consumption. In this work, the gain of operational amplifier was enhanced significantly using negative resistance element. In the ADC, a delay line Is designed for each stage using D-flip flops to align the bit signals and minimize the timing error in the conversion. The converter has the power dissipation of 280㎽ at 3.3V power supply. Measured performance includes DNL and INL of +0.7/-0.6LSB, +0.9/-0.3LSB.