• 제목/요약/키워드: 주파수 체배기

검색결과 85건 처리시간 0.028초

스위칭 모드 E급 주파수 체배기 설계 (The Design of the Class E Swiching Frequency Multiplier)

  • 노희정;서춘원
    • 조명전기설비학회논문지
    • /
    • 제23권10호
    • /
    • pp.90-99
    • /
    • 2009
  • 본 논문에서는 고효율 특성을 가지는 E급 주파수 체배기 설계를 제안하였다. 주파수 체배기는 2.9[GHz] 입력신호에 대하여 주파수 체배방식을 사용해 5.8[GHz] 출력신호를 얻도록 설계되어졌다. 또한 본 논문에서는 E급 주파수 체배기를 설계 및 제작하여 그 특성을 연구하였다. 측정결과, 2.9/5.8[GHz] E급 주파수 체배기는 출력전력 24.5[dBm]에서 최대 8.5[dB]의 변환 이득을 가지며 최대 32[%]의 고효율 특성을 보였다. 제작한 E급 주파수 체배기에 디지털 사전왜곡 선형화 기법을 적용하였다. 측정결과, 선형화 후의 출력스펙트럼은 중심주파수에서 각각 +11[MHz], +20[MHz], +30[MHz] offset인 주파수에서 적응형 선형화방식이 아닌 경우와 비교하여 12[dB], 12[dB], 13[dB]의 ACPR 특성이 향상되었으며, IEEE 802.11a 무선랜 송신스펙트럼 마스크 규격을 만족하였다. 54[Mbps] 전송속도를 가지는 64-QAM 변조방식에 따른 선형화 후의 EVM은 3.83[%]로 IEEE 802.11a 송신부 EVM 규격을 만족하였다. 본 논문의 결과는 주파수 체배기를 디지털사전 왜곡 선형화를 통해 선형성과 효율성 모두를 보상할 수 있다는 것을 보여주고 있다. 주파수 체배기를 이용한 WLAN/셀룰러/PCS/WCDMA 등의 다양한 모듈 설계에 유용하게 활용 가능할 것이다.

휠터를 사용하지 않는 주파수 2체배기에 관한 연구 (A Study on Filterless Frequency Doubler)

  • 김경희
    • 대한전자공학회논문지
    • /
    • 제16권6호
    • /
    • pp.31-39
    • /
    • 1979
  • 본 연구에서는 주파수 체배기의 공통점을 종합하여 "시 불변 시스템(time invarient system)에서 입력 파형이 반파대칭 특성을 가질 때, 출력이 입력의 우함수로 표시 된다면 출력 주파수는 입력 주파수의 체배가 된다." 추정 하였으며 이를 증명 하였고, 추정한 이론에 의해서 부저항을 이용한 광대역 구형파 주파수 2체배기를 제안 하였다.

  • PDF

8 GHz 대역 국부발진기용 주파수 3체배기 설계 및 제작 (Design and Fabrication of the Frequency Tripper for 8 GHz Local Oscillator)

  • 정미경;홍성용
    • 한국전자파학회논문지
    • /
    • 제13권4호
    • /
    • pp.379-385
    • /
    • 2002
  • 본 논문에서는 MESFET을 이용하여 8 GHz 대역 국부발진기용 주파수 3체배기를 설계 및 제작하였다. A급에 동작점을 두어 3차 하모닉 성분을 발생시켰고, λ$_{g}$/2 개방형 스터브와 대역통과 여파기를 이용하여 기본주파수와 2차 하모닉성분을 억제하였다. 측정결과 0 ㏈m 입력신호에 대해 출력주파수인 8.31 GHz에서의 변환이 득은 2.67 ㏈, -41.17 ㏈c의 고조파 쳐압 특성을 얻었다. 또한 -3 ㏈ 이상의 변환이득을 갖는 대역폭은 510 MHz로 나타났다.다.

기준 클럭 발생을 위한 저 젼력, 저 잡음 DLL기반 주파수 체배기 (A Low-power, Low-noise DLL-based Frequency Multiplier for Reference Clock Generator)

  • 김형필;황인철
    • 한국산업정보학회논문지
    • /
    • 제18권5호
    • /
    • pp.9-14
    • /
    • 2013
  • 본 논문은 DLL 기술을 사용하여서 낮은 위상잡음을 갖는 주파수 체배기를 설계 하였다. VCDL은 공통모드 잡음을 줄이기 위해서 차동구조를 이용하여 설계 되었다. 이번 설계는 65nm, 1.2V TSMC CMOS 공정을 이용 하였고, 동작 주파수 범위는 10MHz에서 24MHz로 측정되었다. TCXO를 기준 주파수로 사용하여 위상잡음을 측정하였을 때 38.4MHz의 출력에서 1MHz offset 기준으로 -125dBc/Hz가 측정되었다. 총 면적은 $0.032mm^2$을 사용하였고, 출력 버퍼를 포함하여 총 1.8mA의 전류를 칩에서 소비하였다.

RFID용 저손질 주파수 체배기 (Low Loss Frequency Doubler for RFID)

  • 김진수;황희용
    • 산업기술연구
    • /
    • 제28권A호
    • /
    • pp.177-184
    • /
    • 2008
  • A low loss frequency doubler operated on low power for the RFID harmonic tags is presented. Using the excellent nonlinear characteristics of the Schottky barrier diode and proper matching networks between the diode and ports, the low conversion loss of the harmonic tag is accomplished. This doubler could be used to increase the detectable distance of the conventional RFID system adopted harmonic tags.

  • PDF

PLL을 이용한 Ku-Band 주파수 합성기 설계 및 제작에 관한 연구 (A Study on the Design and Implementation of Ku-Band Frequency Synthesizer by using PLL)

  • 이일규;민경일;안동식;오승협
    • 한국통신학회논문지
    • /
    • 제19권10호
    • /
    • pp.1872-1879
    • /
    • 1994
  • Ku-Band주파수 합성기를 PLL과 주파수 체배 방법을 이용하여 설계 및 제작하였다. 안정된 약 1 GHz의 주파수를 합성하기 위해 PLL 회로의 설계 과정 및 동작 특성을 제어이론을 바탕으로 고찰하였다. 안정된 약 1 GHz PLL 회로에 주파수 2 체배기, 주파수 8 체배기를 연결하여 Ku-Band 주파수를 합성하였다. 실험결과를 통하여 Ku-Band 주파수 합성기 설계 방법의 타당성을 확인하였다.

  • PDF

주파수 체배기를 이용한 이중 모우드 증폭부 설계 (Design of Dual Mode Amplifying Block Using Frequency Doubler)

  • 강성민;최재홍;구경헌
    • 대한전자공학회논문지TC
    • /
    • 제43권1호
    • /
    • pp.127-132
    • /
    • 2006
  • 본 논문은 입력되는 주파수 대역에 따라 증폭기 및 주파수 체배기로 동작하도록 설계하여, 무선 LAN의 다양한 표준인 802.11a/b/g의 주파수 대역을 만족하는 이중 모우드 증폭기를 설계하였다. 기존의 이중대역 무선 LAM의 경우 동작주파수에 따라 별도의 증폭기를 구성하는 형태였으나, 본 연구에서는 서로 다른 바이어스 조건에 따라 802.11b/g 신호에 대해서는 증폭기로서 동작하고, 802.11a 신호에 대해서는 주파수 체배기로 동작하여 하나의 능동회로를 이용하여 각기 다른 표준의 주파수 대역을 증폭할 수 있도록 하였다. 증폭기로 동작할 경우 약 13dB의 이득과 약 17dBm의 PldB을 얻었으며, 2차 고조파는 약 -37dBc 이하로 억압되었다. 주파수 체배기로 동작할 경우 약 3.3dB의 체배 이득과 약 7.3dBm의 최대 전력을 얻었으며, 3차 고조파는 약 -50dBr 이하로 억압되었다.

역 E급 2.9 GHz/5.8 GHz 주파수 체배기 설계 (Design of Inverse Class E 2.9 GHz/5.8 GHz Frequency Multiplier)

  • 김태훈;주재현;구경헌
    • 한국전자파학회논문지
    • /
    • 제22권2호
    • /
    • pp.148-153
    • /
    • 2011
  • 본 논문에서는 2.9 GHz 입력 신호를 인가하여 5.8 GHz 대의 무선 랜 신호를 생성하는 역 E급 주파수 체배기를 설계하였다. 설계된 역 E급 주파수 체배기는 기존에 제시된 E급 주파수 체배기보다 작은 인덕턴스 소자값을 사용하고 낮은 피크 드레인 전압에 의해 트랜지스터에 걸리는 부담이 적어진다. 측정한 결과 5.8 GHz에서 15dBm이 인가됐을 때 출력 전력은 21 dBm, 체배 이득은 6 dB, 전력 부가 효율은 35 %의 특성을 나타내었다.

낮은 위상 잡음 특성을 갖는 SRD를 이용한 C-Bard용 추파수 체배기 설계 및 계작에 관한 연구 (A study on the Design and Fabrication of C-band Frequency Multiplier using SRD with low phase noise characteristic)

  • 김진섭;강원석;권성수;김용석;나극환
    • 한국전자파학회:학술대회논문집
    • /
    • 한국전자파학회 2000년도 종합학술발표회 논문집 Vol.10 No.1
    • /
    • pp.142-145
    • /
    • 2000
  • 본 논문에서는 C-band용 주파수체배기를 위상잡음 특성이 우수한 SRD를 이용하여 설계, 제작하였다. 1.13GHz의 신호를 체배기에 인가하여 5체배함으로써 5.65GHz대 신호를 얻는 방법을 이용하였다. 또한 원하는 5체배 신호만을 얻기위해서 출력단에 사용되는 대역통과 필터를 기존에 많이 사용되는 Coupled Line 필터 대신에 Microstrip Ring 공진 필터를 사용하는 방식을 이용하였다.

  • PDF

위상 지연 선로를 이용한 새로운 구조의 주파수 2체배기 (A New Structure Frequency Doubler Using Phase Delay Line)

  • 조승용;이경학;김용환;도지훈;이형규;홍의석
    • 한국통신학회논문지
    • /
    • 제32권2A호
    • /
    • pp.213-219
    • /
    • 2007
  • 본 논문에서는 입력단에 위상 지연 선로와 하모닉 출력단에 $90^{\circ}$ 하이브리드 결합기를 사용하여 억압특성을 개선한 새로운 구조의 주파수 체배기를 설계 및 제작하였다. 제안된 구조의 주파수 체배기는 출력전력 결합특성과 기본주파수의 억압특성을 개선하였다. $2.13{\sim}2.15GHz$의 주파수를 2체배 하여 $4.26{\sim}4.30GHz$의 신호원을 얻는 능동주파수 2체배기이며, 입력전력이 10dBm일 때 0.79dB 변환이득과 기본주파수에서 -55.54dBc, 3체배 주파수 6.42GHz에서 -44.76dBc, 4체배 주파수 8.56GHz에서 -39.19dBc의 개선된 억압특성값 얻을 수 있었다.