• Title/Summary/Keyword: 주파수 안정도

Search Result 1,186, Processing Time 0.036 seconds

Design of Low Noise Frequency Synthesizer for B-WLL RF Tranceiver (낮은 위상 잡음의 B-WLL 대역 주파수 합성기의 설계)

  • 송인찬;고원준;한동엽;황희용;윤상원;장익수
    • The Journal of Korean Institute of Electromagnetic Engineering and Science
    • /
    • v.11 no.6
    • /
    • pp.959-968
    • /
    • 2000
  • In this paper, a low phase noise frequency synthesizer used to TX local oscillator in BWLL RF tranceiver is presented. The phase-locked stable 25GHz-band frequencies in BWLL TX LO are obtained by using 2 GHz baseband frequency synthesizer, sixth-harmonic frequency multiplier and frequency doubler at 12 GHz band frequency input. The 25 GHz band frequency synthesizer presented in this paper has 3-output frequencies at 24.92 GHz, 25.10 GHz, 25.26 GHz. At 24.92 GHz frequency the synthesizer has 0.44 dBm output power and shows -87.93 dBc/Hz(a 10 KHz), -109.54 dBc/Hz (a100 KHz) phase noise characteristics .

  • PDF

Implementation algorithm and system for generating PWM frequency for berthing the train at station (열차의 정위치 정차용 주파수의 PWM 생성 알고리즘과 시스템 구현)

  • Eun-Taek Han;Chang-Sik Park;Ik-Jae Kim;Dong-Kyoo Shin
    • Journal of Internet Computing and Services
    • /
    • v.24 no.5
    • /
    • pp.37-50
    • /
    • 2023
  • In general, PLL or DDS are mainly used as precise and stable frequency synthesis methods. For stable operation, a PWM frequency generation algorithm was designed and implemented using FPGA. This is an algorithm that creates a frequency 8,192 times the target frequency and then performs the D flip-flop 13 times to generate multiple frequencies with a precision of 1 Hz. Using the designed algorithm, it is applied to the Berthing system for stopping trains in station. The applied product was developed and tested against the existing operating system to confirm its superior performance in terms of frequency generation accuracy.

Electronic Ballast Design for 400watt HID Lamp with Constant Power (정 출력 특성을 갖는 400watt HID 램프용 전자식 안정기 설계)

  • Park, Chong-Yeun;Jo, Gye-Hyun;Jo, Ho-Chan;Jeon, Kyung-Jun
    • Proceedings of the KIEE Conference
    • /
    • 2001.07d
    • /
    • pp.2526-2528
    • /
    • 2001
  • 본 논문은 Full bridge 방식의 LC 병렬구조를 갖는 400watt HID용 전자식 안정기 구조에 대한 해석과 항상 HID 램프가 일정한 출력을 갖도록 하는 제어 방법에 대해 다루었다. 전자식 안정기의 구조는 LC 병렬구조이다. 램프에 흐르는 전류값에 따라서 전자식 안정기의 동작주파수가 가변되는 구조를 가지고 있어, 램프 점등 초기에는 동작 주파수가 높다가 안정상태로 들어가면 주파수가 떨어지는 특성을 지니고 있다.

  • PDF

Frequency Shaped Optimal Control of Semi-active Suspension System Using an MR Damper (자기유변유체를 이용한 반능동형 현가장치의 Frequency shaped 최적 제어)

  • 김기덕;이재형;전도영
    • The Korean Journal of Rheology
    • /
    • v.11 no.2
    • /
    • pp.112-121
    • /
    • 1999
  • An MR(Magneto-Rheological) fluids damper is designed and applied to vibration suppression of a 1/4 car model. The damping constant of MR damper changes according to input current which is controlled in a semi-active way. Several control algorithms are compared in simulations and experiments. The advantage of the proposed Frequency shaped LQ control is that passenger comfort is emphasized in the range of 4~8Hz and driving safety is emphasized around the resonance frequency of unsprung mass.

  • PDF

A Study on the Phase-looked Dielectric Resonator Oscillator using Bias Tuning (바이어스 동조를 이용한 위상 고정 유전체 공진 발진기에 관한 연구)

  • 류근관;이두한;홍의석
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.19 no.10
    • /
    • pp.1982-1990
    • /
    • 1994
  • We implemented a PLDRO(Phase Locked Dielectric Resonator Oscillator) using the concept of the feedback property of PLL(Phase Locked Loop) for Ku-band(10.95-11.70 GHz). The conventional approaches to a PLDRO design use varactor diode tuning method.. But in theis paper, the PLDRO has the advantage of the frequency sensitivity to changes in the supple voltage of the oscillating device without the frequency-variable part by varactor diode voltage-control. and uses a SPD(Sampling Phase Detector) for phase-comparision. The PLDRO is composed of the DRO phase-locked to the reference signal of UHF band by using a SPD for high frequency stability and can be available for European FSS(Fixed Satellite Service) at 10.00GHz. The PLDRO generates the output power of 8.67 dBm at 10.00 GHz and has a phase noise of -81 dBc/Hz at 10 kHz offset from carrier. The hamonic and spurious characteristics have -42.33 dBc and -65dBc respectively. This PLDRO has much better frequency stability, lower phase noise, and more economical effect for a satellite system than conventional DRO.

  • PDF

Receiver Front-End of Radar for the Coherent Operation (코히어런트 동작을 위한 레이다 수신기 전단부)

  • Lee, Taek-Kyung
    • Journal of Advanced Navigation Technology
    • /
    • v.4 no.1
    • /
    • pp.1-10
    • /
    • 2000
  • When the magnetron is employed as a radar transmitter source, the receiver needs to detect the frequency and the phase of the transmitting signal for the coherent operation. The local oscillator frequency is tuned for the stable intermediate frequency and the coherent oscillator generates the stable signal which is phase-locked to the transmitting signal. In this paper, we designed and implemented the receiver front-end including AFC(Automatic Frequency Control) circuit, STALO(Stable Local Oscillator) and COHO (Coherent Oscillator) unit.

  • PDF

Optimal Design of IIR Digital Filter Using the Genetic Algorithm (유전자 알고리즘을 이용한 IIR 디지털 필터 최적화)

  • Song, Young-Jun;Kong, Seong-Gon
    • Proceedings of the KIEE Conference
    • /
    • 1999.11c
    • /
    • pp.800-802
    • /
    • 1999
  • 본 논문에서는 기존의 알고리즘에서 벗어나 새로이 제안된 유전자 알고리즘을 이용하여 디지털 필터를 설계하는데 목적이 있다. 이 방법은 아날로그 필터에서 디지털 필터로의 전환이 불필요하며, 기존의 디지털 필터 설계방법과는 달리 저역통과(low-pass), 고역통과(high-pass), 대역통과(band-pass), 대역소거(band-stop) 필터와 같은 주파수 선택별 필터를 각각 독립적으로 설계 가능하게 하고, 이에 따른 계산 손실을 줄일 수 있다. 유전자 알고리즘을 사용하는데 있어 적합도 함수는 주파수 응답 크기를 이용한다. 실제로 주파수 응답특성과 디지털 필터의 계수와는 밀접한 관계가 있으므로, 원하는 필터의 주파수응답특성을 통해, 디지털 필터의 계수를 최적화 한다. 또한 필터계수 최적화 과정에 있어, 선택, 교배, 돌연변이와 같은 유전 연산자 적용시 필터의 계수들은 각각 안정도가 보장되어지는 범위내에서 선택되게 한다. 디지털 필터를 설계한 후 기존의 방법과 새로이 제안된 방법의 성능을 비교 평가 한다.

  • PDF

The Decreasing of frequency offset effect for IEEE 802.15.4b 868/915MHz receiver (IEEE 802.15.4b 868/915MHz 수신기를 위한 주파수 옵셋 영향 감소)

  • Kang, Sung-Min;Lim, Jae-Won;Lee, Sung-Young;Cheong, Cha-Keon
    • Proceedings of the KIEE Conference
    • /
    • 2008.07a
    • /
    • pp.1937-1938
    • /
    • 2008
  • 본 논문에서는 868/915MHz 대역 IEEE 802.15.4b LR-WPAN(Low-Rate Wireless Personal Area Network; ZigBee)시스템의 수신기를 위한 주파수 옵셋 영향을 감소시키는 알고리즘을 제안한다. 저가 구현을 지향하는 LR-WPAN 시스템의 특성에 맞추어 반송파 중심주파수의 $\pm$80ppm에 해당하는 주파수 옵셋 환경에서 안정된 수신을 보장할 수 있는 알고리즘으로 868/915MHz수신기 Correlator에 multiple delay differential filter를 적용함으로써 주파수 옵셋에 대한 강인성 및 수신 성능의 안정성을 증대시켰다.

  • PDF

A Study on the Requirement of Frequency Regulation Reserve in Electricity Market (전력시장에서 주파수조정예비력 요구에 관한 연구)

  • Oh, Chang-Soo;Lee, Kang-Wan
    • Proceedings of the KIEE Conference
    • /
    • 2005.07a
    • /
    • pp.298-300
    • /
    • 2005
  • 전력계통의 주파수조정예비력(Frequency Regulation Control)은 부하 변동에 대응하여 규정된 주파수를 유지하고 안정된 전력계통 운영이 가능하도록 단시간 내에 응동할 수 있는 예비력이다. 본 논문은 우리나라 전력계통에 적합한 위와 같은 주파수조정예비력을 제시하고 전력산업 구조개편에 따라 분리된 발전사업자들이 전력시장에서 대부분의 주파수조정예비력을 담당하는 화력발전소 예비력 확보 방안을 연구 검토한 것이다.

  • PDF