Design of Low Noise Frequency Synthesizer for B-WLL RF Tranceiver

낮은 위상 잡음의 B-WLL 대역 주파수 합성기의 설계

  • 송인찬 (서강대학교 전자공학과 초고주파 연구실) ;
  • 고원준 (서강대학교 전자공학과 초고주파 연구실) ;
  • 한동엽 (서강대학교 전자공학과 초고주파 연구실) ;
  • 황희용 (서강대학교 전자공학과 초고주파 연구실) ;
  • 윤상원 (서강대학교 전자공학과 초고주파 연구실) ;
  • 장익수 (서강대학교 전자공학과 초고주파 연구실)
  • Published : 2000.09.01

Abstract

In this paper, a low phase noise frequency synthesizer used to TX local oscillator in BWLL RF tranceiver is presented. The phase-locked stable 25GHz-band frequencies in BWLL TX LO are obtained by using 2 GHz baseband frequency synthesizer, sixth-harmonic frequency multiplier and frequency doubler at 12 GHz band frequency input. The 25 GHz band frequency synthesizer presented in this paper has 3-output frequencies at 24.92 GHz, 25.10 GHz, 25.26 GHz. At 24.92 GHz frequency the synthesizer has 0.44 dBm output power and shows -87.93 dBc/Hz(a 10 KHz), -109.54 dBc/Hz (a100 KHz) phase noise characteristics .

본 논문에서는 낮은 위상 잡음을 갖는 B-WLL대역 국부발진기(LO)로 사용될 주파수 합성기를 설계 및 제작하였다. 2GHz 대역의 주파수 합성기를 구성, 낮은 위상잡음의 안정된 파형을 얻은 후 SRD(Step Recovery Diode)를 이용하여 주파수 체배기를 거쳐 12GHz 대역의 위상 고정된 안정된 신호를 얻었다. 제작된 주파수 합성기는 각각 출력 주파수 24.92 GHz, 25.10GHz, 25.26GHz를 가지며, 이 중 출력 주파수 24.92 GHz에서 0.44 dB의 발전출력과 -87.93 dB/Hz(@10KHz), -109,54dBc/Hz(@100 KHz)의 위상잡음 특성을 나타내었다.

Keywords

References

  1. Nonlinear Microwave Circuits Stephen A. Maas
  2. Design of FET frequency Multipliers and Harmonic Oscillators Edmar Camargo
  3. IEEE Trans. Microwave Theory Tech. v.MTT-26 A New Microwave Measurement Technique to Characterize Diodes and an 800GHz Cutoff Frequency Varactor at Zero Volts Bias Bernard C. Deloach
  4. Microwave Engineering David M. Pozar
  5. WLL 대역 주파수 합성기의 설계 김승환
  6. 낮은 위상 잡음을 갖는 X-Band 주파수 합성기의 설계 배수호