• 제목/요약/키워드: 전치왜곡

검색결과 111건 처리시간 0.023초

근접한 이중대역 신호에 대한 디지털 전치왜곡 기법 (Digital Predistortion for Closely Spaced Dual-Band Signals)

  • 정의림;오주현;김도경
    • 한국정보통신학회논문지
    • /
    • 제22권12호
    • /
    • pp.1684-1690
    • /
    • 2018
  • 근접한 이중대역 신호에 대한 새로운 디지털 전치왜곡 기법을 제안한다. 본 논문에서 고려하는 시스템은 이중대역 신호를 한 개의 전력증폭기로 증폭하는 송신기이다. 이 경우 전력증폭기 출력신호는 두 대역 신호의 교차변조 및 상호변조에 의해 왜곡이 발생한다. 특히 두 대역이 가까울 때에는 각 대역에서 상호변조에 의해 발행한 스펙트럼이 서로 겹칠 수 있고 이는 전치왜곡 성능을 저하시킨다. 이러한 문제를 해결하기 위해서 제안하는 기법은 먼저 전력증폭기 특성을 추정하고 이렇게 추정한 전력증폭기 특성을 바탕으로 전치왜곡 계수를 추출한다. 이러한 두 단계를 통해 전치왜곡 계수를 구하면 근접한 이중대역 신호에 대해서도 서로 간섭 없이 전치왜곡이 동작할 수 있다. 제안하는 기법은 컴퓨터 모의실험을 통해 검증하는데, 모의실험 결과에 따르면 제안하는 기법이 기존의 이중대역 전치왜곡 방법보다 우수한 성능을 보인다.

비선형 전력 증폭기의 포화영역에서 강인한 디지털 전치왜곡 기법 (A Robust Digital Pre-Distortion Technique in Saturation Region for Non-linear Power Amplifier)

  • 홍순일;정의림
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2015년도 춘계학술대회
    • /
    • pp.681-684
    • /
    • 2015
  • 무선 통신 시스템에서 전력 증폭기는 신호를 원거리로 송신하기 위해 필수적인 부품이다. 일반적으로 전력증폭기는 비선형 특성을 가지고 있는 소자이며, 입력 전력이 높을수록 심한 비선형 특성을 보인다. 또한 이러한 비선형 왜곡은 신호품질을 저하시키고 인접 채널 간섭을 유발하게 된다. 전력증폭기의 비선형 특성을 선형화하기 위한 다양한 기술들이 알려져 있는데, 그 중에서 디지털 전치왜곡 방식이 디지털 신호처리를 이용하여 효과적으로 전력증폭기를 선형화 하는 것으로 알려져 있다. 하지만, 전력 증폭기가 포화 영역에서 동작 할 경우 심한 비선형 왜곡의 영향으로 전력증폭기의 선형화가 제대로 이루어지지 않는 문제가 있다. 본 논문에서는 포화 영역에서 디지털 전치왜곡 성능개선을 다루는데, 계수를 구하는 적응형 알고리즘에서 왜곡이 심한 포화영역의 입력 신호에서는 적응형 알고리즘을 동작시키지 않고 비포화 영역의 신호에서는 알고리즘을 동작시킴으로써 전치왜곡의 성능을 개선하는 방안을 제안한다. 제안하는 알고리즘을 검증하기 위해 MATLAB을 사용하여 컴퓨터 모의실험을 수행하였고, 기존의 디지털 전치왜곡 방식과의 비교 분석도 수행하였다.

  • PDF

피드백 샘플 반복 활용을 이용한 다지털 전치 왜곡 방안 (Digital Pre-Distortion Technique Using Repeated Usage of Feedback Samples)

  • 이광표;홍순일;정의림
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2015년도 춘계학술대회
    • /
    • pp.673-676
    • /
    • 2015
  • 디지털 전치 왜곡기법은 비선형 전력증폭기의 역함수에 해당하는 디지털 전치왜곡 특성을 찾아 송신신호를 미리 왜곡 시켜줌으로써 비선형 전력증폭기를 선형화시키는 기술이다. 일반적으로 전력증폭기는 시간과 전력 그리고 온도에 따라 비선형 특성이 변하기 때문에 디지털 전치왜곡기법에서는 송신신호와 되먹임 신호를 주기적으로 메모리(RAM)에 저장하여 전력증폭기 특성 함수의 역함수인 전치 왜곡 계수를 찾게 된다. 하지만 적응형 알고리즘이 원하는 전치왜곡 계수에 수렴하기 위해서는 긴 샘플이 요구되는데 이는 많은 메모리를 요구한다. 본 논문에서는 전치왜곡 엔진부에서 짧은 길이의 메모리를 사용하지만 이 메모리의 샘플을 재활용하여 반복 연산 수행을 통해 긴 용량의 메모리를 이용하여 구현하였을 경우와 유사한 성능을 얻는 방법을 제안하며 이를 컴퓨터 모의실험을 통해 성능 비교 분석한다.

  • PDF

DSP 구현을 위한 적응 전치왜곡 선형화기 구조 (An Adaptive Predistorter Linearizer Architecture for the DSP Implementation)

  • 이경우;이세현;이상설
    • 한국전자파학회논문지
    • /
    • 제11권8호
    • /
    • pp.1428-1436
    • /
    • 2000
  • 이 논문에서는 DSP로 구현하기에 적합한 적응 전치왜곡 선형화기를 제안한다. 기존에 제안된 선형화기와 달리 애널러그 전치왜곡기를 사용하지 않고 DSP로 전치왜곡을 시행한다. 전치왜곡기의 출력신호와 후처리기의 출력신호사이의 오차가 글로벌 최소치에 접근하도록 RLS(recursive least square) 적응 앨거리즘을 적용한다. 제안된 선형화기에 대한 컴퓨터 씨뮬레이션 결과는 좋은 성능을 보인다.

  • PDF

변형된 혼변조 신호 개별 차수 조정 전치왜곡 선형화기 설계 (A Design of Predistortion Linearizer Controlling Modified Individual Order IM Signal)

  • 김영
    • 대한전자공학회논문지TC
    • /
    • 제41권10호
    • /
    • pp.97-102
    • /
    • 2004
  • 본 논문에서는 변형된 개별 차수 혼변조 신호 발생기들을 이용한 새로운 형태의 전치왜곡 회로를 제안하였다. 이 회로들은 전치왜곡 3차 와 5차 이상의 고차 신호 발생기 두개로 구성되어 독립적으로 동작과 제어되며, 이것의 회로 동작을 통해서 전력 증폭기의 혼변조 왜곡 신호들을 효과적으로 억압할 수 있다. 구현된 전치왜곡 선형화기의 동작특성은 국내 개인 휴대 통신 (PCS) 기지국 송신 대역인 1840 ~ 1970MHz 주파수에서 동작되도록 제작, 측정을 하였고 그 결과 반송파 2 톤 신호를 인가할 때 3차 혼변조 왜곡 특성의 (C/I)비는 40dB 이상, 5차 혼변조 왜곡 특성의 (C/I)비는 23dB 이상의 개선효과를 얻었고, IS-95 CDMA 신호를 인가하였을 때 885KHz 이격 지점에서 인접 채널 전력비를 l0dB이상 개선시켰다.

다중 대역 전송 시스템을 위한 전치왜곡 알고리즘 (Digital Predistortion for Multi-band/Multi-mode Transmission Systems)

  • 최성호;이병환;이철수;정의림
    • 한국정보통신학회논문지
    • /
    • 제16권1호
    • /
    • pp.48-58
    • /
    • 2012
  • 본 논문에서는 다중 대역 전송 시스템에서 광대역 전력 증폭기의 선형화를 위한 새로운 전치왜곡 기법을 제안한다. 특히, 한 시스템에서 동시에 다중대역/다중모드 신호를 전송함에 있어 다중대역 신호가 하나의 전력 증폭기에 의해 증폭되어 전송되는 시스템을 고려한다. 상호 대역 간 비선형 왜곡을 포함한 비선형 특성을 보상하기 위하여, 본 논문에서는 다중 전치왜곡기 블록을 갖는 새로운 전치왜곡 구조를 제안하며, 다중 전치왜곡기의 계수를 동시에 갱신하는 적응 알고리즘을 제안한다. 제안하는 다중 대역 모델을 검증하기 위하여 상용 증폭기를 사용하여 증폭기 모델을 추출하였으며, 추출된 모델을 기반으로 제안한 알고리즘을 모의실험을 통해 검증하였다. 모의실험 결과는 제안 알고리즘이 효과적으로 다중 전치왜곡기의 계수를 구할 수 있으며, 다중 대역을 효과적으로 선형화 할 수 있음을 보여준다.

다항식형 전치왜곡기를 이용한 전력증폭기 선형화 (Power Amplifier Linearization using the Polynomial Type Predistorter)

  • 민이규;이상설
    • 한국전자파학회논문지
    • /
    • 제12권7호
    • /
    • pp.1102-1109
    • /
    • 2001
  • 다항식형 전치왜곡기를 이용한 적응 전치왜곡 선형화기의 새로운 구조를 제안한다. 제안된 선형화기에서는 전치왜곡을 포함한 대부분의 연산이 DSP(digital signal processor)로 수행된다. 전치 왜곡기의 출력신호와 후처리기 의 출력 신호 사이 의 오차를 최소화하기 위하여 RLS(recursive least squares) 앨거리즘을 적용한다. 씨뮬레이션 결과 ACPR(adjacent channel power ratio)이 대역 가장자리에서 40 dB 이상 개선된다. 선형화기의 수렴 및 재수렴 특성 역시 만족스러운 성능을 보인다.

  • PDF

모바일 WiMax용 카르테시안 벡터 모듈레이터 전치왜곡기의 선형성 개선에 관한 연구 (A Study on Linearity Improvement of Cartesian Vector Modulator Predistorter for WiMax Applications)

  • 전상현;김지연;김종헌
    • 한국ITS학회 논문지
    • /
    • 제9권4호
    • /
    • pp.32-42
    • /
    • 2010
  • 본 논문에서는 카르테시안 벡터 모듈레이터 전치왜곡기의 선형성 개선을 극대화하기 위해서 전치왜곡기 설계시 고려해야할 파라미터들을 제시하였으며 비선형시작점 조정회로를 사용한 개선된 카르테시안 벡터 모듈레이터 진처왜곡기를 제안하였다. 전치왜곡기의 성능을 확인하기 위해서 2.5 GHz 대역 모바일 WiMax 1FA 신호를 입력으로 하는 15 W 전력 증폭기에 제안한 전치왜곡기를 적용하였다. 측정결과, -45.3 dBc의 ACLR을 얻었으며 기존의 다이오드를 사용한 전치왜곡기에 비해서 선형성 개선 구간이 넓어졌을 뿐만 아니라 기존의 전치왜곡기에 비해 약 4 dB 개선된 결과를 얻었다.

주파수 체배기를 이용한 개별 차수 조정 전치왜곡 선형화기의 설계 및 구현 (A Study on the Predistortion Linearizer Controlled by the Individual Order with Frequency Multiplier)

  • 민준기;이기학;이근태;안창돈;홍의석
    • 한국통신학회논문지
    • /
    • 제28권12A호
    • /
    • pp.1019-1024
    • /
    • 2003
  • 본 논문에서는 주파수 체배기를 이용하여 2차, 3차 고조파 신호를 발생시켜 3차, 5차 혼변조 왜곡성분을 개별적으로 선형화 하는 새로운 구조의 전치왜곡 선형화기를 제안하였다. 이 구조는 2체배기를 이용하는 3차 혼변조왜곡신호 제어부와 3체배기를 이용하여 5차 혼변조 왜곡신호 제어부를 포함하여 출력신호들의 합성 및 격리를 위한 Wilkinson 전력합성기로 구성되었다. 제안된 개별차수 조정 전치왜곡 선형화기는 870∼880 MHz대역에서 3차 혼변조 왜곡특성은 약 -l6dB와 5차 혼변조 왜곡특성은 약 -l8dB의 개선효과를 얻었으며 출력전력은 34 dBm/tone이었다.

이중대역 송신 시스템을 위한 단일 피드백 디지털 전치왜곡 기법 (Digital Predistortion for Concurrent Dual-Band Transmitter Based on a Single Feedback Path)

  • 이광표;윤민선;정배묵;정의림
    • 한국정보통신학회논문지
    • /
    • 제21권3호
    • /
    • pp.499-508
    • /
    • 2017
  • 본 논문에서는 이중 대역 송신시스템에서 비선형 전력증폭기를 선형화하기 위한 새로운 디지털 전치왜곡 기법을 제안한다. 기존의 시스템에서는 자기 대역의 비선형뿐만 아니라 타 대역간의 비선형을 보상하기 위해 두 개의 피드백 경로가 요구되는데 이는 하드웨어의 복잡도와 비용을 증가시킨다. 반면 제안하는 전치왜곡 시스템은 한 개의 피드백 경로만을 사용한다. 따라서 기존 시스템에 비해 훨씬 간단한 구조를 가진다. 제안하는 기법은 전치왜곡 계수를 얻기 위해서 한 개의 피드백 경로를 공유하여 두 대역의 전력증폭기 특성을 먼저 추정하고 추정된 전력증폭기 특성으로부터 전치왜곡 계수를 얻는다. 컴퓨터 모의실험 결과에 따르면 제안된 방식은 두 개의 피드백 회로를 구성한 기존 방식과 대등한 선형화 성능을 보인다.