• Title/Summary/Keyword: 전자검출기

Search Result 1,007, Processing Time 0.03 seconds

Construction of Inverse Photoemission Spectrometer and Its Application (역광전자분광기의 제작 및 그 응용)

  • Kim, Jeong-Won;Kim, Se-Hun
    • Journal of the Korean Chemical Society
    • /
    • v.40 no.12
    • /
    • pp.719-723
    • /
    • 1996
  • An inverse photoemission spectrometer has been built and tested to study the unoccupied electron energy states of solid surfaces. It consists of a low energy electron gun and a band pass photon detector in an ultra-high vacuum chamber. The electron ray tracing simulation and current measurement of the electron gun show a good focus and a high flux of electron current. The overall resolution of the spectrometer is 0.74 eV and the sensitivity of the photon detector is about 10 counts/$sec{\cdot}{\mu}A.$ As a test experiment, the inverse photoemission spectra of a Ge(111) sample is in good agreement with the theoretical result.

  • PDF

반도체 검출기의 절연 최적화를 위한 다층 절연막 평가

  • Park, Jeong-Eun;Myeong, Ju-Yeon;Kim, Dae-Guk;Kim, Jin-Seon;Sin, Jeong-Uk;Gang, Sang-Sik;Nam, Sang-Hui
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2014.02a
    • /
    • pp.372-372
    • /
    • 2014
  • 반도체 검출기는 입사되는 X선 에너지에 의하여 이온화되어 발생하는 전자 전공쌍을 수집함으로 방사선 정보를 확인하는 선량계로써 많은 연구와 활용이 이루어지고 있다. 하지만, X선 에너지에 의하여 반도체 검출기에서 발생하는 전기적 신호량이 높지 않기 때문에 누설 전류의 저감이 필수적이다. 누설 전류를 저감시키기 위한 방안으로 반도체 층과 전극 층의 Schottky Contact 구조의 설계, Insulating Layer의 사용, 높은 비저항의 반도체 물질 연구 등이 이루어지고 있다. 하지만, 기존에 누설 전류 저감을 위하여 Insulating Layer를 전극층과 반도체 층 사이에 형성하는 연구에 있어서 Insulating Layer와 반도체 층의 계면 사이에서 발생하는 Charge Trapping으로 인하여 생성되는 신호의 Reproducibility 저하, 동영상 적용의 제한 등의 문제점을 겪어왔다. 이에 본 논문에서는 누설 전류를 저감시킴과 동시에 Charge Trapping의 최소화를 이루기 위하여 Insulating Layer의 두께 최적화 연구를 수행하였다. 본 연구에서 사용한 Insulating Layer는 검출기 표면에 입사하는 X선 정보 손실을 최소화 시키는 동시에 누설 전류와 Charge Trapping을 최소화 시키는 방법으로써 CVD방법으로 검출기 표면에 균일하게 Insulating Layer를 코팅하였다. Insulating 물질은 Parylene을 사용하였으며, 그 중 온도, 습도 등 외부환경에 영향을 적게 받는 type C를 사용하였다. 증착에 사용한 장비의 진공도는 Torr로 설정하여 증착되는 Parylene의 두께가 약 $0.3{\mu}m$가 되게 하였으며, 실험에는 반도체 물질 PbO를 사용하였다. Parylene의 절연 특성은 Dark Current와 Sensitivity를 측정한 SNR을 이용하여 Parylene코팅이 되지 않은 동일 반도체 검출기와의 신호를 비교하였으며 또한 Parylene를 다층 제작한 검출기의 수집 신호량을 비교하였다. 제작한 검출기의 X선 조사 시의 수집 전하량 측정 결과, 100 kVp, 100mA, 0.03s의 X선 조건에서 $1V/{\mu}m$의 기준 시, Parylene를 코팅하지 않은 PbO 검출기의 Dark current는 0.0501 nA/cm2, Sensitivity는 0.6422 nC/mR-cm2, SNR은 12.184이었으며, Parylene단층의 두께인 $0.3{\mu}m$로 증착된 시편의 Dark current는 0.04097 nA/cm2, Sensitivity는 0.53732 nC/mR-cm2으로 Dark current가 감소되고 sensitivity도 감소하였지만 SNR은 13.1150으로 높아진 것을 확인할 수 있었다. Perylene이 $0.6{\mu}m$로 증착된 시편의 경우, Dark Current는 0.04064 nA/cm2, Sensitivity는 0.31473 nC/mR-cm2, SNR은 7.7443으로써 Insulating Layer가 없는 시편보다 SNR이 약 40% 낮아진 것을 확인할 수 있었다. Parylene이 $0.9{\mu}m$로 증착된 시편의 경우 Dark current는 0.0378 nA/cm2, Sensitivity 0.0461 nC/mR-cm2로 Insulating Layer가 없는 시편에 비해 SNR은 약 1/12배 감소한 1.2196이었고, Parylene이 $1.2{\mu}m$로 증착된 시편의 SNR은 1.1252로서 더 감소하였다. 따라서 Parylene을 다층 코팅한 검출기일수록 절연 효과의 영향이 커짐으로써 SNR 비교 시 수집되는 신호량이 줄어드는 것을 확인하였다. 반도체 검출기의 누설 전류를 저감시킴과 동시에 신호 수집율에 영향을 최소화시키기 위하여 Insulating Layer의 두께를 적절하게 설정하여 적용하면 Insulating Layer가 없는 검출기에 비해 누설전류를 최소한으로 줄일 수 있고 신호 검출효율이 감소하는 것을 방지할 수 있을 것이라 사료된다.

  • PDF

Suboptimal Receiver Combining Adaptive Array Antenna and Orthogonal Decision-Feedback Detector (적응 배열 안테나에 부귀환 직교 다중사용자 검출기를 결합한 준 최적 수신기)

  • Jo, Yeong-Pil;Kim, Jong-Mun;Gwak, Gyeong-Seop
    • Journal of the Institute of Electronics Engineers of Korea TC
    • /
    • v.39 no.8
    • /
    • pp.26-32
    • /
    • 2002
  • In this paper, we propose a suboptimal receiver combining adaptive array antenna and orthogonal decision-feedback detector in DS/CDMA system. Adaptive way antenna can cancel out undesired signal using beamforming scheme. However, if there are interfering signals from undesired users with the same incident angle as that of a desired user, an adaptive array antenna cannot suppress them. The proposed receiver can cancel out remaining interference from users having nearly the same beam pattern. And we employ Orthogonal Decision-Feedback Detector (ODFD) as Multiuser detection. The ODFD performs as good as the decorrelating decision -feedback detector (DDFD) with much less complexity. Simulation results show that the proposed system provides a significantly enhanced performance.

Design of the Charge pump PLL using Dual PFD (듀얼 위상 주파수 검출기를 이용한 차지펌프 PLL 설계)

  • Lee, Jun-Ho;Lee, Geun-Ho;Son, Ju-Ho;Kim, Sun-Hong;Yu, Young-Gyu;Kim, Dong-Yong
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.38 no.8
    • /
    • pp.20-26
    • /
    • 2001
  • In this paper, the charge pump PLL using the dual PFD to improve the trade-off between acquisition behavior and locked behavior is proposed. This dual PFD consists of a positive edge triggered PFD and a negative edge triggered PFD. The proposed charge pump shows that it is possible to overcome the issue of the charge pump current imsmatch by the current subtraction circuit. Also, this charge pump can suppress reference spurs and disturbance of the VCO control voltage. The proposed charge pump PLL is simulated by SPICE using 0.25${\mu}m$ CMOS process parameters.

  • PDF

3.125Gbps Reference-less Clock and Data Recovery using 4X Oversampling (4X 오버샘플링을 이용한 3.125Gbps급 기준 클록이 없는 클록 데이터 복원 회로)

  • Jang, Hyung-Wook;Kang, Jin-Ku
    • Journal of IKEEE
    • /
    • v.10 no.1 s.18
    • /
    • pp.10-15
    • /
    • 2006
  • In this paper, a clock and data recovery (CDR) circuit for a serial link with a half rate 4x oversampling phase and frequency detector structure without a reference clock is described. The phase detector (PD) and frequency detector (FD)are designed by 4X oversampling method. The PD, which uses bang-bang method, finds the phase error by generating four up/down signal and the FD, which uses the rotational method, finds the frequency error by generating up/down signal made by the PD output. And the six signals of the PD and the FD control an amount of current that flows through the charge pump. The VCO composed of four differential buffer stages generates eight differential clocks. Proposed circuit is designed using the 0.18um CMOS technology and operating voltage is 1.8V. With a 4X oversampling PD and FD technique, tracking range of 24% at 3.125Gbps is achieved.

  • PDF

고에너지 입자 검출기 STEIN의 아날로그회로 설계

  • Kim, Jin-Gyu;Nam, Ji-Seon;Seo, Yong-Myeong;Jeon, Sang-Min;Mcbride, Steve;Larson, Davin;Jin, Ho;Seon, Jong-Ho;Lee, Dong-Hun;Lin, Robert P.;Harvey, Peter
    • Bulletin of the Korean Space Science Society
    • /
    • 2010.04a
    • /
    • pp.37.5-38
    • /
    • 2010
  • 경희대학교 우주탐사학과에서는 우주공간 탐사를 위해 Trio(TRiplet Ionospheric Observatory)-CINEMA(Cubesat for Ions, Neutrals, Electrons and MAgnetic fields)로 명명된 초소형 위성을 개발하고 있다. 과학임무는 지구 저궤도에서 고에너지 입자를 관측하는 것이며, 이를 위해 고에너지 (2~300keV) 입자 검출기와 자기장 측정기가 탑재된다. 저에너지 입자 검출기 시스템인 STEIN(SupraThermal Electrons, Ions, Neutrals)은 $1\times4$ Array의 개선된 실리콘 검출기와 이온, 전자, 중성입자를 분리할 수 있는 정전장 편향기, 그리고 신호를 처리하는 전자회로로 구성되어있다. 설계된 전자회로는 매우 작은 검출기 기판, 아날로그 기판과 디지털 기판으로 이루어져 있고, 475mW 이하의 저 전력으로 동작한다. 또한 2~100keV의 에너지를 1keV이하의 해상도로 30,000event/sec/pixel 까지 관측 할 수 있도록 회로를 설계하였다. 센서로 들어온 입자로 인해 발생한 펄스의 신호는 4개의 아날로그 회로가 담당하게 되는데, Folded cascode amplifier를 배치하여 증폭률을 높인 Charge sensitive amplifier를 통해 신호를 증폭하고, $2{\mu}s$ unipolar gaussian shaping amplifier를 통해 읽기 쉽게 처리된 신호를 상한파고선별기와 하한파고 선별기를 통해 유효 값 여부를 판단하고, 피크 검출기를 통해 피크의 타이밍을 측정한 뒤 신호를 아날로그-디지털 변환 회로를 통하여 8bit의 값으로 나타내어, 입자들의 Spectrum을 측정하게 된다. 크기와 소비전력이 적음에도 검출성능이 우수하기 때문에 이 시스템은 향후 우주탐사 시스템에 있어 매우 중요한 역할을 수행 할 것으로 생각한다.

  • PDF

An Examination of Fault Exposure Rate of Switching Software of TDX Series from Empirical failure data (선험적 고장 데이터에 의한 TDX 계열 교환 소프트웨어의 결함 검출율 분석)

  • 이재기;신상권;홍성백
    • Journal of the Korean Institute of Telematics and Electronics S
    • /
    • v.36S no.3
    • /
    • pp.27-35
    • /
    • 1999
  • 소프트웨어의 결함 검출율(FER : Fault Exposure Ratio)은 소프트웨어에 대한 시험의 효율성과 고장 당결함 발생율(per fault hazard rate)을 제어하는데 매우 중요한 요소이다. 특히 시험이 불규칙적으로 수행될 때 고장 발견은 더욱 어려워진다. 시험이 종료되는 단계에서 소프트웨어 결함 검출율이 낮은 경우는 시험의 유효성을 기대하기 어렵기 때문이다 일반적으로 결함 검출율(K)이 점차 높아지는 시험 종료 단계에서는 Random Test 보다는 강도 높은 실 시험이 수행되기 때문이다. 이런 가정하에 본 논문에서는 TDX 교환 소프트웨어의 결함 검출율을 추정하여 이를 기반으로 한 ATM 소프트웨어의 결함 검출율을 예측하고 또한 소프트웨어 신뢰도가 향상되어 가는 과정에 대해 논했다..

  • PDF

Quasi Z-Source Voltage Sag-Swell Compensator by Instantaneous Value Detection Algorithm (순시치 검출 기법을 이용한 Quasi Z-소스 순간전압 Sag-Swell 보상기)

  • Lee, Ki-Taeg;Jung, Young-Gook;Lim, Young-Choel
    • Proceedings of the KIPE Conference
    • /
    • 2009.11a
    • /
    • pp.146-148
    • /
    • 2009
  • 본 논문에서는 새로운 Quasi Z-소스 순간전압 Sag-Swell 보상기를 제안한다. 제안된 시스템은 Quasi Z-소스 교류-교류 컨버터를 기반으로 하며, 입력단과 출력단이 공통 접지이며, 연속적인 입력전류로 동작하는 특징을 가지고 있다. 또한 평균치 제어 기법의 단점을 보완하기 위한 방법으로 실시간 샘플링 검출기법을 이용한 알고리즘을 적용하여 샘플링 구간 동안 평균치 값을 계산해서 순간전압 변동을 검출해 내는 기법을 적용했다.

  • PDF

Semiconductor Detectors for Radiation Imaging Applications (방사선 영상 장치용 반도체 검출기)

  • Park, K.S.;Park, J.M.;Yoon, Y.S.;Kim, B.W.;Kang, J.Y.
    • Electronics and Telecommunications Trends
    • /
    • v.22 no.5
    • /
    • pp.95-107
    • /
    • 2007
  • X-선 측정 및 영상장치를 포함한 다양한 응용분야에서 방사선에 대한 고해상도의 영상을 얻기 위한 목적으로 반도체 검출기에 대한 개발이 활발히 진행되고 있다. 본 고에서는 방사선 검출을 위해 요구되는 반도체 물질의 주요 특성에 대해서 조사하였다. 또한 반도체를 이용한 플랫 패널(flat panel) 시스템, 픽셀 디텍터(pixel detector)와 스트립 디텍터(strip detector) 등의 혼성형 디텍터(hybrid detector), MAPS와 DEPFET 등의 단일형 픽셀 디텍터(monolithic pixel detector)의 디바이스 동작 원리 및 특성과 국내외 기술 동향에 대하여 살펴보았다.

Performance analysis on the asymmetric watermark using power spectrum domain (파워 스펙트럼 도메인 비대칭 워터마크의 성능 분석)

  • 서진수;유창동
    • Journal of the Institute of Electronics Engineers of Korea CI
    • /
    • v.40 no.3
    • /
    • pp.164-170
    • /
    • 2003
  • This paper proposes a novel method to detect Furon's asymmetric watermark by using a correlation detector that is mathematically tractable and simple. The performance of the proposed method is tested under various conditions. The experimental results matched the theoretical results well, showing that the correlation detector can indeed be used for the detection of asymmetric watermark. The proposed detector is aplied to both single and multiple bit embedded watermark. Bit error rate (BER), obtained from the experiment, was compared to the one obtained from the theory. As the embedded information increases, the BER of the Furon's asymmetric watermarking method also increases rapidly.