• Title/Summary/Keyword: 전력소모비

Search Result 577, Processing Time 0.03 seconds

A Low-Power Hybrid ARQ Scheme for RFID System (RFID 시스템을 위한 저전력 Hybrid ARQ 방식)

  • Choi, Sung-Hye;Joe, In-Whee
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2005.07a
    • /
    • pp.265-267
    • /
    • 2005
  • RFID 시스템에서 소형화 추세 및 배터리 사용에 따라 태그 및 리더의 전송 전력을 최소화할 수 있는 저전력 설계가 반드시 필요하다. 또한 리더와 Tag는 무선으로 통신을 수행하며, 동시에 Tag는 이동성을 가지므로 에러율이 유선방식에 비해 상당히 높다. 그러나 현재 ISO표준에서는 에러발생시 MAC계층에서 단지 CRC체크 후 재전송을 하는 방식으로 에너지 효율성 및 전송효율이 떨어진다. 본 논문에서는 이 같은 문제를 해결하기 위해서 유통 물류 등에 사용되는 900MHz대역의 RFID시스템에서 에너지 소모 최소화와 신뢰성을 보장할 수 있는 방법으로 Hybrid ARQ를 제안한다. 기존의 Hybrid ARQ를 개선시켜 에너지 효율성을 고려한 최적패킷 길이를 사용하고, 에너지 소모가 적은 BCH Code를 채택한다. 성능 분석 및 시뮬레이션 결과, 제안하는 Hybrid ARQ 방식이 기존의 전송방식보다 에너지 효율성 및 신뢰성을 향상시킴을 보여준다.

  • PDF

LP-MAC Technique in association with Low Power operation in unmanned remote wireless network (무인원격 무선 네트워크 환경에서의 저전력 운용을 고려한 LP-MAC 기법)

  • Youn, Jong-Taek;Ryu, Jeong-Kyu;Kim, Yongi
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.18 no.8
    • /
    • pp.1877-1884
    • /
    • 2014
  • Because of the limited power resource, we need a reliable low-power media access control technique suitable for unmaned remote sensor operation condition for the unmanned sensor processor to perform the task in the remote wireless network situation. Therefore CSMA/CA and X-MAC is generally considered to effectively transmit the signal in the low-power wireless network. In this paper, we propose the more efficient low-power LP-MAC Technique which consumes the minimum power and transmits the data faster in condition that the mobile nodes' joining to and leaving from the network which consists of the fixed nodes is fluid. The fixed nodes operate in an asynchronous mode to perform the network self-configuration and transmit data faster to the mobile node which is frequently join and leave the network. When the mobile node leaves the network, the network's operation mode will be synchronous mode to achieve the minimum power consumption, thus the minimum power operation becomes possible.

Design of a Low-Power MOS Current-Mode Logic Circuit (저 전력 MOS 전류모드 논리회로 설계)

  • Kim, Jeong-Beom
    • The KIPS Transactions:PartA
    • /
    • v.17A no.3
    • /
    • pp.121-126
    • /
    • 2010
  • This paper proposes a low-power MOS current-mode logic circuit with the low voltage swing technology and the high-threshold sleep-transistor. The sleep-transistor is used to high-threshold voltage PMOS transistor to minimize the leakage current. The $16{\times}16$ bit parallel multiplier is designed by the proposed circuit structure. Comparing with the conventional MOS current-model logic circuit, the circuit achieves the reduction of the power consumption in sleep mode by 1/104. The proposed circuit is achieved to reduce the power consumption by 11.7% and the power-delay-product by 15.1% compared with the conventional MOS current-model logic circuit in the normal mode. This circuit is designed with Samsung $0.18\;{\mu}m$ standard CMOS process. The validity and effectiveness are verified through the HSPICE simulation.

Low-Energy Intra-Task Voltage Scheduling using Static Timing Analysis (정적 시간 분석을 이용한 저전력 태스크내 전압 스케줄링)

  • Sin, Dong-Gun;Kim, Ji-Hong;Lee, Seong-Su
    • Journal of KIISE:Computer Systems and Theory
    • /
    • v.28 no.11
    • /
    • pp.561-572
    • /
    • 2001
  • Since energy consumption of CMOS circuits has a quadratic dependency on the supply voltage, lowering the supply voltage is the most effective way of reducing energy consumption. We propose an intra-task voltage scheduling algorithm for low-energy hard real-time applications. Based on a static timing analysis technique, the proposed algorithm controls the supply voltage within an individual task boundary. By fully exploiting all the slack times, as scheduled program by the proposed algorithm always complete its execution near the deadline, thus achieving a high energy reduction ratio. In order to validate the effectiveness of the proposed algorithm, we built a software tool that automatically converts a DVS-unaware program into an equivalent low-energy program. Experimental results show that the low-energy version of an MPEG-4 encoder/decoder (converted by the software tool) consumes less than 7~25% of the original program running on a fixed-voltage system with a power-down mode.

  • PDF

Core Technology for Ultra Low Power Using Cold Restart in Wearable Devices (Cold Restart를 이용한 웨어러블 디바이스의 초저전력 핵심 기술)

  • Kim, Seon-Tae;Park, Hyoung Jun;Park, Ho-Jun;Woo, Duk-Kyun
    • Journal of the Institute of Electronics and Information Engineers
    • /
    • v.54 no.4
    • /
    • pp.44-49
    • /
    • 2017
  • There are many battery-based wearable devices for healthcare and medical applications, but there is a user's inconvenience to charge battery frequently due to insufficient power management. In this paper, we propose a tickless-based operating system and power management algorithm that can effectively utilize the power management provided by HW, and propose a cold restart method that consumes the minimum power at the board level. The operating system of the proposed technique has reduced the power consumption from 2 times to 33 times in the four scenarios modeling the wearable device application compared to the existing operating system.

Analysis of Power Consumption Patterns for Commercial Portable Multimedia Players (상용 휴대형 멀티미디어 재생기 전력소모 패턴 분석)

  • Nam, Young-Jin;Yang, Eun-Ju;Lee, Jong-Yuol;Kim, Seong-Ryul;Seo, Dae-Wha
    • Journal of Korea Society of Industrial Information Systems
    • /
    • v.12 no.3
    • /
    • pp.95-103
    • /
    • 2007
  • Portable multimedia Player (PMP) devices have been gaining in its popularity with the emerging digital convergence of data, video, audio, etc. Since the PMP devices are typically equipped with DSP, a bigger LCD screen, and a hard disk, efficient power management has become more crucial than the other portable devices. This paper builds up a hardware/software-based power measurement system based on data acquisition devices. Subsequently, it measures and analyzes the power consumed in commercial PMP devices under different types of events: the system boot & shutdown, video playback, and the use of different video-coding types. Finally, our analysis of the measured power consumption patterns reveals useful information for the design of low-power PMP devices.

  • PDF

Design of memory controller for Non-volatile main memory (NVRAM 주 메모리를 위한 메모리 컨트롤러 설계)

  • Lee, Hu-Ung;Won, Youjip
    • Proceedings of the Korean Society of Computer Information Conference
    • /
    • 2013.01a
    • /
    • pp.195-196
    • /
    • 2013
  • 본 논문에서는 NVRAM(Non-volatile Random Access Memory) 주 기억장치를 위한 메모리 컨트롤러를 설계한다. NVRAM의 비 휘발성과 낮은 정적 에너지 소모의 장점을 활용하는 한편, 상대적으로 느린 읽기/쓰기 속도 및 큰 쓰기 전력 소모를 개선하기 위해 새로운 캐시 구조를 제안한다. FPGA를 활용하여 Block RAM 128KB 1차 캐시, 16KB 2차 캐시 및 캐시 컨트롤러를 포함하는 메모리 컨트롤러를 구현하였고 NVRAM은 FeRAM를 사용하였다.

  • PDF

PART I 1석4조! 전기요금 확 줄이고 전기화재 예방하는 방법

  • 김만건
    • Electric Engineers Magazine
    • /
    • s.271
    • /
    • pp.28-33
    • /
    • 2005
  • 최근 2년 동안 사상 초유의 국제유가 상승 등으로 경제여건이 어려운 시기에 우리 모두의 작은 관심과 실천이 가정에서는 가계 지출을, 기업에서는 경상비를 줄이는 동시에 전기재해를 예방 하고, 고유가시대에 석유를 수입하기 위한 달러를 절약하여 국가 경제에 힘을 보탤 수 있는 아주 쉬운 방법이 있다. 너무나 간단하다. 일반 가정이나 사무실에서 가장 많이 사용하는 TV나 컴퓨터 등 대부분의 전기$\cdot$전자제품은 원격조정의 편리함을 위해 대상 기기를 ''항상 깨어있는 상태''로 유지 시켜야 하는데 전기$\cdot$전자기기들이 실제 작동하지도 않으면서 명령을 기다리며 소모하는 대기전력이 소비자가 생각하는 소모량보다 수십 배 정도로 훨씬 많기 때문이다.

  • PDF

PART II 1석4조! 전기요금 확 줄이고 전기화재 예방하는 방법

  • 김만건
    • Electric Engineers Magazine
    • /
    • s.272
    • /
    • pp.25-29
    • /
    • 2005
  • 최근 2년 동안 사상 초유의 국제유가 상승 등으로 경제여건이 어려운 시기에 우리 모두의 작은 관심과 실천이 가정에서는 가계 지출을, 기업에서는 경상비를 줄이는 동시에 전기재해를 예방 하고, 고유가시대에 석유를 수입하기 위한 달러를 절약하여 국가 경제에 힘을 보탤 수 있는 아주 쉬운 방법이 있다. 너무나 간단하다. 일반 가정이나 사무실에서 가장 많이 사용하는 TV나 컴퓨터 등 대부분의 전기$\cdot$전자제품은 원격조정의 편리함을 위해 대상 기기를 `항상 깨어있는 상태`로 유지 시켜야 하는데 전기$\cdot$전자기기들이 실제 작동하지도 않으면서 명령을 기다리며 소모하는 대기전력이 소비자가 생각하는 소모량보다 수십 배 정도로 훨씬 많기 때문이다.

  • PDF

Design of a Low-power TFT-LCD Data Driver with Offset Compensation (TFT-LCD 구동용 저소비전력 Offset 보상 데이터 드라이버 설계)

  • 김선영;김성중;성유창;권오경
    • Proceedings of the IEEK Conference
    • /
    • 2003.07b
    • /
    • pp.915-918
    • /
    • 2003
  • 본 논문에서는 높은 슬루율을 가지고 전압편차 (offset)보상 기능을 가지면서도 전력소모가 적은 고계조 TFT-LCD 데이터 드라이버 구동용 단일이득 연산증폭기(unit gain op-amp)의 바이어스 회로 및 구동 방법을 제안하였다. 제안한 단일이득 연산증폭기는 일반적으로 사용되고 있는 전압편차 보상기능을 가진 단일이득 연산증폭기에 adaptive bias기능을 추가한 것으로써, 기존 구조에 비해 50%이상의 소비 전력 절감 효율을 보였다.

  • PDF