• Title/Summary/Keyword: 이득

Search Result 5,538, Processing Time 0.025 seconds

Design of Long Period Fiber Grating for EDFA gain flattening Filter (장주기 격자의 EDFA용 이득평탄화 필터 설계)

  • 김민성
    • Proceedings of the Korea Multimedia Society Conference
    • /
    • 2003.05b
    • /
    • pp.5-9
    • /
    • 2003
  • 장주기 격자 필터를 이용한 EDFA용 이득평탄화 필터 설계에는 대역폭에 따라 한 개에서 세 개까지의 평탄화가 가능하다 이러한 필터 설계는 EDFA의 고유의 중심 파장, 크기, 대역폭에 대한 각 장주기 광섬유 격자의 중심 파장, 크기, 대역폭을 설정하여 이득평탄화를 최적화시킨다. 이득평탄화 필터의 설계를 위한 방법으로써 수동 설계통한 이득평탄화를 했으나, 신속하고 편리함을 위해 반자동 설계, 자동 설계 프로그램을 구현하였다. 이를 통한 이득평탄화 정도는, 수동이 0.38dB, 반자동 0.57dB, 자동 0.62dB 정도로 정밀한 이득평탄화를 얻을 수 있는 설계가 가능하였다.

  • PDF

Speech Recognition in Noisy Environments Using Modified Gain Function (변형된 이득함수를 이용한 잡음 환경에서의 음성인식)

  • Jin, Ho-Sung;Lee, Sang-Ho;Hong, Jae-Keun
    • Proceedings of the KAIS Fall Conference
    • /
    • 2010.05a
    • /
    • pp.119-123
    • /
    • 2010
  • 본 논문에서는 2단계 잡음제거 방법의 이득함수를 이용한 고조파 복원 잡음제거 방법의 이득함수를 조정하여 기존의 방법보다 음성개선을 향상시켰고, 제안한 방법으로 개선된 음성을 음성인식 기술에 적용하였다. 본 논문에서는 기존 방법으로 음성개선 결과 묵음구간에서 음성구간으로 변화는 구간에서 이전 프레임의 추정된 음성신호로 스펙트럼의 이득함수가 구해져서 음성이 발생하는 구간에서 왜곡이 발생한다. 따라서 본 논문에서는 이러한 현상을 개선시키기 위해 2단계 잡음제거 방법의 이득함수를 추정된 a priori SNR과 비교하여 이득함수를 조정하고, 2단계 잡음제거 방법의 이득함수를 고조파 복원 방법의 이득함수와 비교하여 이득함수를 조정하여 음성을 개선하는 방법을 제안하였다. 그리고 음성인식을 위한 특징벡터 추출을 위해 제안한 방법으로 개선된 음성의 대수 에너지를 정규화 하는 대수 에너지 정규화 방법(Log Energy Normalization)을 음성인식 방법에 적용하였다.

  • PDF

Gain clamping system of erbium-doped fiber amplifier using differential ASE monitoring (WDM용 EDFA의 이득조절 시스템을 구현하기 위한 ASE 차동 감시 방법에 대한 연구)

  • 윤호성;배성호;박재형;박남규;안성준
    • Korean Journal of Optics and Photonics
    • /
    • v.11 no.2
    • /
    • pp.108-113
    • /
    • 2000
  • This paper presents a simple but novel gain deviation detector scheme which can be used for general gain-clamping systems. By using the difference of ASEJprobe powers extracted from the edges of gain-flattened bandwidth, gain deviation of EDFA can be exactly detected regardless of the operating condition of a constructed EDFA. To prove the vahd1ty of the suggested scheme, we Implemented gain clamping systems on a single EDFA and cascaded EDFA's link and achieved sufficient gam-clamping performance without the elaborate measurement for tlIe determination of control parameters. eters.

  • PDF

Design of Digital Automatic Gain Controller for the IEEE 802-11a Physical Layer (고속 무선 LAN을 위한 디지털 자동 이득 제어기 설계)

  • 이봉근;이영호;강봉순
    • Proceedings of the Korea Institute of Convergence Signal Processing
    • /
    • 2001.06a
    • /
    • pp.101-104
    • /
    • 2001
  • In this paper, we propose the Digital Automatic Gain Controller for IEEE 802.11a High-speed Physical Layer in the 5 GHz Band. The input gain is estimated by calculating the energy of the training symbol that is a synchronizing signal. The renewal gain is calculated by comparing the estimated gain with the ideal gain. The renewal gain is converted into the controlled voltage for GCA to reduce or amplify the input signals. We used a piecewise-linear approximation to reduce the hardware size. The gain control is performed seven times to provide more accurate gain control. The proposed automatic gain controller is designed with VHDL and verified by using the Xilinx FPGA.

  • PDF

Spectral gain variation characteristics of the silica-based erbium doped fiber amplifier in the 1545-1557 nm wavelength region (에르븀 첨가 광증폭기의 파장에 따른 이득 특성 측정 및 분석)

  • 김향균;박서연;이동호;박창수
    • Korean Journal of Optics and Photonics
    • /
    • v.8 no.3
    • /
    • pp.209-212
    • /
    • 1997
  • Spectral gain variation characteristics of the silica-based erbium doped fiber amplifiers is investigated in the 1545-1557 nm wavelength region. For a given length of the erbium doped fiber, the gain($G_0$) with minimum spectral gain variation is uniquely determined. The spectral gain imbalance DG is nearly proportional to the difference between G0 and the operating gain(G) with the proportional constant of 0.1-0.2 dB/dB. For the gain flattened EDFA at the input power of -20 dBm/ch. and the gain of 21 dB, the output power and the optical signal to noise variations after 12 cascaded EDFAs were 5 dB and 3 dB, respectively.

  • PDF

Design of A 2.7-V MMIC SiGe HBT Up-converter and Variable Gain Amplifier for Cellular Band Applications (Cellular 주파수 대역 2.7-V MMIC SiGe HBT 상향 주파수 혼합기와 가변이득 증폭기의 설계)

  • 박성룡;김창우
    • Proceedings of the Korea Electromagnetic Engineering Society Conference
    • /
    • 2000.11a
    • /
    • pp.146-149
    • /
    • 2000
  • SiGe HUT뜰 이용하여 Cellular 주파수 대역(824-849 MHz)에서 MMIC 상향 주파수 혼합기와 가변이득 증폭기를 설계하였다. 동작 전압은 2.7 V 이며, 이중평형 구조의 상향 주파수 혼합기는 12 dB의 변환이득, -0.6 dBm의 1dB 이득압축 출력전력, 30 dB 이상의 LO-RF 단자 격리도 특성, 1.25의 LO-VSWR. 1.34의 RF-VSWR을 가지며, 상호컨덕턴스형 가변이득 증폭기는 35 dB의 최대 선형이득, 13 dBm의 1dB 이득압축 출력전력, 42dB의 가변이득, 23dB의 3차 상호변조 교점 출력전력(OIP$_3$), 1.27의 입력 VSWR, 1.1의 출력 VSWR 특성을 보인다.

  • PDF

Design of Digital Automatic Gain Controller for the High-speed Processing (고속 동작을 위한 디지털 자동 이득 제어기 설계)

  • 이봉근;이영호;강봉순
    • Journal of the Institute of Convergence Signal Processing
    • /
    • v.2 no.4
    • /
    • pp.71-76
    • /
    • 2001
  • In this paper we propose the Digital Automatic Gain Controller for IEEE 802.11a-High-speed Physical Layer in the 5 GHz Band. The input gain it estimated by calculating the energy of the training symbol that it a synchronizing signal. The renewal gain is calculated by comparing the estimated gain with the ideal gain. The renewal gain is converted into the controlled voltage for GCA to reduce or amplify the input signals. We used a piecewise-linear approximation to reduce the hardware size. The gain control is performed seven times to provide more accurate gain control. The proposed automatic gain controller is designed with VHDL and verified by using the Xilinx FPGA.

  • PDF

Design of a Programmable Gain Amplifier with Digital Gain Control Scheme using CMOS Switch (CMOS 스위치를 이용한 디지털 이득 제어 구조의 PGA 설계)

  • Kim, Cheol-Hwan;Park, Seung-Hun;Lee, Jung-Hoon;Lim, Jae-Hwan;Lee, Joo-Seob;Choi, Geun-Ho;Lim, Yoon-Sung;Ryu, Jee-Youl
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2013.10a
    • /
    • pp.354-356
    • /
    • 2013
  • 본 논문에서는 CMOS 스위치를 이용한 디지털 이득 제어 구조를 가진 이득 조절 증폭기 (PGA, Programmable Gain Amplifier)를 제안한다. 기존의 아날로그 이득 제어 방식에서는 가변적인 트랜스 컨덕턴스를 활용하는 과정에서 바이어스 전류나 전압에 의해 이득이 변하게 되어 순간적으로 구성회로의 바이어스 포인트가 변하기 때문에 왜곡이 발생하게 되는 문제점이 있다. 본 논문에서는 이러한 문제점을 해결하기 위해 기존의 gm-boosting 증폭기를 변형한 디지털 이득 제어 방식으로 설계되어 있기 때문에 우수한 선형성을 가지며 특수 목적에 맞도록 그 이득을 6dB에서 60dB까지 7가지 단계로 조절 가능하다. 제안한 PGA는 기존 회로에 비해 0.2dB 보다 작은 이득오차와 0.47mW의 낮은 소비전력 특성을 보였다.

  • PDF

Design of High Gain Differential Amplifier Using GaAs MESFET's (갈륨비소 MESFET를 이용한 고이득 차동 증폭기 설계)

  • 최병하;김학선;김은로;이형재
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.17 no.8
    • /
    • pp.867-880
    • /
    • 1992
  • In this paper, a circuit design techniques for Improving the voltage gain of the GaAs MESFET single amplifier is presented. Also, various types of existing current mirror and proposed current mirror of new configuration are compared. To obtain the high differential mode gain and low common mode gain, bootstrap gain enhancement technique Is used and common mode feedback Is employed In the design of differential amplifier. The simulation results show that designed differential amplifier has differential gain of 57.66dB, unity gain frequency of 23.25GHz. Also, differential amplifier using common mode feedback with alternative negative current mirror has CMRR of 83.S8dB, stew rate of 3500 V /\ulcorners.

  • PDF

Improved negative capacitance circuit stable with a low gain margin (이득 여유가 작아도 안정한 개선된 네가티브 커패시턴스 회로)

  • 김영필;황인덕
    • Journal of the Institute of Electronics Engineers of Korea SC
    • /
    • v.40 no.6
    • /
    • pp.68-77
    • /
    • 2003
  • An improved negative capacitance circuit that cancels out input impedance of a front-end in a bioimpedance measurement and operates stably with a low gain margin has been proposed. Since the proposed circuit comprises wide-band operational amplifiers, selecting operational amplifiers is easy, while an operational amplifier of prefer bandwidth should be chosen to apply conventional circuit. Also, since gain margin can be controlled by a feedback resistor connected serially with a feedback capacitor, gain margin is tuneable with a potentiometer. The input impedance of the proposed circuit is two times larger than that of the conventional circuit and 40-times than that without a negative capacitance circuit. Furthermore, closed-loop phase response of the proposed circuit is better than that of the conventional circuit or without a negative capacitance circuit. Above all, for the proposed circuit, the frequency at which a gain peaking occurs is higher than the frequency at which the loop gain becomes a maximum. Thus, the proposed circuit is not affected by a gain peaking and can be operated with a very low gain margin.