• 제목/요약/키워드: 융합설계

검색결과 3,392건 처리시간 0.027초

데이터 리터러시를 위한 머신러닝 기반 AI 융합 수업 모형 개발 (Development of AI Convergence Education Model Based on Machine Learning for Data Literacy)

  • 강상우;이유진;임효정;최원근
    • 산업과 과학
    • /
    • 제3권1호
    • /
    • pp.1-16
    • /
    • 2024
  • 본 연구는 고등학교 학생들의 데이터 리터러시를 함양할 수 있는 머신러닝 기반 AI 융합 수업 모형과 수업 설계 원리를 개발하고, 그에 따른 상세 지침을 개발하는 것을 목적으로 하였다. 이를 위해 선행 문헌 연구를 통해 머신러닝을 기반으로 한 수업 모형과 설계 원리 및 상세 지침을 개발하고, 서울 소재 상업계열 특성화고등학교 학생 15명에게 적용하여 실행하였다. 연구 결과 학생들의 데이터 리터러시가 통계적으로 유의미(p< .001)하게 향상되었으므로 본 연구의 수업 모형이 학습자의 데이터 리터러시 향상에 긍정적인 영향을 주었음을 확인할 수 있었고, 앞으로 관련 연구로 이어지길 기대한다.

학교에서 진화론과 함께 지적설계론도 가르쳐야 하는가 (Do We Have to Teach Intelligent Design along with Evolution in Public Schools?)

  • 송광한
    • 한국융합학회논문지
    • /
    • 제9권8호
    • /
    • pp.185-198
    • /
    • 2018
  • 본 논문은 학교에서 진화론과 함께 지적 설계론도 가르쳐야 한다는 요구가 강해지고 있는 상황에서 그에 대한 판단의 이론적 기초 자료로 활용하기 위한 목적으로 쓰였다. 진화론과 달리 경험적 증거가 거의 없는 지적 설계론이 과학이론이 될 가능성을 검증하기 위해 문헌들을 통해 지능이 무엇인지 밝히고, 그 지능의 흔적이 실제 자연 속에서 발견되고 있는지를 확인해 보았다. 자연에서 지능의 흔적인 '지적 요소'가 경험적으로 발견되면 지적 설계론도 과학이론으로서 인정받게 되어 진화론과 함께 학교 교육의 대상이 될 수 있지만 그렇지 않다면 논쟁할 가치조차 없어지게 된다. 지금까지 지능에 대한 문헌들을 종합한 결과 지능의 정체와 그 흔적을 찾을 수 있었으며, 그 흔적이 사고, 지식, 문명 등 인간으로부터 비롯된 다양한 인위적 산물에서 뿐만 아니라 자연의 모든 현상에서도 발견되고 있음이 확인되었다. 이런 결과를 바탕으로 본 논문은 진화론과 지적 설계론 간의 첨예한 대립과 갈등의 문제를 해결할 방법과 함께 진화론과 지적 설계론이 학교교육의 현장에서 어떻게 다루어져야 되는지에 대한 논의를 제공하고 있다.

효과적 고령자 주거 설계를 위한 IT와 건축 설계 기술의 융합 가능 방안 연구 (Research on Possible Method to Converge IT and Architectural Design Techniques for Efficient Design of Elderly Housing)

  • 배홍민;김병서
    • 인터넷정보학회논문지
    • /
    • 제17권4호
    • /
    • pp.87-93
    • /
    • 2016
  • 한국의 고령화가 급속하게 진행됨에 따라 고령자의 삶의 질을 향상시키기 위한 필요성이 증가 하고 있으며, 이에 따라 건축 설계 방식들도 고령자의 주거 환경 향상 및 행태 변화에 대응하기 위한 모듈러 공법으로 전화되어가고 있으며 고령자들을 위한 다양한 IT 시스템들도 제안되어 오고 있다. 본 논문에서는 앞서 언급한 고령자를 위한 주거설계 기법과 IT기술들의 배타적인 발전에서 벗어나 건축 설계 초기부터 IT 기술과의 융합적 건축 설계를 하기 위한 방법론에 대하여 논하며, 구체적으로 고령자 행동 및 주거 IT서비스 계획 요소 분석과 모듈러 주거 공법에서 IT서비스의 융합의 고려사항들에 대하여 연구하였다.

통합 직무기반 접근제어 모델 설계 (Design of Integrated Role-Based Access Control Model)

  • 박진호;안성진
    • 융합보안논문지
    • /
    • 제1권1호
    • /
    • pp.1-7
    • /
    • 2001
  • 본 논문에서는 접근제어 요구 사항의 복잡한 문제를 해결하기 위한 직무기반 접근제어 모델을 설계하였다. 본 논문에서 설계한 접근제어 모델은 직무기반 접근제어를 이용하여 권한을 효과적으로 통제하고, 신분 및 규칙기반 접근제어를 이용하여 정보의 비밀성, 무결성 및 가용성의 보장과 불법적인 유통을 방지할 수 있다. 설계된 접근제어 모델은 직무, 보안등급, 무결성 등급 및 소유권 등의 다단계 보안 정책을 기반으로 하여 자원에 대한 불법적인 접근을 방어 할 수 있다.

  • PDF

고속 저전력 곱셈기에 적합한 ENMODL CLA 설계 (Design of ENMODL CLA for Low Power High Speed Multiplier)

  • 백한석;진중호;송관호;문성룡;한석붕;김강철
    • 융합신호처리학회 학술대회논문집
    • /
    • 한국신호처리시스템학회 2001년도 하계 학술대회 논문집(KISPS SUMMER CONFERENCE 2001
    • /
    • pp.93-96
    • /
    • 2001
  • 본 논문에서는 고속 저전력 곱셈기에 적합한 CPA(Carry Propagation Adder)부분의 ENMODL (Enhanced NORA MODL) 설계방식을 제안한다. ENMODL 설계방식은 반복성이 많은 CLA(Carry-Look-ahead Adder) 가산기와 같은 회로에서 많은 면적을 줄일 수 있고 동작 속도를 빠르게 할 수 있다. 따라서 본 논문에서는 저전력 고속 곱셈기에 적합한 CPA 부분을 ENMODL CLA 가산기로 설계했고 현대 0.6$\mu\textrm{m}$ 2-poly 3-metal 공정파라미터를 이용하여 HSPICE로 시뮬레이션 하여 회로의 성능을 확인하였다. 또한, CADENCE tool을 이용하여 16비트 곱셈기에 적합한 ENMODL CLA를 레이아웃 하여 칩 제작 중에 있다.

  • PDF

VHDL을 이용한 대역확산 시스템 기반의 FEC 디코더 설계 (The FEC decoder design of the spread spectrum basis which utilizes the VHDL)

  • 이재성;정운용;강병권;김선형
    • 융합신호처리학회 학술대회논문집
    • /
    • 한국신호처리시스템학회 2003년도 하계학술대회 논문집
    • /
    • pp.300-303
    • /
    • 2003
  • 본 논문에서는 VHDL 언어를 이용하여 대역확산 시스템의 기저대역부를 FPGA를 이용하여 설계하였다. 신호 전송시 필요로 하는 대역폭보다 훨씬 넓은 대역폭으로 확산하여 전송함으로써 간섭에 영향이 적고, 비화성이 우수한 대역확산 방식을 기반으로 하여, 길쌈부호기와 PN코드를 이용해 전송대역을 확산하였고, 에러정정을 위한 비터비 디코더를 설계하였다. VHDL 설계는 Xilinx사의 FPGA 디자인 툴인 Xilinx Foundations.1을 사용하였으며, FPGA configuration을 위한 타이밍 시뮬레이션을 수행하였다.

  • PDF

fullcustom $0.35\mu m $ CMOS 공정을 이용한 16*16 bit 고속 승산기의 설계 (Design of fast 16-bit multiplier with $0.35\mu m $ CMOS technology)

  • 박현규;신현철;김종진
    • 융합신호처리학회 학술대회논문집
    • /
    • 한국신호처리시스템학회 2000년도 추계종합학술대회논문집
    • /
    • pp.229-232
    • /
    • 2000
  • 각종 범용 컴퓨터 및 디지탈 신호처리에서 중요한 역할을 하는 16비트 정수형, 2의 보수 형태의 곱셈연산을 수행하기 위한 고속 승산기구조를 설계하고 시뮬레이션 하였다. 부분곱을 합하는 부분은 일반적으로 전체 곱셈기 처리 지연시간의 절반정도를 차지하므로 이 부분의 설계방법이 곱셈기의 궁극적인 속도향상에 직접적인 영향을 미친다. 부분곱의 개수를 줄이기 위하여 Booth encoder를 사용하였고, partial product(부분곱)의 덧셈시간을 줄이기 위하여 4:2 CSA(can save adder)와 3:2 CSA로 CSA tree를 구성 하였으며, 최종결과는 carry look- ahead tree로 얻어진다. Hyundai CMOS 0.35$\mu\textrm{m}$ 1-poly 4-metal 공정으로 layout하여 설계하였으며, 곱셈시간은 2.7ns(tipical case)이하로 측정되었다.

  • PDF

ATM 가상종단시스템의 ABR 서비스 제어 기능 설계 (Design of ABR Service Control Functions for ATM Virtual End Systems)

  • 이숭희
    • 융합신호처리학회논문지
    • /
    • 제2권1호
    • /
    • pp.71-79
    • /
    • 2001
  • 장거리 링크를 가지는 ATM 망에서는 긴 전파지연의 영향을 고려하여 설정된 가상종단시스템을 이용하여 ABR 서비스를 제공할 수 있다. 본 논문에서는 가상종단시스템을 이용하여 ABR 서비스를 제공하는 데에 필요한 조건인 많은 개수의 가상연결들에 대한 ABR 서비스 제어 기능을 설계하기 위한 제반 고려 사항들을 살펴보고 구현을 위한 설계 구조를 제시하였다. 제시한 설계 구조에서는 많은 개수의 가상연결들에 대해 ABR 서비스를 수용해 줄 수 있도록 공유 메모리 구조를 이용한 셀 송출 제어 구조를 적용하였다.

  • PDF

HDL을 이용한 간략형 8-Bit 프로세서의 설계 (Design of a Simple 8-Bit Processor Using HDL)

  • 송호정;송기용
    • 융합신호처리학회 학술대회논문집
    • /
    • 한국신호처리시스템학회 2000년도 추계종합학술대회논문집
    • /
    • pp.241-244
    • /
    • 2000
  • 본 논문에서는 HDL을 이용하여 간략형 8-bit 프로세서를 설계하였다. 본 논문에서 설계한 8-bit 프로세서는 3가지의 주소 지정 방법으로 19개의 명령어를 수행하며, 256Kbyte의 메모리와 IR, PC, SP, Y, MA, MD, AC, IN, OUT의 레지스터를 가지고 있다. 설계된 간략형 8-bit 프로세서를 시뮬레이션을 통하여 작동 검증하였고 FPGA 칩상에 합성하였다.

  • PDF

심도카메라 기반의 실시간 얼굴 나이 인식 시스템 설계 (A Design of Real-time Facial Age Recognition System based on Depth-Camera)

  • 고기남;문남미
    • 한국정보처리학회:학술대회논문집
    • /
    • 한국정보처리학회 2012년도 추계학술발표대회
    • /
    • pp.655-657
    • /
    • 2012
  • 본 논문에서는 심도(Depth) 카메라로부터 실시간 획득한 RGBD 데이터에서 심도 정보 기반의 AAM(Active Appearance Models)과 나이 인식 알고리즘[1]을 통해 4 개의 AG(Age Group)으로 분류하는 실시간 얼굴 나이 인식 시스템(Real-time Facial Age Recognition System)을 설계한다. 기존의 AAM 을 이용한 실시간 얼굴 특징 추출은 평균 약 4.17%의 프레임 손실율을 보였으나, 심도 정보를 활용한 AAM 은 평균 약 0.43%의 프레임 손실율만을 보였다[5]. 본 논문에서는 심도 정보를 활용한 AAM과 병렬 처리 방법인 CUDA 를 결합하여 나이 특징을 추출하고, 실시간 시스템에 적용 가능하도록 나이 인식 알고리즘을 개선하여 실시간 나이 인식 시스템을 설계한다. 설계된 시스템은 1)머리 위치 추적, 2)얼굴 인식 및 특징점 추출, 3)나이 특징 추출, 4) 나이 특징 분석, 5) 나이 분류의 5 가지 단계를 통해 최종적으로 4 개의 AG 로 분류한다.