• 제목/요약/키워드: 위상 연산기

검색결과 77건 처리시간 0.022초

실사기반 디지털 홀로그래픽 비디오의 실시간 생성을 위한 하드웨어의 설계 (A New Hardware Design for Generating Digital Holographic Video based on Natural Scene)

  • 이윤혁;서영호;김동욱
    • 전자공학회논문지
    • /
    • 제49권11호
    • /
    • pp.86-94
    • /
    • 2012
  • 본 논문에서는 고속으로 홀로그램을 생성할 수 있는 하드웨어의 구조를 제안하고 이를 구현하였다. 제안한 하드웨어는 홀로그램 평면의 행 단위로 병렬 연산을 수행할 수 있는 구조를 가지고 있고, 한 행의 각 홀로그램 화소들이 독립적으로 연산될 수 있는 알고리즘을 이용하였다. 이러한 연산 방법을 통해서 홀로그램 생성 하드웨어서 가장 문제가 되는 메모리 접근량을 대폭 감소시킴으로써 하드웨어 처리능력의 실시간성을 대폭 향상시켰다. 제안한 하드웨어는 입력 인터페이스, 초기 파라미터 연산기, 홀로그램 화소 연산기, 라인 버퍼, 그리고 메모리 제어기로 구성된다. 제안한 하드웨어는 기존의 하드웨어와 동일한 처리 능력을 가지면서도 메모리 접근횟수는 약 20,000배 감소시킬 수 있었다. 구현한 하드웨어는 198MHz에서 안정적으로 동작할 수 있었고, 168,960개의 LUT, 153,944개의 레지스터, 그리고 19,212개의 DSP 블록을 사용하였다.

50%듀티 싸이클 버퍼를 가진 산술 연산 구조의 이중 대역 CMOS 전압 제어 발진기 (A Dual band CMOS Voltage Controlled Oscillator of an arithmetic functionality with a 50% duty cycle buffer)

  • 한윤철;김광일;이상철;변기영;윤광섭
    • 대한전자공학회논문지TC
    • /
    • 제41권10호
    • /
    • pp.79-86
    • /
    • 2004
  • 본 논문은 0.35㎛ CMOS 공정을 이용하여 1.070GHz와 2.07GHz의 주파수를 생성해내는 이중 대역 전압 제어 발진기를 제안한다. 50% 듀티 싸이클 회로와 반가산기를 가진 제안된 전압 제어 발진기는 일반적인 전압 제어 발진기의 주파수보다 두 배 높은 주파수를 생성해낼 수 있다 제안된 전압 제어 발진기의 측정 결과는 전압 제어 발진기 이득과 전력 소모가 각각 561MHz/V, 14.6mW로 나타났다. 이중 대역 전압 제어 발진기의 위상 잡음은 각각 1.07GHz와 2.07GHz로부터 2MHz 옵셋 주파수에서 -102.55dBc/Hz와 -95.88dBc/Hz로 측정되었다.

Block Type 파일럿 배치를 적용한 OFDM 시스템의 등화 기법 개선 (Improved Equalization Technique of OFDM Systems Using Block Type Pilot Arrangement)

  • 김환우;김지헌
    • 한국음향학회지
    • /
    • 제25권3호
    • /
    • pp.113-120
    • /
    • 2006
  • 본 논문은 slow 페이딩 채널에서 block type 파일럿 배치에 기반한 OFDM (Orthogonal Frequency Division Multiplexing) 시스템의 등화 기법을 다루고 있다. 수중 채널에서 얻을 수 있는 비트 속도는 셀룰러 폰이나 실내 무선 시스템과 같은 여타 통신 채널에 비해 상대적으로 낮은 편이며, 따라서 채널 추적시 도플러 효과가 중요한 파라미터가 된다. Coherent 복조 방식의 경우 도플러 주파수에 의한 잔여 평균위상에러는 시스템 성능에 치명적으로 작용할 수 있으며, 등화기만으로는 평균 도플러 쉬프트 효과에 대처하지 못할 수 있다. 공통 도플러 효과에 대처하기 위해 주파수 등화기와 더불어 위상에러 추적회로를 사용하여 회전 에러를 배제할 수 있다. 아울러 성능 저하를 최소화하는 수준에서 추적회로의 연산 부담을 줄일 수 있음을 시뮬레이션을 통해 증명하였다.

한일상관기의 잔차 지연 보정 알고리즘의 개선 (Improvement of Residual Delay Compensation Algorithm of KJJVC)

  • 오세진;염재환;노덕규;오충식;정진승;정동규
    • 융합신호처리학회논문지
    • /
    • 제14권2호
    • /
    • pp.136-146
    • /
    • 2013
  • 본 논문에서는 FX 형식의 한일상관기(Korea-Japan Joint VLBI Correlator, KJJVC)의 잔차 지연 보정 알고리즘을 제안하였다. KJJVC의 초기 잔차 지연보정 알고리즘에는 연산의 고속화를 위해 정수 연산과 위상보정 계수를 위한 cos/sin table을 도입하였다. 그리고 잔차 지연 알고리즘의 초기설계에서 데이터의 타이밍과 잔차 지연 위상의 불일치와 비트쉬프트와 잔차 지연 위상의 불일치 문제를 해결하였다. VCS의 잔차 지연 알고리즘의 최종 설계에서는 잔차 지연보정된 값을 FFT segment에 적용할 때 잔차 지연 보정 회전 메모리가 초기화 되지 않는 것을 수정하였다. 제안한 잔치 지연 보정 알고리즘을 이용하여, 교차 전력 스펙트럼의 대역폭 모양이 모든 대역폭에 대해서 손실이 없이 평탄한 것을 확인하였다. 제안한 잔차 지연보정 알고리즘의 유효성을 확인하기 위해 시뮬레이터와 KJJVC를 이용하여 실제 관측데이터를 대상으로 상관처리 시험을 수행하였다. 실험결과를 통하여 제안한 잔차 지연 보정 알고리즘이 KJJVC에 잘 적용되고 있으며, 신호대 잡음비가 약 8% 향상되는 것을 확인하였다.

DVB-S2 위성 방송 시스템의 수신기를 위한 효율적인 소프트-결정방식 디매퍼 회로 설계 (Design of an Efficient Soft-Decision Demapper for Demodulator of DVB-S2 System)

  • 유창덕;선우명훈
    • 한국통신학회논문지
    • /
    • 제35권4A호
    • /
    • pp.371-376
    • /
    • 2010
  • 본 논문은 유럽형 위성 방송 표준인 DVB-S2(Digital Video Broadcasting via satellite, Second Generation) 에 적용 가능한 위상-구역을 이용한 효율적인 소프트-결정방식 디매퍼 회로를 제안한다. 매우 낮은 SNR 채널 환경에서 안정적인 성능을 달성하고 하드웨어 자원을 효율적으로 사용하기 위하여 본 논문에서는 위상 비교를 위한 비교기와 메모리를 이용한 간단한 소프트-결정방식 디매퍼를 제안한다. 제안한 구조는 소프트 결정방식 디매퍼의 연산 및 비교횟수를 현저히 줄이면서 DVB-S2 표준의 성능을 만족하는 동시에 하드웨어 구조를 약 81%감소시킬 수 있다. 또한 R&$S^{(R)}$SFU (Rohde&Schwarz SFU-K108) 방송 송신 테스트 장비를 이용하여 본 제안된 구조를 구현하여 FPGA 수신 테스트보드에서 시제품 형태로 검증하였다.

매개변수식 기하 표현법에 의한 3차원 터널 모델링 (3D Tunnel Modeling by Parametric Representation of Geometry)

  • 이형우;신대석
    • 한국전산구조공학회논문집
    • /
    • 제15권1호
    • /
    • pp.33-42
    • /
    • 2002
  • 본 연구에서는 3차원 곡면의 매개변수식 기하 표현법과 계층적/관계형 자료 구조를 이용하여 3차원 터널을 자동으로 모델링할 수 있는 방안을 제시한다. 매개변수식 기하 표현법과 계층적/관계형 자료 구조의 이용은 3차원 터널 표현의 일반화와 확장성을 제공하며 해석을 위한 터널 구조의 특성을 정확하게 처리할 수 있게 한다. 그리고 터널 곡면의 곡률 특징을 이용하여 2차원 요소망 생성 알고리즘을 사용하여 3차원 요소망을 자동으로 생성할 수 있다.

소형 임피던스 분석기를 이용한 케이블의 결함 감시 시스템 (Fault Monitoring System for Cables Using a Compact Impedance Analyzer)

  • 윤채원;용환구;김광호;나완수;채장범;김병성
    • 한국전자파학회논문지
    • /
    • 제28권11호
    • /
    • pp.872-879
    • /
    • 2017
  • 본 논문은 direct digital synthesizer, 연산 증폭기 및 이득/위상 검출기로 구성된 소형 임피던스 분석기를 사용하여 차분 주파수 영역 반사 계측을 기반으로 한 케이블 결함 모니터링 시스템을 제시한다. 제안된 시스템은 주파수 영역 반사계측을 위한 고가의 벡터 네트워크 분석기를 저비용으로 대체할 수 있으므로, 장기간 동안 다중 지점을 모니터링하는 센서 네트워크 구성이 가능하다. 이 시스템의 성능은 전원 케이블의 결함 지점을 진단하는 실험을 통해 검증하였다.

단상 UPS 인버터의 강인한 2중 데드비트제어 (Robust Double Deadbeat Control of Single-Phase UPS Inverter)

  • 박지호;허태원;안인모;이현우;정재륜;우정인
    • 조명전기설비학회논문지
    • /
    • 제15권6호
    • /
    • pp.65-72
    • /
    • 2001
  • 본 논문에서는 UPS용 인버터의 강인한 디지털제어를 위하여 인버터 출력측 LC필터의 커패시터 전압과 전류의 2중 제어루프로 구성된 새로운 제어기법을 제안한다. 제안된 전압·전류의 2중 제어루프는 전압 제어루프의 커패시터 전압을 전류 제어루프의 커패시터 전류의 위상중심으로 두고, 2중 데드비트 제어를 수행함으로써 커패시터 전류의 위상지연이 보상된 완전한 진상전류 제어가 가능하게 된다. 전류 제어루프는 디지털 제어기의 시간 지연요소를 시스템의 고유한 파라미터로 가정한 2차 데드비트 제어기로 설계하여 디지털 제어기의 고유한 연산 지연시간에 의한 성능저하를 개선한다. 또한, 외란에 의한 데드비트 제어의 영향을 제거하기 위하여 부하전류 예측기법을 전류 제어루프에 부가하여 외란을 피드포워드 보상함으로써 외란에 강인한 전류제어를 수행한다.

  • PDF

PMU 데이터를 이용한 전력계통 상태추정 (Electric Power System State Estimation with PMU Data)

  • 김홍래;권형석
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2005년도 제36회 하계학술대회 논문집 A
    • /
    • pp.193-195
    • /
    • 2005
  • 전력계통의 안정적인 운용을 위해서는 현재 운전 중인 계통의 운용데이터를 수집하여 분석하고 그에 따라 적절한 제어를 하는 것이 매우 중요한 일이다. EMS가 이러한 일을 처리하고 있으며, 여기서 상태추정기는 정확한 계통 운용 데이터베이스를 제공하는 역할을 한다. 지금까지 모든 데이터는 동시에 측정이 되었다는 가정 하에 상태추정 연산을 하였으나, 실제로 모든 데이터 측정의 동기성을 확보하는 것은 사실상 불가능하다. 최근 인공위성에 의해 동기화된 PMU(phasor measurement unit)가 전력계통 운용에 사용되고 있다. 본 논문에서는 PMU로부터 얻을 수 있는 전압 및 전류 데이터를 상태추정에 이용하는 방법을 개발하였다. 위성에 의해 동기화된 페이저 측정데이터는 데이터 측정의 동기성 확보뿐만 아니라, 데이터의 정밀도 및 위상각의 직접적인 측정이라는 둥의 여러 가지 면에서 매우 효용성이 높은 데이터이다. 본 연구를 통해 개발된 상태추정 프로그터은 IEEE 30모선 시험계통을 이용하여 그 타당성을 검증하였다.

  • PDF

단일 반송파 MIMO 시스템 기반의 PN 시퀀스를 이용한 반송파 주파수 오차 추정 기법 (Carrier Frequency Offset Estimation Method for Single-Carrier MIMO Systems)

  • 오종규;김준태
    • 한국방송∙미디어공학회:학술대회논문집
    • /
    • 한국방송공학회 2012년도 하계학술대회
    • /
    • pp.104-106
    • /
    • 2012
  • 본 논문에서는 단일 반송파 MIMO 시스템 기반의 PN 시퀀스를 이용한 반송파 주파수 오차 추정 방법을 제안한다. 제안하는 방법은 송신되는 각각의 PN 시퀀스들의 위상을 회전시켜 전송하여, 일부 PN 시퀀스들이 서로 상쇄되어 버리는 것을 방지한다. 수신한 PN 시퀀스와 수신기에서 자체 생성한 PN 시퀀스의 공액곱셈 연산을 통해 변조를 제거한 뒤, 다수의 자기 상관기를 이용한 ML 알고리듬 계열의 L&R[3]을 이용하여 반송파 주파수 오차를 추정한다. 컴퓨터 모의실험을 통해, 송신 및 수신 안테나가 두 개인 $2{\times}2$ MIMO 시스템에 제안하는 기법을 적용하고 L&R 알고리듬을 이용하여 AWGN (Additive White Gaussian Noise) 채널에서의 분산 성능을 측정하였다. 그 결과 MIMO 시스템에서의 분산 성능이 SISO 시스템에서의 성능과거의 동일함을 보였다.

  • PDF