• 제목/요약/키워드: 위상검출기

검색결과 240건 처리시간 0.033초

이진 위상 홀로그램을 이용한 간섭성 영상 암호화 및 복원 (Interferometric Image Encryption and Decryption using Binary Phase Hologram)

  • 김종윤;김정우
    • 한국콘텐츠학회논문지
    • /
    • 제2권3호
    • /
    • pp.80-86
    • /
    • 2002
  • 본 논문에서는 이진 위상 홀로그램과 간섭원리를 이용하여 기존의 광 암호화 방법보다 암호영상 마스크를 제작 하기는 쉽고 암호 해독은 어려운 영상 암호 기법과 복원 및 인증 시스템을 제안하였다. 제안한 암호화 방법은 원영상의 홀로그램을 암호화하므로 원영상을 이중으로 암호화한다. 또한 암호화된 위상패턴을 위상카드로 제작할 경우 광세기 검출기로 볼 수 없을 뿐만 아니라 복제할 수도 없어서 개인 정보보호 및 인증시스템에 매우 유용하게 사 용될 수 있다.

  • PDF

다채널 동시측정을 적용한 호모다인 주파수영역 확산 광 이미징 시스템의 구현 (Implementation of Multi-channel Concurrent Detection Homodyne Frequency-domain Diffuse Optical Imaging System)

  • 전영식;백운식
    • 한국광학회지
    • /
    • 제23권1호
    • /
    • pp.23-31
    • /
    • 2012
  • 본 논문에서는 근적외선(NIR, near-infrared) 영역의 레이저 광원 및 광검출기를 이용한 주파수영역(frequency-domain) 확산 광이미징(DOI, diffuse optical imaging) 시스템을 구현하였다. 검출신호의 진폭 및 위상 추출에는 70MHz의 단일 변조주파수를 사용하는 호모다인(homodyne) 검출기법을 적용하였으며, 4개의 검출기를 이용해 동시측정이 가능하도록 시스템을 최적화하였다. 각 검출기들이 서로 다른 결합계수(coupling coefficient)를 가짐으로써 발생하는 진폭 및 위상의 편차를 보정하였다. 본 논문에서 제작한 DOI 시스템을 이용하여, 생체조직을 모사한 액체팬텀에 이형성분(anomaly)을 삽입하여 흡수 및 산란 분포에 대한 영상을 복원함으로써 이형성분의 위치 및 광학적 특성에 대한 정보를 획득하였으며, 단일 광검출기를 사용하는 순차적인 측정에 의한 결과보다 영상복원 성능이 개선되었음을 보였다. 또한, 동일한 액체팬텀에 대해서, 측정위치를 이동해가며 각 단층 슬라이스에 대한 흡수계수 및 산란계수 분포영상을 복원함으로써 구현된 시스템을 이용해 단층촬영이 가능함을 보였다.

위상변조 광섬유센서를 이용한 고전압 측정 (High Voltage Measurement using Fiber Interferometric Sensor)

  • 김광수;전진홍;정준영
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2004년도 하계학술대회 논문집 C
    • /
    • pp.2037-2039
    • /
    • 2004
  • 고전압 전력기기분야에 광섬유 전압센서를 적용해보고자하는 연구는 20여년 전부터 꾸준히 진행되어 왔었다. 본 연구에서는 구조가 간편한 광섬유 패브리페로 간섭계를 이용한 고전압기기 적용형 전압센서가 시도되었다. 신호변환은 정전력을 이용하여 전압의 변화를 광섬유스트레인센서로 검출하며, 해상도를 확보하기 위하여 공진기의 길이를 1cm, 위상을 스캐닝하는 변조방법을 적용하였고, 교류전압 1000V까지 적용 타당성을 시험하였다.

  • PDF

SRM의 정밀속도제어를 위한 순시스위칭각 제어방식 (Instantaneous Switching-Angle Control Scheme for Precise Speed Control of an SRM)

  • 안진우;오석규;황영문
    • 전력전자학회논문지
    • /
    • 제2권3호
    • /
    • pp.20-25
    • /
    • 1997
  • SRM은 많은 장점으로 인해 각종 산업분야에 적용을 검토하고 있다. 그러나 토오크리플과 소음이 교류전동기보다 상대적으로 높은 단점이 있다. SRM은 상전류파형이 동작특성과 토오크리플발생에 큰 영향을 미친다. 본 논문에서는 토오크리플을 줄이고 정밀한 속도제어를 위해 순시도통각제어와 PLK제어시스템을 이용하였다. PLL의 위상검출기는 도통각제어에, 루우프필터의 출력은 순시 인가전압의 제어에 각각 도입하여 속응성을 높이고 토오크리플을 줄일 수 있도록 하였다. 실험을 통하여 정밀한 속도제어와 토오크리플 저감특성을 확인할 수 있었다.

  • PDF

고속 위상 동기 루프를 위한 새로운 구조의 위상/주파수 검출기 (New phase/frequency detectors for high-speed phase-locked loop application)

  • 전상오;정태식;김재석;최우영
    • 전자공학회논문지C
    • /
    • 제35C권8호
    • /
    • pp.52-59
    • /
    • 1998
  • New types of PFD (phase-frequency detector) are proposed with reset time and propagation delay reduced. The perfomrance of our proposed PFDs are confirmed by SPICE simulation with 0.8.mu.m CMOS process parameter. As a result of simulation, the reset time of PFDs are 0.32 nsec and 0.030 nsec in capture-process. The proposed PFDs can be used in hihg-speed phase-licked loop (PLL).

  • PDF

2계층 Frobenius norm 유한 임펄스 응답 필터 기반 디지털 위상 고정 루프 설계 (Design of Digital Phase-locked Loop based on Two-layer Frobenius norm Finite Impulse Response Filter )

  • 김신;신성;유성현;최현덕
    • 한국전자통신학회논문지
    • /
    • 제19권1호
    • /
    • pp.31-38
    • /
    • 2024
  • 디지털 위상 고정 루프는 디지털 위상 검출기, 디지털 루프 필터, 디지털 제어 발진기, 분배기 등으로 이루어진 일반적인 회로로 전기 및 회로 분야 등 다양한 분야에서 널리 사용된다. 디지털 위상 고정 루프의 성능 향상을 위해 다양한 수학적인 알고리즘 등을 활용한 상태 추정기가 사용된다. 전통적인 상태 추정기로는 무한 임펄스 응답 상태 추정기의 칼만 필터를 활용해왔으며, 무한 임펄스 응답 상태 추정기 기반 디지털 위상 고정 루프는 초기값의 부정확성, 모델 오차, 다양한 외란 등의 예상치 못한 상황에서 급격한 성능 저하가 발생할 수 있다. 본 논문에서는 새로운 디지털 위상 고정 루프를 설계하기 위해 2계층 Frobenius norm 기반 유한 임펄스 상태 추정기를 제안한다. 제안한 상태 추정기는 첫 번째 층의 추정 상태를 이용하여 두 번째 층에서 상태 추정을 하는데, 이때 첫 번째 층의 추정 상태와 누적된 측정값과 결합하여 설계하였다. 새로운 유한 임펄스 응답 상태 추정기 기반 디지털 위상 동기 루프의 강인한 성능을 검증하기 위해 잡음 공분산 정보가 부정확한 상황에서 무한 임펄스 응답 상태 추정기와 비교하여 시뮬레이션을 수행하였다.

링레이저 자이로의 각진동 센서신호 미분에 의한 dither-stripping (Dither-stripping with the differential of dither rate signal for a ring laser gyroscope)

  • 심규민;정태호;임후장
    • 한국항공우주학회지
    • /
    • 제33권8호
    • /
    • pp.65-74
    • /
    • 2005
  • 공진기 진동형 링레이저 자이로가 외부에서 입력되는 각도변화만을 검출하여 출력하기 위해서는 링레이저 출력으로부터 공진기의 각진동 운동에 의한 출력을 제거하는 방법이 필요하다. 본 논문에서는 공진기 진동형 링레이저 자이로에서 공진기의 각진동을 검출하는 각속도 센서 출력을 V-F 변환하여 링레이저 출력을 보상하는 dither-stripping에 대하여 논의하였다. 우리는 V-F 신호의 offset을 제거하기 위하여 V-F 신호의 미분값을 취하고 또한 미분값을 취함으로서 변화되는 위상을 보상하기 위하여 아날로그 적분기로 위상을 보정하는 방법과 링레이저 신호 또는 V-F 신호의 검출 시점을 지연시키는 방법을 개발하였다. 그리고 링레이저 출력과 V-F 신호 사이의 환산을 위하여 분산을 이용하여 이득을 산출하는 방법을 개발하였다. 우리는 이와 같은 방법을 적용하고, dither trapping 방법과 비교하는 실험을 통하여 효과를 분석하였다.

불안정 상태를 제거한 NoC용 위상차 클럭 동기회로 (Metastability-free Mesochronous Synchronizer for Networks on Chip)

  • 김강철
    • 한국정보통신학회논문지
    • /
    • 제16권6호
    • /
    • pp.1242-1249
    • /
    • 2012
  • 본 논문에서는 미래의 온칩통신 구조로 각광받고 있는 NoC의 GALS 클럭 구조에서 불안정 상태를 제거하기 위한 위상차 동기방법과 위상차 동기회로를 제안한다. 제안된 방법은 송신부의 클럭을 입력 스트로브 신호로 사용하고, 송수신부 클럭의 위상차가 불안정 상태 영역에 존재하더라도 샘플링 결과 값에 따라 클럭의 상승 모서리 또는 하강 모서리 중의 하나를 선택하여 불안정 상태를 피할 수 있다. 고장을 삽입한 로직 시물레이션을 통하여 $0^{\circ}{\sim}360^{\circ}$ 위상차에서 불안정 상태에 관계없이 위상차 클럭 동기회로가 잘 동작함을 확인하였다. 그리고 제안된 위상차 클럭 동기회로는 위상 검출기가 필요하지 않아 제어가 간단하며, 모든 회로가 디지털 회로로 구성되어 NoC의 클럭 동기회로에 적합하다.

900MHz UHF대역 RFID 응용을 위한 Integer-N PLL주파수 합성기 설계 (An Integer-N PLL Frequency Synthesizer Design for The 900MHz UHF RFID Application)

  • 김신웅;김영식
    • 한국전자통신학회논문지
    • /
    • 제4권4호
    • /
    • pp.247-252
    • /
    • 2009
  • 본 논문은 전하펌프와 클록트리거 회로를 사용하는 프리스케일러가 포함된 UHF RFID 응용을 위한 900MHz Integer-N 방식의 주파수 합성기를 소개한다. 쿼드러처 출력이 가능한 전압제어발진기와 프리스케일러, 위상주파수검출기와 전하펌프 및 아날로그 고정 검출기는 0.35-${\mu}m$ CMOS 공정으로 설계되었다. 주파수 분주기는 verilog-HDL 모듈을 통해 설계되었으며 mixed-mode 시뮬레이션을 통해 디자인을 검증하였다. 전압제어발진기의 동작 주파수영역은 828MHz에서 960MHz이고 위상이 90도 차이나는 쿼드러처 신호를 출력한다. 시뮬레이션 결과로 위상잡음은 100KHz offset 주파수에서 -102dBc/Hz 이었으며, 고착시간은 896MHz에서 928MHz까지 32MHz step을 천이할 때 4us이다.

  • PDF

Ku-대역 유전체 공진기 발진기의 Sampling Phase Detector를 이용한 위상 고정 루프 필터 설계 및 제작 (Design of Phase Locking Loopfilter Using Sampling Phase Detector for Ku-Band Dielectric Resonator Oscillator)

  • 오 바담가라와;양승식;오현석;이만희;정해창;염경환
    • 한국전자파학회논문지
    • /
    • 제19권10호
    • /
    • pp.1147-1158
    • /
    • 2008
  • 본 논문에서는 SPD(Sampling Phase Detector) 소자를 위상검출기로 사용하여, 기준 신호원 700 MHz SAW(Surface Acoustic Wave) 발진기에 16.8 GHz의 VTDRO(Voltage Tuned Dielectric Resonator Oscillator)를 안정화하는 위상 고정 회로를 설계하였다. 이러한 위상 고정 방법은 루프 필터만으로 직접적으로 위상 고정할 경우 잠금 시간(lock time)의 문제로, 루프 필터뿐만 아니라 구형파의 시변하는 전류원을 사용 위상 고정하게 된다. 이러한 구동 회로와 루프 필터는 서로 상관 관계가 있어, 이의 체계적인 조정을 필요로 한다. 본 논문에서는 이러한 구동 회로와 루프 필터의 체계적인 설계 방법을 제시하였다. 제작된 PLDRO(Phase Leered DRO)는 안정된 16.8 GHz의 중심 주파수에서 약 6.3 dBm의 출력 전력을 갖고, 위상 잡음은 100 kHz offset에서 -101 dBc/Hz 성능을 보인다.