• 제목/요약/키워드: 웨이퍼 측정

검색결과 366건 처리시간 0.028초

NiFe/Cu 계면에 삽입된 Co 층이 NiFe/Cu/Co 스핀밸브 박막의 거대자기저항 특성과 자기이방성에 미치는 영향 (Effects of Ultrathin Co Insertion Layer on Magnetic Anisotropy and GMR Properties of NiFe/Cu/Co Spin Valve Thin Films)

  • 김형준;조권구;주승기
    • 한국자기학회지
    • /
    • 제9권5호
    • /
    • pp.251-255
    • /
    • 1999
  • 4$^{\circ}$기울어진 Si(111) 웨이퍼를 기판으로 사용하여 Cu(50$\AA$) 바닥층 위에 외부 자장의 인가없이 iFe(60$\AA$)/Co(0$\AA$$\leq$x$\AA$$\leq$15$\AA$)/Cu(60$\AA$)/Co(30$\AA$) 스핀밸브 박막을 형성하여, NiFe/Cu 계면에 삽입된 Co 층에 따른 스핀밸브 박막의 거대자기저항 특성의 변화와 NiFe 층의 자기이방성의 변화를 관찰하였다. NiFe/Cu 계면에 극히 얇은 Co층이 삽입됨에 따라, 스핀밸브 박막의 자기저항비는 약 1.5%에서 3.5%로 약 2배이상 증가하였고, NiFe층의 자화용이축이 90$^{\circ}$전이하여 Co(30$\AA$)층의 자화용이축과 같은 방향으로 정렬됨이 관찰되었다. 따라서, 극히 얇은 Co 층이 NiFe/Cu 계면에 삽입된 스핀밸브 박막에서 향상된 각형성(squareness)을 나타내는 자기저항곡선을 관찰할 수 있었으며, 이는 MRAM을 비롯한 디지털 자기저항소자 응용에 적합한 것으로 판단되었다. 또한, NiFe 박막을 동일한 기판과 바닥층에 형성하여, NiFe 박막과 Cu 바닥층이 이루는 계면에 Co 층의 삽입 유무에 따른 XRD 측정을 한 결과, NiFe/Cu 계면에 존재하는 Co층에 상관없이 NiFe 박막은(220) 배향을 타나냈었으며, 이로부터 극히 얇은 Co층의 삽입에 따른 NiFe층의 자기이방성의 변화는 NiFe/Cu 계면에서 NiFe/Co 계면으로 바뀜에 따른 계면 효과에 의한 것으로 사료되었다.

  • PDF

자장강화된 유도결합형 플라즈마를 이용한 산화막 식각에 대한 연구 (A study on the oxide etching using multi-dipole type magnetically enhanced inductively coupled plasmas)

  • 안경준;김현수;우형철;유지범;염근영
    • 한국진공학회지
    • /
    • 제7권4호
    • /
    • pp.403-409
    • /
    • 1998
  • 본 연구에서는 자장강화된 유도결합형 플라즈마를 사용하여 이 플라즈마의 특성을 조사하고 또한 산화막 식각에 미치는 영향에 대하여 조사하였다. 자장 강화를 위해 4쌍의 영구자석이 사용되었고, 산화막 식각을 위해 $C_2F_6, CHF_3, C_4F_8$ 가스 및 이들 혼합가스가 사 용되었으며 첨가가스로 $H_2$를 사용하였다. 자장강화된 유도결합형 플라즈마 특성 분석을 위 해 Langmuir probe와 optical emission spectrometer를 이용하여 산화막 식각 속도 및 photoresist에 대한 식각 선택비를 stylus profilometer를 이용하여 측정하였다. 이온 밀도에 있어서 자장 유무에 따른 큰 변화는 관찰되지 않았으나 이온전류밀도의 균일도는 자장을 가 한 경우 웨이퍼가 놓이는 기판 부분에서 상당히 증가된 것을 알 수 있었다. 또한 자장이 가 해진 경우, 자장을 가하지 않은 경우에 비해 플라즈마 전위가 감소된 반면 전자온도 및 라 디칼 밀도는 크게 증가되는 것을 알 수 있었으며 산화막 식각시에도 높은 식각 속도와 식각 균일도를 보였다. 산화막 식각을 위해 수소가스를 사용한 가스조합중에서 C4F8/H2가스조합 이 가장 우수한 식각 속도 및 photoresist에 대한 식각 선택비를 나타내었으며 공정변수를 최적화 함으로써 순수 C4F8에서 4이상의 선택비와 함께 8000$\AA$/min의 가장 높은 식각속도 를 얻을 수 있었으며, 50%C4F8/50%H2에서 4000$\AA$/min의 산화막 식각 속도와 함께 15이상 의 식각 선택비를 얻을 수 있었다.

  • PDF

PERL (passivated emitter and rear locally-diffused cell) 방식을 이용한 고효율 Si 태양전지의 제작 및 특성 (Fabrication and Characteristics of High Efficiency Silicon PERL (passivated emitter and rear locally-diffused cell) Solar Cells)

  • 권오준;정훈;남기홍;김영우;배승춘;박성근;권성렬;김우현;김기완
    • 센서학회지
    • /
    • 제8권3호
    • /
    • pp.283-290
    • /
    • 1999
  • 본 연구에서는 고효율 단결정 실리콘 태양전지의 제작방법인 PERL방식을 사용하여 비저항이 $0.1{\sim}2{\Omega}{\cdot}cm$을 갖는 (100)면의 p형실리콘 기판으로 $n^+/p/p^+$ 접합의 태양전지를 제작하였다. 이를 위해 웨이퍼의 절단, KOH을 사용한 역피라미드 모양으로의 에칭, 인과붕소의 도핑, 반사방지막과 전극의 증착 및 열처리 등의 공정을 행하였다. 이때 소자표면의 광학적인 특성과 도핑농도가 저항값에 미치는 영향을 조사하고, Silvaco로 $n^+$도핑에 대한 확산 깊이와 도핑농도를 시뮬레이션하여 측정치와 비교하였다. AM(air mass) 1.5 조건하에서 입사되는 빛의 세기가 $100\;mW/cm^2$인 경우의 단락전류는 43 mA, 개방전압은 0.6 V, 그리고 충실도는 0.62였다. 이때 제작된 태양전지의 광전변환효율은 16%였다.

  • PDF

$SiO_2/Si_3N_4/SiO_2$$Si_3N_4/SiO_2/Si_3N_4$ 터널 장벽을 사용한 금속 실리사이드 나노입자 비휘발성 메모리소자의 열적 안정성에 관한 연구

  • 이동욱;김선필;한동석;이효준;김은규;유희욱;조원주
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2009년도 제38회 동계학술대회 초록집
    • /
    • pp.139-139
    • /
    • 2010
  • 금속 실리사이드 나노입자는 열적 및 화학적 안정성이 뛰어나고, 절연막내에 일함수 차이에 따라 깊은 양자 우물구조가 형성되어 비휘발성 메모리 소자를 제작할 수 있다. 그러나 단일 $SiO_2$ 절연막을 사용하였을 경우 저장된 전하의 정보 저장능력 및 쓰기/지우기 시간을 향상시키는 데 물리적 두께에 따른 제한이 따른다. 본 연구에서는 터널장벽 엔지니어링을 통하여 물리적인 두께는 단일 $SiO_2$ 보다는 두꺼우나 쓰기/지우기 동작을 위하여 인가되는 전기장에 의하여 상대적으로 전자가 느끼는 상대적인 터널 절연막 두께를 감소시키는 방법으로 동작속도를 향상 시킨 $SiO_2/Si_3N_4/SiO_2$$Si_3N_4/SiO_2/Si_3N_4$ 터널 절연막을 사용한 금속 실리사이드 나노입자 비휘발성 메모리를 제조하였다. 제조방법은 우선 p-type 실리콘 웨이퍼 위에 100 nm 두께로 증착된 Poly-Si 층을 형성 한 이후 소스와 드레인 영역을 리소그래피 방법으로 형성시켜 트랜지스터의 채널을 형성한 이후 그 상부에 $SiO_2/Si_3N_4/SiO_2$ (2 nm/ 2 nm/ 3 nm) 및 $Si_3N_4/SiO_2/Si_3N_4$ (2 nm/ 3 nm/ 3 nm)를 화학적 증기 증착(chemical vapor deposition)방법으로 형성 시킨 이후, direct current magnetron sputtering 방법을 이용하여 2~5 nm 두께의 $WSi_2$$TiSi_2$ 박막을 증착하였으며, 나노입자 형성을 위하여 rapid thermal annealing(RTA) system을 이용하여 $800{\sim}1000^{\circ}C$에서 질소($N_2$) 분위기로 1~5분 동안 열처리를 하였다. 이후 radio frequency magnetron sputtering을 이용하여 $SiO_2$ control oxide layer를 30 nm로 증착한 후, RTA system을 이용하여 $900^{\circ}C$에서 30초 동안 $N_2$ 분위기에서 후 열처리를 하였다. 마지막으로 thermal evaporator system을 이용하여 Al 전극을 200 nm 증착한 이후 리소그래피와 식각 공정을 통하여 채널 폭/길이 $2{\sim}5{\mu}m$인 비휘발성 메모리 소자를 제작하였다. 제작된 비휘발성 메모리 소자는 HP 4156A semiconductor parameter analyzer와 Agilent 81101A pulse generator를 이용하여 전기적 특성을 확인 하였으며, 측정 온도를 $25^{\circ}C$, $85^{\circ}C$, $125^{\circ}C$로 변화시켜가며 제작된 비휘발성 메모리 소자의 열적 안정성에 관하여 연구하였다.

  • PDF

RIE기반 저결함 결정질실리콘 표면 Texturing패턴 연구

  • 정지희;윤경식;이병찬;박광묵;이명복
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2009년도 제38회 동계학술대회 초록집
    • /
    • pp.283-283
    • /
    • 2010
  • 17~18% 대역의 고효율 결정질실리콘 태양전지를 양산하기 위하여 국내외에서 다양한 연구개발이 수행되고 있으며 국내 다결정실리콘 태양전지 양산에서도 새로운 구조와 개념에 입각한 공정기술과 관련 장비의 국산화에 집중적인 투자를 진행하고 있다. 주지하는 바와 같이, 태양전지의 광전효율은 표면에 입사되는 태양광의 반사를 제외하면 흡수된 광자에 의해 생성되는 전자-정공쌍의 상대적인 비율인 내부양자효율에 의존하게 된다. 실제 생성된 전자-정공쌍은 기판재료의 결정상태와 전기광학적 물성 등에 의해 일부가 재결합되어 2차적인 광자의 생성이나 열로서 작용하고 최종적으로 전자와 정공이 완전히 분리되고 전극에 포집되어 실질적인 유효전류로 작용한다. 16% 이상의 고효율 결정질 실리콘 태양전지 양산이 요구되고 있는 현실에서 광전효율 개선 위해 가장 우선적으로 고려되어야 할 변수는 입력 태양광스펙트럼에 대한 결정질 실리콘 표면반사율을 최소화하여 광흡수를 극대화하는 것이라 할 수 있다. 현재까지 다결정 실리콘 표면을 화학적으로 혹은 플라즈마이온으로 50-100nm 직경의 바늘형 피라미드형상으로 texturing 함으로 단파장대역에서 광반사율의 감소를 기대할 수 있기 때문에 결정질실리콘 태양전지효율 개선에 긍정적인 영향을 미치는 것으로 알려져 있다. 고효율 다결정실리콘 태양전지 양산공정에 적용하기 위해 마스크를 사용하지 않는, RIE기반 건식 저반사율 결정질실리콘 표면 texturing 패턴연구를 수행하였다. 마스크없이 표면 texturing이 완료된 시료들에 대하여 A1.5G 표준태양광스펙트럼의 300-1100nm 파장대역에서 반사율과 minority carrier들의 life time 분포를 측정하고 검토하여 공정조건을 최적화 하였다. 저반사율의 건식 결정질실리콘 표면 texturing에 가장 적합한 플라즈마파워는 100W 내외로 낮았고 $SF_6/O_2$ 혼합비율은 0.8~0.9 범위엿다. 본 연구에서 확인된 최적의 texturing을 위한 플라즈마공정 조건은 이온에 의한 Si표면원자들의 스퍼터링과 화학반응에 의한 증착이 교차하는 상태로서 확인된 최저 평균반사율은 ~14% 내외였고 p-형 결정질실리콘 표면 texturing 패턴과 minority carrier의 life time 상관는 단결정이 16uS대역에서 14uS대역으로 감소하는 반면에서 다결정은 1.6uS대역에서 1.7uS대역으로 오히려 미세한 증가를 보여 다결정 웨이퍼생산과정에서 발생하는 saw-damage 제거의 긍정적 효과와 texturing공정의 표면 결함발생에 의한 부정적 효과가 상쇄되어 큰 변화를 보이지 않는 것으로 해석된다.

  • PDF

Nano-Mechanics 분석을 통한 질화 텅스텐 확산방지막의 질소 유량에 따른 연구 (Study of Tungsten Nitride Diffusion Barrier for Various Nitrogen Gas Flow Rate by Employing Nano-Mechanical Analysis)

  • 권구은;김성준;김수인;이창우
    • 한국진공학회지
    • /
    • 제22권4호
    • /
    • pp.188-192
    • /
    • 2013
  • 반도체 소자의 소형화, 고집적화로 박막의 다층화 및 선폭 감소로 인한 실리콘 웨이퍼와 금속 박막 사이의 확산을 방지하기 위한 많은 연구가 이루어지고 있다. 본 연구는 tungsten (W)을 주 물질로 증착시 nitrogen (N)의 유량을 2.5~10 sccm으로 변화시키며 증착된 확산방지막의 nano-mechanics 특성에 대해 연구하였다. 증착률, 비저항 및 결정학적 특성을 ${\beta}$-ray backscattering spectroscopy, 4-point probe, X-ray diffraction (XRD)을 이용하여 측정한 후 Nano-indenter를 사용하여 nano-mechanics 특성을 조사하였다. 그 결과 질소 가스 유량이 5 sccm 포함된 박막에서 표면 경도(surface hardness)는 10.07 에서 15.55 GPa로 급격하게 증가하였다. 이후 질소가스의 유량이 7.5 및 10 sccm에서는 표면 경도가 각각 12.65와 12.77 GPa로 질소 가스 유량이 5 sccm인 박막보다 표면경도가 상대적으로 감소하였다. 이는 박막 내 결정질과 비정질의 W과 N의 결합 비율의 차이에 의한 영향으로 생각되며, 또한 압축응력에 기인한 스트레스 증가가 원인으로 판단된다.

대면적 플라즈마 공정에서 자장이 내장형 선형 유도결합형 플라즈마 특성에 미치는 영향에 관한 연구

  • 경세진;이영준;김경남;염근영
    • 한국표면공학회:학술대회논문집
    • /
    • 한국표면공학회 2003년도 춘계학술발표회 초록집
    • /
    • pp.55-55
    • /
    • 2003
  • 최근 높은 해상도의 평판 디스플레이 장치 특히 차세대 TFT-LCD를 개발하기 위해서는 건식식각공정의 개발이 필수 불가결하며 이는 플라즈마 공정장치의 대면적화가 가능해야 한다. 따라서 산업계는 이러한 제조 조건에 알맞는 대면적 플라즈마 반응기 개발을 추구하고 있다. 이를 위해서는 건식식각공정의 개발이 필수 불가결하며 이를 위해선 플라즈마 공정장 치의 대면적화가 가능해야 한다. 이러한 대면적 공정을 위해서는 낮은 공정압력, 고밀도, 높은 플라즈마 균일도가 요구된다. 또한 이러한 대면적 고밀도 플라즈마에의 적용을 위하여 새로운 유도결합형 플라즈마 소오스의 개발이 진행되고 있으며, 안정적인 300mm웨이퍼 공정을 위하여 여러 형태의 안테나가 연구되어지고 있다. 그러나 차세대 TFT-LCD에 적용 가 능하게끔 기존의 ICP 소오스를 직접적으로 대면적화 하는데 있어서는 안테나의 인덕턴스의 값이 키지며, 유전물질의 두께 증가 및 그에 따른 재료비의 상슴에 의해 그 한계점을 나타 내었다. 본 연구에서는 차세대 TFT-LCD 및 POP 대면적 공정에 적용 가능한 고밀도 플라즈마를 발생시키기 위해서 내장형 유도결합형 선형 안테나를 사용하였다. 내장형 유도결합형 선형 안테나가 가지고 있는 고유의 정전기적 결합효과를 최소화시키기 위해 직사각형모양의 플라즈마 챔버(830mm*1,020mm)에서 영구자석을 사용하였다. 영구자석을 사용하여 외부자 장을 인가하였을 때가, 그럴지 않은 때보다 RF 안테나에 걸리는 코일의 전압을 낮춰주었으며, 영구자석의 배열에 따라 코일의 인덕턴스의 값이 크게 변함을 알 수 있었다. 그리고, 최적화된 자장의 배열은 플라즈마의 이온밀도를 증가시켰으며, 플라즈마 균일도 또한 10% 이 내로 유지됨을 알 수 있었다. 따른 식각 메커니즘에 대하여 알아보고자 하였다. $CF_4/Cl_2$ gas chemistry 에 첨 가 가스로 $N_2$와 Ar을 첨 가할 경 우 텅 스텐 박막과 하부 layer 간의 etch selectivity 증가는 관찰되지 않았으며, 반면에 첨가 가스로 $O_2$를 사용할 경우, $O_2$의 첨가량이 증가함에 따라 etch s selectivity 는 계속적으로 증가렴을 관찰할 수 있었다. 이는 $O_2$ 첨가에 따라 형성되는 WOF4 에 의한 텅스텐의 etch rates 의 감소에 비하여, $Si0_2$ 등의 형성에 의한 poly-Si etch rates 이 더욱 크게 감소하였기 때문으로 사료된다. W 과 poly-Si 의 식각 특성을 이해하기 위하여 X -ray photoelectron spectroscopy (XPS)를 사용하였으며, 식각 전후의 etch depth 를 측정하기 위하여 stylus p pmfilometeT 를 이용하였다.X> 피막이 열처리 전후에 보아는 기계적 특성의 변화 양상은 열역학적으로 안정한 Wurzite-AlN의 석출에 따른 것으로 AlN 석출상의 크기에 의존하며, 또한 이러한 영향은 $(Ti_{1-x}AI_{x})N$ 피막에 존재하는 AI의 함량이 높고, 초기에 증착된 막의 업자 크기가 작을 수록 클 것으로 여겨진다. 그리고 환경의 의미의 차이에 따라 경관의 미학적 평가가 달라진 것으로 나타났다.corner$적 의도에 의한 경관구성의 일면을 확인할수 있지만 엄밀히 생각하여 보면 이러한 예의 경우도 최락의 총체적인 외형은 마찬가지로

  • PDF

동기식 256-bit OTP 메모리 설계 (Design of Synchronous 256-bit OTP Memory)

  • 이용진;김태훈;심외용;박무훈;하판봉;김영희
    • 한국정보통신학회논문지
    • /
    • 제12권7호
    • /
    • pp.1227-1234
    • /
    • 2008
  • 본 논문에서는 자동차 전장용 Power IC, 디스플레이 구동 칩, CMOS 이미지 센서 등의 응용분야에서 필요로 하는 동기식 256-bit OTP(one-time programmable) 메모리를 설계하였다. 동기식 256-bit OTP 메모리의 셀은 고전압 차단 트랜지스터 없이 안티퓨즈인 NMOS 커패시터와 액세스 트랜지스터로 구성되어 있다. 기존의 3종류의 전원 전압을 사용하는 대신 로직 전원 전압인 VDD(=1.5V)와 외부 프로그램 전압인 VPPE(=5.5V)를 사용하므로 부가적인 차단 트랜지스터의 게이트 바이어스 전압 회로를 제거하였다. 그리고 프로그램시 전류 제한 없이 전압 구동을 하는 경우 안티퓨즈의 ON 저항 값과 공정 변동에 따라 프로그램 할 셀의 부하 전류가 증가한다. 그러므로 프로그램 전압은 VPP 전원 선에서의 저항성 전압 감소로 인해 상대적으로 증가하는 문제가 있다. 그래서 본 논문에서는 전압 구동 대신 전류 구동방식을 사용하여 OTP 셀을 프로그램 할 때 일정한 부하전류가 흐르게 한다. 그래서 웨이퍼 측정 결과 VPPE 전압은 5.9V에서 5.5V로 0.4V 정도 낮출 수 있도록 하였다. 또한 기존의 전류 감지 증폭기 대신 Clocked 인버터를 사용한 감지 증폭기를 사용하여 회로를 단순화시켰다. 동기식 256-bit OTP IP는 매그나칩 반도체 $0.13{\mu}m$ 공정을 이용하여 설계하였으며, 레이아웃 면적은 $298.4{\times}3.14{\mu}m2$이다.

Buried-Ridge Waveguide Laser Diode 제작 및 특성평가 (Fabrication and characterization of InGaAsP/InP multi-quantum well buried-ridge waveguide laser diodes)

  • 오수환;이지면;김기수;이철욱;고현성;박상기
    • 한국광학회지
    • /
    • 제14권6호
    • /
    • pp.669-673
    • /
    • 2003
  • 본 연구에서는 기존의 ridge waveguide laser diode(RWG LD)보다 ridge폭에 따른 측방향 단일모드 특성이 우수하고 planar 화에 유리하며 측방향의 유효 굴절률차를 ridge 구조에 추가로 성장된 InGaAsP층의 두께로 조절이 가능한 Buried RWG LD를제작하였다. 본 연구에서는 Buried RWG LD를 CBE장치로 InGaAs/InGaAsP multiple quantum well(MQW) 에피 웨이퍼를 성장하고, LPE로 재성장하여 B-RWG LD를 제작하였다. 또한 ridge 폭을 5 $\mu\textrm{m}$와 7 $\mu\textrm{m}$로 하여 B-RWG LD를 제작하고 특성을 비교하여 보았다. 제작된 7 $\mu\textrm{m}$ B-RWG LD에서 광출력이 20㎽에 이를 때까지 고차모드 발진에 의한 kink현상이 일어나지 않았으며, 포화 광출력이 80 ㎽ 이상임을 확인하였다. 제작된 B-RWG LD가 측방향 단일모드로 동작함을 확인하기 위해 FFP을 측정한 결과, ridge 폭이 5 $\mu\textrm{m}$일 때는 2.7I$_{th}$ , ridge 폭이 7 $\mu\textrm{m}$일 때는 2.4I$_{th}$ 까지 단일모드로 동작함을 확인할 수 있다.

저온 Cu-Cu본딩을 위한 12nm 티타늄 박막 특성 분석 (Evaluation of 12nm Ti Layer for Low Temperature Cu-Cu Bonding)

  • 박승민;김윤호;김사라은경
    • 마이크로전자및패키징학회지
    • /
    • 제28권3호
    • /
    • pp.9-15
    • /
    • 2021
  • 최근 반도체 소자의 소형화는 물리적 한계에 봉착했으며, 이를 극복하기 위한 방법 중 하나로 반도체 소자를 수직으로 쌓는 3D 패키징이 활발하게 개발되었다. 3D 패키징은 TSV, 웨이퍼 연삭, 본딩의 단위공정이 필요하며, 성능향상과 미세피치를 위해서 구리 본딩이 매우 중요하게 대두되고 있다. 본 연구에서는 대기중에서의 구리 표면의 산화방지와 저온 구리 본딩에 티타늄 나노 박막이 미치는 영향을 조사하였다. 상온과 200℃ 사이의 낮은 온도 범위에서 티타늄이 구리로 확산되는 속도가 구리가 티타늄으로 확산되는 속도보다 빠르게 나타났고, 이는 티타늄 나노 박막이 저온 구리 본딩에 효과적임을 보여준다. 12 nm 티타늄 박막은 구리 표면 위에 균일하게 증착되었고, 표면거칠기(Rq)를 4.1 nm에서 3.2 nm로 낮추었다. 티타늄 나노 박막을 이용한 구리 본딩은 200℃에서 1 시간 동안 진행하였고, 이후 동일한 온도와 시간 동안 열처리를 하였다. 본딩 이후 측정된 평균 전단강도는 13.2 MPa이었다.