• Title/Summary/Keyword: 웨이퍼 측정

Search Result 366, Processing Time 0.027 seconds

Effects of Ultrathin Co Insertion Layer on Magnetic Anisotropy and GMR Properties of NiFe/Cu/Co Spin Valve Thin Films (NiFe/Cu 계면에 삽입된 Co 층이 NiFe/Cu/Co 스핀밸브 박막의 거대자기저항 특성과 자기이방성에 미치는 영향)

  • 김형준;조권구;주승기
    • Journal of the Korean Magnetics Society
    • /
    • v.9 no.5
    • /
    • pp.251-255
    • /
    • 1999
  • NiFe(60 $\AA$)/Co(0$\AA$$\leq$x$\AA$$\leq$15$\AA$)/Cu(60$\AA$)/Co(30$\AA$) spin valve thin films were prepared on 4$^{\circ}$ tilt-cut Si(111) substrates with a 50 $\AA$ thick Cu underlayer without applying any external magnetic field during the deposition, and the effects of inserted ultrathin Co layer on magnetic anisotropy and GMR properties of the NiFe(60 $\AA$)/Cu(60$\AA$)/Co(30$\AA$) spin valves were investigated. As the ultrathin Co layer was inserted into the NiFe/Cu interface of the spin valves, GMR ratio was increased from about 1.5% to 3.5%, and the easy axis of NiFe(60 $\AA$) layer was rotated by 90$^{\circ}$. Accordingly, it was aligned along the same direction with the easy axis of Co(30 $\AA$)layer. Therefore, squared R-H curves was obtained in the spin valves, which is favorable properties for the digital GMR devices such as MRAM. In order to investigate the change of magnetic anisotropy of NiFe layer of the spin valves in more details,XRD measurement was performed using NiFe(500 $\AA$) and NiFe(500 $\AA$)/Co(10 $\AA$) thin films on the same templates. Strong (220) NiFe peak was observed in both films regardless of the inserted Co layer, so it was thought that the variation of magnetic anisotropy of NiFe layer is from the interface effect, the change of interface from NiFe/Cu to NiFe/Co, rather than the volume effect such as the change of magnetocrystalline effect.

  • PDF

A study on the oxide etching using multi-dipole type magnetically enhanced inductively coupled plasmas (자장강화된 유도결합형 플라즈마를 이용한 산화막 식각에 대한 연구)

  • 안경준;김현수;우형철;유지범;염근영
    • Journal of the Korean Vacuum Society
    • /
    • v.7 no.4
    • /
    • pp.403-409
    • /
    • 1998
  • In this study, the effects of multi-dipole type of magnets on the characteristics of the inductively coupled plasmas and $SiO_2$ etch properties were investigated. As the magnets, 4 pairs of permanent magnets were used and, to etch $SiO_2, C_2F_6, CHF_3, C_4F_8, H_2$, and their combinations were used. The characteristics of the magnetized inductively coupled plasmas were investigated using a Langmuir probe and an optical emission spectrometer, and $SiO_2$ etch rates and the etch selectivity over photoresist were measured using a stylus profilometer. The use of multi-dipole magnets increased the uniformity of the ion density over the substrate location even though no significant increase of ion density was observed with the magnets. The use of the magnets also increased the electron temperature and radical densities while reducing the plasma potential. When $SiO_2$ was etched using the fluorocarbon gases, the significant increase of $SiO_2$ etch rates and also the increase of etch uniformity over the substrate were obtained using the magnets. In case of gas combinations with hydrogen, $C_4F_8/H_2$ showed the highest etch rates and etch selectivities over photoresist among the gas combinations with hydrogen used in the experiment. By optimizing process parameters at 1000 Watts of inductive power with the magnets, the highest $SiO_2$ etch rate of 8000 $\AA$/min could be obtained for 50% $C_4F_8/50% H_2$.

  • PDF

Fabrication and Characteristics of High Efficiency Silicon PERL (passivated emitter and rear locally-diffused cell) Solar Cells (PERL (passivated emitter and rear locally-diffused cell) 방식을 이용한 고효율 Si 태양전지의 제작 및 특성)

  • Kwon, Oh-Joon;Jeoung, Hun;Nam, Ki-Hong;Kim, Yeung-Woo;Bae, Seung-Chun;Park, Sung-Keoun;Kwon, Sung-Yeol;Kim, Woo-Hyun;Kim, Ki-Wan
    • Journal of Sensor Science and Technology
    • /
    • v.8 no.3
    • /
    • pp.283-290
    • /
    • 1999
  • The $n^+/p/p^+$ junction PERL solar cell of $0.1{\sim}2{\Omega}{\cdot}cm$ (100) p type silicon wafer was fabricated through the following steps; that is, wafer cutting, inverted pyramidally textured surfaces etching by KOH, phosphorus and boron diffusion, anti-reflection coating, grid formation and contact annealing. At this time, the optical characteristics of device surface and the efficiency of doping concentration for resistivity were investigated. And diffusion depth and doping concentration for n+ doping were simulated by silvaco program. Then their results were compared with measured results. Under the illumination of AM (air mass)1.5, $100\;mW/cm^2$ $I_{sc}$, $V_{oc}$, fill factor and the conversion efficiency were 43mA, 0.6 V, 0.62. and 16% respectively.

  • PDF

$SiO_2/Si_3N_4/SiO_2$$Si_3N_4/SiO_2/Si_3N_4$ 터널 장벽을 사용한 금속 실리사이드 나노입자 비휘발성 메모리소자의 열적 안정성에 관한 연구

  • Lee, Dong-Uk;Kim, Seon-Pil;Han, Dong-Seok;Lee, Hyo-Jun;Kim, Eun-Gyu;Yu, Hui-Uk;Jo, Won-Ju
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2010.02a
    • /
    • pp.139-139
    • /
    • 2010
  • 금속 실리사이드 나노입자는 열적 및 화학적 안정성이 뛰어나고, 절연막내에 일함수 차이에 따라 깊은 양자 우물구조가 형성되어 비휘발성 메모리 소자를 제작할 수 있다. 그러나 단일 $SiO_2$ 절연막을 사용하였을 경우 저장된 전하의 정보 저장능력 및 쓰기/지우기 시간을 향상시키는 데 물리적 두께에 따른 제한이 따른다. 본 연구에서는 터널장벽 엔지니어링을 통하여 물리적인 두께는 단일 $SiO_2$ 보다는 두꺼우나 쓰기/지우기 동작을 위하여 인가되는 전기장에 의하여 상대적으로 전자가 느끼는 상대적인 터널 절연막 두께를 감소시키는 방법으로 동작속도를 향상 시킨 $SiO_2/Si_3N_4/SiO_2$$Si_3N_4/SiO_2/Si_3N_4$ 터널 절연막을 사용한 금속 실리사이드 나노입자 비휘발성 메모리를 제조하였다. 제조방법은 우선 p-type 실리콘 웨이퍼 위에 100 nm 두께로 증착된 Poly-Si 층을 형성 한 이후 소스와 드레인 영역을 리소그래피 방법으로 형성시켜 트랜지스터의 채널을 형성한 이후 그 상부에 $SiO_2/Si_3N_4/SiO_2$ (2 nm/ 2 nm/ 3 nm) 및 $Si_3N_4/SiO_2/Si_3N_4$ (2 nm/ 3 nm/ 3 nm)를 화학적 증기 증착(chemical vapor deposition)방법으로 형성 시킨 이후, direct current magnetron sputtering 방법을 이용하여 2~5 nm 두께의 $WSi_2$$TiSi_2$ 박막을 증착하였으며, 나노입자 형성을 위하여 rapid thermal annealing(RTA) system을 이용하여 $800{\sim}1000^{\circ}C$에서 질소($N_2$) 분위기로 1~5분 동안 열처리를 하였다. 이후 radio frequency magnetron sputtering을 이용하여 $SiO_2$ control oxide layer를 30 nm로 증착한 후, RTA system을 이용하여 $900^{\circ}C$에서 30초 동안 $N_2$ 분위기에서 후 열처리를 하였다. 마지막으로 thermal evaporator system을 이용하여 Al 전극을 200 nm 증착한 이후 리소그래피와 식각 공정을 통하여 채널 폭/길이 $2{\sim}5{\mu}m$인 비휘발성 메모리 소자를 제작하였다. 제작된 비휘발성 메모리 소자는 HP 4156A semiconductor parameter analyzer와 Agilent 81101A pulse generator를 이용하여 전기적 특성을 확인 하였으며, 측정 온도를 $25^{\circ}C$, $85^{\circ}C$, $125^{\circ}C$로 변화시켜가며 제작된 비휘발성 메모리 소자의 열적 안정성에 관하여 연구하였다.

  • PDF

RIE기반 저결함 결정질실리콘 표면 Texturing패턴 연구

  • Jeong, Ji-Hui;Yun, Gyeong-Sik;Lee, Byeong-Chan;Park, Gwang-Muk;Lee, Myeong-Bok
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2010.02a
    • /
    • pp.283-283
    • /
    • 2010
  • 17~18% 대역의 고효율 결정질실리콘 태양전지를 양산하기 위하여 국내외에서 다양한 연구개발이 수행되고 있으며 국내 다결정실리콘 태양전지 양산에서도 새로운 구조와 개념에 입각한 공정기술과 관련 장비의 국산화에 집중적인 투자를 진행하고 있다. 주지하는 바와 같이, 태양전지의 광전효율은 표면에 입사되는 태양광의 반사를 제외하면 흡수된 광자에 의해 생성되는 전자-정공쌍의 상대적인 비율인 내부양자효율에 의존하게 된다. 실제 생성된 전자-정공쌍은 기판재료의 결정상태와 전기광학적 물성 등에 의해 일부가 재결합되어 2차적인 광자의 생성이나 열로서 작용하고 최종적으로 전자와 정공이 완전히 분리되고 전극에 포집되어 실질적인 유효전류로 작용한다. 16% 이상의 고효율 결정질 실리콘 태양전지 양산이 요구되고 있는 현실에서 광전효율 개선 위해 가장 우선적으로 고려되어야 할 변수는 입력 태양광스펙트럼에 대한 결정질 실리콘 표면반사율을 최소화하여 광흡수를 극대화하는 것이라 할 수 있다. 현재까지 다결정 실리콘 표면을 화학적으로 혹은 플라즈마이온으로 50-100nm 직경의 바늘형 피라미드형상으로 texturing 함으로 단파장대역에서 광반사율의 감소를 기대할 수 있기 때문에 결정질실리콘 태양전지효율 개선에 긍정적인 영향을 미치는 것으로 알려져 있다. 고효율 다결정실리콘 태양전지 양산공정에 적용하기 위해 마스크를 사용하지 않는, RIE기반 건식 저반사율 결정질실리콘 표면 texturing 패턴연구를 수행하였다. 마스크없이 표면 texturing이 완료된 시료들에 대하여 A1.5G 표준태양광스펙트럼의 300-1100nm 파장대역에서 반사율과 minority carrier들의 life time 분포를 측정하고 검토하여 공정조건을 최적화 하였다. 저반사율의 건식 결정질실리콘 표면 texturing에 가장 적합한 플라즈마파워는 100W 내외로 낮았고 $SF_6/O_2$ 혼합비율은 0.8~0.9 범위엿다. 본 연구에서 확인된 최적의 texturing을 위한 플라즈마공정 조건은 이온에 의한 Si표면원자들의 스퍼터링과 화학반응에 의한 증착이 교차하는 상태로서 확인된 최저 평균반사율은 ~14% 내외였고 p-형 결정질실리콘 표면 texturing 패턴과 minority carrier의 life time 상관는 단결정이 16uS대역에서 14uS대역으로 감소하는 반면에서 다결정은 1.6uS대역에서 1.7uS대역으로 오히려 미세한 증가를 보여 다결정 웨이퍼생산과정에서 발생하는 saw-damage 제거의 긍정적 효과와 texturing공정의 표면 결함발생에 의한 부정적 효과가 상쇄되어 큰 변화를 보이지 않는 것으로 해석된다.

  • PDF

Study of Tungsten Nitride Diffusion Barrier for Various Nitrogen Gas Flow Rate by Employing Nano-Mechanical Analysis (Nano-Mechanics 분석을 통한 질화 텅스텐 확산방지막의 질소 유량에 따른 연구)

  • Kwon, Ku Eun;Kim, Sung Joon;Kim, Soo In;Lee, Chang Woo
    • Journal of the Korean Vacuum Society
    • /
    • v.22 no.4
    • /
    • pp.188-192
    • /
    • 2013
  • Many studies have been conducted for preventing from diffusion between silicon wafer and metallic thin film due to a decrease of line-width and multi-layer thin film for miniaturization and high integration of semiconductor. This paper has focused on the nano-mechanical property of diffusion barrier which sample is prepared for various gas flow rate of nitrogen with tungsten (W) base from 2.5 to 10 sccm. The deposition rate, resistivity and crystallographic properties were measured by a ${\beta}$-ray back-scattering spectroscopy, 4-point probe and x-ray diffraction (XRD), respectively. We also has investigated the nano-mechanical property using the nano-indenter. As a result, the surface hardness of W-N thin film was increased rapidly from 10.07 to 15.55 GPa when the nitrogen gas flow was increased from 2.5 to 5 sccm. And the surface hardness of W-N thin film had 12.65 and 12.77 GPa at the nitrogen gas flow of 7.5 and 10 sccm respectively. These results were decreased by the comparison with the W-N thin film at nitrogen gas flow of 5 sccm. It was inferred that these severe changes were caused by the stoichiometric difference between the crystalline and amorphous state in W-N thin film. In addition, these results were caused by increased compressive stress.

대면적 플라즈마 공정에서 자장이 내장형 선형 유도결합형 플라즈마 특성에 미치는 영향에 관한 연구

  • 경세진;이영준;김경남;염근영
    • Proceedings of the Korean Institute of Surface Engineering Conference
    • /
    • 2003.05a
    • /
    • pp.55-55
    • /
    • 2003
  • 최근 높은 해상도의 평판 디스플레이 장치 특히 차세대 TFT-LCD를 개발하기 위해서는 건식식각공정의 개발이 필수 불가결하며 이는 플라즈마 공정장치의 대면적화가 가능해야 한다. 따라서 산업계는 이러한 제조 조건에 알맞는 대면적 플라즈마 반응기 개발을 추구하고 있다. 이를 위해서는 건식식각공정의 개발이 필수 불가결하며 이를 위해선 플라즈마 공정장 치의 대면적화가 가능해야 한다. 이러한 대면적 공정을 위해서는 낮은 공정압력, 고밀도, 높은 플라즈마 균일도가 요구된다. 또한 이러한 대면적 고밀도 플라즈마에의 적용을 위하여 새로운 유도결합형 플라즈마 소오스의 개발이 진행되고 있으며, 안정적인 300mm웨이퍼 공정을 위하여 여러 형태의 안테나가 연구되어지고 있다. 그러나 차세대 TFT-LCD에 적용 가 능하게끔 기존의 ICP 소오스를 직접적으로 대면적화 하는데 있어서는 안테나의 인덕턴스의 값이 키지며, 유전물질의 두께 증가 및 그에 따른 재료비의 상슴에 의해 그 한계점을 나타 내었다. 본 연구에서는 차세대 TFT-LCD 및 POP 대면적 공정에 적용 가능한 고밀도 플라즈마를 발생시키기 위해서 내장형 유도결합형 선형 안테나를 사용하였다. 내장형 유도결합형 선형 안테나가 가지고 있는 고유의 정전기적 결합효과를 최소화시키기 위해 직사각형모양의 플라즈마 챔버(830mm*1,020mm)에서 영구자석을 사용하였다. 영구자석을 사용하여 외부자 장을 인가하였을 때가, 그럴지 않은 때보다 RF 안테나에 걸리는 코일의 전압을 낮춰주었으며, 영구자석의 배열에 따라 코일의 인덕턴스의 값이 크게 변함을 알 수 있었다. 그리고, 최적화된 자장의 배열은 플라즈마의 이온밀도를 증가시켰으며, 플라즈마 균일도 또한 10% 이 내로 유지됨을 알 수 있었다. 따른 식각 메커니즘에 대하여 알아보고자 하였다. $CF_4/Cl_2$ gas chemistry 에 첨 가 가스로 $N_2$와 Ar을 첨 가할 경 우 텅 스텐 박막과 하부 layer 간의 etch selectivity 증가는 관찰되지 않았으며, 반면에 첨가 가스로 $O_2$를 사용할 경우, $O_2$의 첨가량이 증가함에 따라 etch s selectivity 는 계속적으로 증가렴을 관찰할 수 있었다. 이는 $O_2$ 첨가에 따라 형성되는 WOF4 에 의한 텅스텐의 etch rates 의 감소에 비하여, $Si0_2$ 등의 형성에 의한 poly-Si etch rates 이 더욱 크게 감소하였기 때문으로 사료된다. W 과 poly-Si 의 식각 특성을 이해하기 위하여 X -ray photoelectron spectroscopy (XPS)를 사용하였으며, 식각 전후의 etch depth 를 측정하기 위하여 stylus p pmfilometeT 를 이용하였다.X> 피막이 열처리 전후에 보아는 기계적 특성의 변화 양상은 열역학적으로 안정한 Wurzite-AlN의 석출에 따른 것으로 AlN 석출상의 크기에 의존하며, 또한 이러한 영향은 $(Ti_{1-x}AI_{x})N$ 피막에 존재하는 AI의 함량이 높고, 초기에 증착된 막의 업자 크기가 작을 수록 클 것으로 여겨진다. 그리고 환경의 의미의 차이에 따라 경관의 미학적 평가가 달라진 것으로 나타났다.corner$적 의도에 의한 경관구성의 일면을 확인할수 있지만 엄밀히 생각하여 보면 이러한 예의 경우도 최락의 총체적인 외형은 마찬가지로

  • PDF

Design of Synchronous 256-bit OTP Memory (동기식 256-bit OTP 메모리 설계)

  • Li, Long-Zhen;Kim, Tae-Hoon;Shim, Oe-Yong;Park, Mu-Hun;Ha, Pan-Bong;Kim, Young-Hee
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.12 no.7
    • /
    • pp.1227-1234
    • /
    • 2008
  • In this paper is designed a 256-bit synchronous OTP(one-time programmable) memory required in application fields such as automobile appliance power ICs, display ICs, and CMOS image sensors. A 256-bit synchronous memory cell consists of NMOS capacitor as antifuse and access transistor without a high-voltage blocking transistor. A gate bias voltage circuit for the additional blocking transistor is removed since logic supply voltage VDD(=1.5V) and external program voltage VPPE(=5.5V) are used instead of conventional three supply voltages. And loading current of cell to be programmed increases according to RON(on resistance) of the antifuse and process variation in case of the voltage driving without current constraint in programming. Therefore, there is a problem that program voltage can be increased relatively due to resistive voltage drop on supply voltage VPP. And so loading current can be made to flow constantly by using the current driving method instead of the voltage driving counterpart in programming. Therefore, program voltage VPP can be lowered from 5.9V to 5.5V when measurement is done on the manufactured wafer. And the sens amplifier circuit is simplified by using the sens amplifier of clocked inverter type instead of the conventional current sent amplifier. The synchronous OTP of 256 bits is designed with Magnachip $0.13{\mu}m$ CMOS process. The layout area if $298.4{\times}314{\mu}m2$.

Fabrication and characterization of InGaAsP/InP multi-quantum well buried-ridge waveguide laser diodes (Buried-Ridge Waveguide Laser Diode 제작 및 특성평가)

  • 오수환;이지면;김기수;이철욱;고현성;박상기
    • Korean Journal of Optics and Photonics
    • /
    • v.14 no.6
    • /
    • pp.669-673
    • /
    • 2003
  • We fabricated a buried-ridge waveguide laser diode (B-RWG LD) which has more advantages for obtaining lateral single mode operation on the same ridge width and for the planarization of the device surface, compared to the conventional RWG LD. In this LD, the difference of the lateral effective refractive index can be controlled by the thickness of the InGaAsP layer which is grown on the active and the p-InP layers. The InGaAsP multiple quantum well was grown on a n-InP substrate by the CBE. The buried ridge structure was formed by selective wet etchings, followed by liquid phase epitaxy methods. The fabricated LD with the ridge width of 7 ${\mu}{\textrm}{m}$ showed a linear increase of the optical power up to 20 ㎽ without any kinks and a saturated output power of more than 80 ㎽. By measuring the far field pattern, we demonstrate that LDs with the ridge widths of 5 ${\mu}{\textrm}{m}$ and 7 ${\mu}{\textrm}{m}$ were operated in a lateral single mode up to 2.7I$_{th}$ and 2.4I$_{th}$, respectively.ely.

Evaluation of 12nm Ti Layer for Low Temperature Cu-Cu Bonding (저온 Cu-Cu본딩을 위한 12nm 티타늄 박막 특성 분석)

  • Park, Seungmin;Kim, Yoonho;Kim, Sarah Eunkyung
    • Journal of the Microelectronics and Packaging Society
    • /
    • v.28 no.3
    • /
    • pp.9-15
    • /
    • 2021
  • Miniaturization of semiconductor devices has recently faced a physical limitation. To overcome this, 3D packaging in which semiconductor devices are vertically stacked has been actively developed. 3D packaging requires three unit processes of TSV, wafer grinding, and bonding, and among these, copper bonding is becoming very important for high performance and fine-pitch in 3D packaging. In this study, the effects of Ti nanolayer on the antioxidation of copper surface and low-temperature Cu bonding was investigated. The diffusion rate of Ti into Cu is faster than Cu into Ti in the temperature ranging from room temperature to 200℃, which shows that the titanium nanolayer can be effective for low-temperature copper bonding. The 12nm-thick titanium layer was uniformly deposited on the copper surface, and the surface roughness (Rq) was lowered from 4.1 nm to 3.2 nm. Cu bonding using Ti nanolayer was carried out at 200℃ for 1 hour, and then annealing at the same temperature and time. The average shear strength measured after bonding was 13.2 MPa.