• Title/Summary/Keyword: 어셈블리

Search Result 222, Processing Time 0.028 seconds

Real-time Implementation of Multi-channel AMR Speech Coder (멀티채널 AMR 음성부호화기의 실시간 구현)

  • 지덕구;박만호;김형중;윤병식;최송인
    • The Journal of the Acoustical Society of Korea
    • /
    • v.20 no.8
    • /
    • pp.19-23
    • /
    • 2001
  • DSP-based implementation is pervasive in wireless communication parts for systems and handsets according to developing high-speed and low-power programmable Digital Signal Processor (DSP). In this paper, we present a real-time implementation of multi-channel Adaptive Multi-rate (AMR) speech coder. The real-time implementation of an AMR algorithm is achieved using 32-bit fixed-point TMS320C6202 DSP chip that operates at 250 MHz. We performed cross compile, linear assembly optimization and TMS320C62xx assembly optimization for real-time implementation. Furthermore, speech data input/output function and communication function with external CPU is included in an AMR speech coder. The AMR Speech coder developed using DSP EVM board was evaluated in ETRI IMT-2000 Test-bed system.

  • PDF

3-D Solder Paste Inspection Based on B-spline Surface Approximation (B-spline 표면 근사화 기반의 3차원 솔더 페이스트 검사)

  • Lee, Joon-Jae;Lee, Byoung-Gook;Yoo, Jae-Chil
    • Journal of the Korean Society for Industrial and Applied Mathematics
    • /
    • v.10 no.1
    • /
    • pp.31-45
    • /
    • 2006
  • Recently advanced device and sophisticated manufacture process by high-density, high-integration require critical inspection criteria in SMT(surface mounting technologies). Especially for solder paste which come out over 60% of inferior goods of all product, 3-dimensional inspection replaces 2-D inspection as a effectiveness substitute of this trend. Therefore this paper proposes a fast 3-D inspection system and measurement algorithm automatically inspecting 3-D solder paste of PCB in SMT assembly line. The proposed method generates 3-D surface of data using B-spline algorithm and then extracts to inspect the pad.

  • PDF

A study on forming a spacer for wafer-level CIS(CMOS Image Sensor) assembly (CMOS 이미지 센서의 웨이퍼 레벨 어셈블리를 위한 스페이스 형성에 관한 연구)

  • Kim, Il-Hwan;Na, Kyoung-Hwan;Kim, Hyeon-Cheol;Chun, Kuk-Jin
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.45 no.2
    • /
    • pp.13-20
    • /
    • 2008
  • This paper describes the methods of spacer-fabrication for wafer-level CIS(CMOS Image Sensor) assembly. We propose three methods using SU-8, PDMS and Si-interposer for the spacer-fabrication. For SU-8 spacer, novel wafer rotating system is developed and for PDMS(poly-dimethyl siloxane) spacer, new fabrication-method is used to bond with alignment of glass/PDMS/glass structure. And for Si-interposer, DFR(Dry Film Resist) is used as adhesive layer. The spacer using Si-interposer has the strongest bonding strength and the strength is 32.3MPa with shear.

Effect of Nafion Membrane Etching for Proton Exchange Membrane Fuel Cell (고분자전해질형 연료전지에서 Nafion막 에칭의 영향)

  • Park Kwon Pil;Cho Gyou Jin;Lee Gun Jik;Chun Hai Soo
    • Journal of the Korean Electrochemical Society
    • /
    • v.2 no.4
    • /
    • pp.190-194
    • /
    • 1999
  • Etched Nafion membrane and electrode assemblies were fabricated and those performances were observed in PEMFC. Adhesion of membrane to electrode increased with abrasion of membrane surface. Membrane surface ething results in reduction of hot pressing temperature, as a consequence, in improving of cell performance. It was found that Nafion etching was effective in painting method. The optimum content of electrode catalyst should be selected according to etching intensity.

Performance Analysis for Fine-Grained SW Offloading in Intelligent Memory System (Intelligent한 메모리 시스템에서의 Fine-Grained SW Offloading을 위한 성능 분석)

  • Heo, Ingoo;Kim, Yongjoo;Lee, Jinyong;Lee, Jihoon;Lee, Jongwon;Paek, Yunheung
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2012.04a
    • /
    • pp.29-32
    • /
    • 2012
  • 전통적으로 컴퓨터의 성능은 중앙 연산 장치 (CPU)의 성능에 따라 좌지우지 되어 왔다. 하지만 CPU의 성능이 지속적인 발전을 거듭하여 무어의 법칙을 비교적 충실히 따라가고 있는 반면, 메모리의 성능은 근래 들어 더디게 발전되는 형국이다. 때문에, CPU와 메모리 간의 성능격차로 인해 메모리의 낮은 성능이 전체 시스템의 성능을 저하시키는 "Memory Wall Problem"은 점점 큰 문제로 대두되고 있다. 이러한 문제를 해결하기 위해 많은 연구에서 메모리 자체의 성능을 발전시키는 것은 물론 메모리 내부에 연산 처리 능력을 추가하여 시스템 전체의 성능을 향상 시키는 시도들을 해왔다. 이 논문에서는 이러한 Intelligent한 메모리 시스템에서의 SW Off-loading을 위한 성능 분석을 다룬다. 이전의 연구들이 주로 큰 단위의 Off-load를 다뤘던 것에 비해 이 논문에서는 작은 단위의 Off-load, 더 정확히는 어셈블리 수준의 Off-load의 효과에 대해 분석한다. 또한 현재의 어셈블리 수준의 Off-load의 한계를 지적하고 이를 극복하기 위한 루프 레벨 Off-load, 새로운 Technology와 아키텍쳐에 대해서도 소개한다.

Robust Optimization of the Solenoid Assembly in Electromagnetic Limited Slip Differential by Considering the Uncertainties in Machining Variables (가공변수의 불확실성을 고려한 전자제어식 차동제한장치 솔레노이드 어셈블리의 강건 최적설계)

  • Oh, Sang-Kyun;Lee, Kwang-Ki;Suh, Chang-Hee;Jung, Yun-Chul;Kim, Young-Suk
    • Transactions of the Korean Society of Mechanical Engineers A
    • /
    • v.35 no.10
    • /
    • pp.1307-1313
    • /
    • 2011
  • The mechanical limited slip differential (LSD) in vehicles is being replaced by the electromagnetic LSD because of its fast response and better active control characteristics. The coil housing made of STS 304 is one of the most important parts in the solenoid assembly of the electromagnetic LSD. High geometrical accuracy is a prerequisite for the manufacture of such coil housings, but precision machining is difficult because of the use of STS 304 thin plate and the variance in machining variables. The aim of this study is to optimize the mean and variance of the shape accuracy in the coil housing by finding a robust solution for the machining process conditions. The mean and standard deviation of the jaw contact pressure, cutting speed, and feed rate are considered to be the major parameters for minimizing the geometrical mean and variance. The response surface model based on the second-order Taylor series is combined together to minimize the mean and variance of the shape accuracy of the coil housing.

운영체계 소프트웨어

  • Gang, Seok-Yeol
    • ETRI Journal
    • /
    • v.8 no.2
    • /
    • pp.83-91
    • /
    • 1986
  • 컴퓨터의 많은 응용에 따라 분산처리, 실시간처리, 고장감내처리 등에 대해 운영체계의 연구가 많이 되어왔다. 본고는 한국형 전전자교환기인 TDX-1 시스팀에서 사용된 TDXOS의 실현과 그 특성에 관해 서술하였다. TDXOS는 고실시간처리(Hard real time processing)와 분산처리, 컴퓨터의 이중화, 과부하제어, 실시간 디버거(Debugger) 들을 실현하였으며 뱅크(Bank)시스팀 형태의 메모리 관리기법이 사용되었다. 특히, 소형 마이크로프로세서(Z80) 및 어셈블리 언어에 최적의 동작 환경을 제공하도록 설계되어 실시간의 효율이 최대화되었다.

  • PDF

Fast Software Implementation of Public key Systems (공개키 암호시스템의 고속 구현)

  • 황효선;임채훈
    • Proceedings of the Korea Institutes of Information Security and Cryptology Conference
    • /
    • 1997.11a
    • /
    • pp.232-247
    • /
    • 1997
  • 공개키 암호시스템의 구현을 위해서는 큰 수들 간의 모듈라 연산 라이브러리를 구축해야 한다. 본 논문에서는 C 언어 및 부분적인 어셈블리어를 사용하여 구축된 모듈라 연산 라이브러리를 이용하여 모듈라 멱승 연산에 바탕을 둔 대표적인 공개키 암호시스템인 RSA, Diffie-Hellman및 한국 디지탈서명 표준(안)인 KCDSA 등을 다양한 컴퓨터 기종에서 구현한 결과를 제시한다.

  • PDF

Implementation of Noise Reduction for Digital Video Camcorder (디지털비디오캠코더 소음 저감 알고리즘 구현)

  • Park Jaeha;Oh Yoonhak;Lee Hyuckjae
    • Proceedings of the Acoustical Society of Korea Conference
    • /
    • autumn
    • /
    • pp.249-252
    • /
    • 2004
  • 본 논문에서는 TeakLite DSP 프로세서를 이용하여 캠코더에서 레코딩을 할 때 모터 소음과 주변 잡음이 입력되어 오디오 신호의 명료도가 떨어지는 문제점을 해결하기 위한 잡음 제거 기법의 실시간 구현에 대해서 기술하고자 한다. 잡음 제거를 위해서는 일반적으로 많이 사용되고 있는 Spectral Subtraction 기법을 사용하였다. 알고리즘 구현시 MIPS 감소에 효과적이었던 최적화 기법들을 적용하여 TeakLite DSP 프로세서에서 최적화되어 동작하도록 하였다. 최적화된 Spectral Subtraction 어셈블리 코드는 TeakLite DSP 프로세서에서 32 kHz, 16 bit 입력에 대해 40 MIPS에서 동작하였다.

  • PDF