• Title/Summary/Keyword: 수정기

Search Result 1,650, Processing Time 0.035 seconds

Flow Analyses for the Improvement of Uniform Distribution at LOx Manifold of a $30\;ton_f$ Full-scaled Combustor (30톤급 실물형 연소기 산화제 매니폴드 유동해석을 통한 유량 균일성 개선)

  • Kim, Hong-Jip;Kim, Seong-Ku;Kim, Jong-Kyu;Han, Yeoung-Min;Choi, Hwan-Seok
    • Journal of the Korean Society of Propulsion Engineers
    • /
    • v.12 no.3
    • /
    • pp.16-23
    • /
    • 2008
  • Flow analyses have been performed to investigate the uniformity of propellant flow through the oxidizer manifold of a 30 tonf full-scaled combustor. Injectors were simulated as porous medium layers of equivalent pressure drops. The uniformity of oxidizer propellant has been analyzed for various diameters of holes in vertical/horizontal distributors and configurations of oxidizer inlet to propose an improved design solution. It has been proven that the mass flow uniformity were improved by adjusting the holes in vertical/horizontal distributors.

A Feature Selection Technique for Multi-lingual Character Recognition (TV 제어 메뉴의 다국적 언어 인식을 위한 특징 선정 기법)

  • Kang, Keun-Seok;Park, Hyun-Jung;Kim, Ho-Joon
    • Proceedings of the Korean Society of Broadcast Engineers Conference
    • /
    • 2005.11a
    • /
    • pp.199-202
    • /
    • 2005
  • TV OSD(On Screen Display) 메뉴 자동검증 시스템에서 다국적 언어의 문자 인식은 표준패턴의 구조적 분석이 쉽지 않을 뿐만 아니라 학습패턴 집합의 규모와 특징의 수가 증가함으로 인하여 특징추출 및 인식 과정에서 방대한 계산량이 요구된다. 이에 본 연구에서는 학습 데이터에 포함되는 다량의 특징 집합으로부터 인식에 필요한 효과적인 특징을 선별함으로써 패턴 분류기의 효율성을 개선하기 위한 방법론을 고찰한다. 이를 위하여 수정된 형태의 Adaboost 기법을 제안하고 이를 적용한 실험 결과로부터 그 유용성을 고찰한다. 제안된 알고리즘은 초기의 특징 집합을 취약한 성능을 갖는 다수의 분류기(classifier)로서 고려하며, 이로부터 반복학습을 통하여 개선된 분류기를 점진적으로 선별해 나가게 된다. 학습의 원리는 주어진 학습패턴 집합에 기초하여 일종의 교사학습(supervised learning) 방식으로 이루어진다. 각 패턴에 할당된 가중치 값은 각 단계에서 산출되는 분류결과에 따라 적응적으로 수정되어 반복학습이 진행됨에 따라 점차 보완적 성능을 갖는 분류기를 선택할 수 있게 한다. 즉, 주어진 각 학습패턴에 대하여 초기에 균등한 가중치가 부여되며, 반복학습의 각 단계에서 적용되는 분류기의 출력을 분석하여 오분류된 패턴의 가중치 분포를 증가시켜 나간다. 본 연구에서는 실제 응용으로서 OSD 메뉴검증 시스템을 대상으로 제안된 이론을 적용하고 그 타당성을 평가한다.

  • PDF

Implementation of a tactic manager for the target motion analysis simulation of a submarine (잠수함의 표적기동분석 시뮬레이션을 위한 전술처리기의 구현)

  • Cho, Doo-Yeoun;Son, Myeong-Jo;Cha, Ju-Hwan;Lee, Kyu-Yeul;Kim, Tae-Wan;Ko, Yong-Seog
    • Journal of the Korea Society for Simulation
    • /
    • v.16 no.3
    • /
    • pp.65-74
    • /
    • 2007
  • A tactic manager which can change the behavior of a simulation model according to the tactic definition file has been studied and implemented. Based on the DEVS(discrete event system specification) formalism, we generated a simulation model which is equipped with the inter ace to the tactic manager. To demonstrate the effectiveness of the tactic manager, a target motion analysis simulation of the warfare between a submarine and a surface ship is simulated.

  • PDF

플랜트 경년수와 부하율 변동

  • 한국원자력산업회의
    • Nuclear industry
    • /
    • v.7 no.4 s.50
    • /
    • pp.82-83
    • /
    • 1987
  • 서방세계 254기의 원자로 부하율 변동수치를 최근의 데이터$\cdot$베이스에 따라 수정하여 여기에 소개한다.

  • PDF

Design of Efficient 8bit CMOS AD Converter for SOC Application (SOC 응용을 위한 효율적인 8비트 CMOS AD 변환기 설계)

  • Kwon, Seung-Tag
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.45 no.12
    • /
    • pp.22-28
    • /
    • 2008
  • This paper designed a efficient 8-bit CMOS analog-to-digital converter(ADC) for an SOC(System On Chip) application. The architecture consists of two modified 4-bit full-flash ADCs, it has been designed using a more efficient architecture. This is to predict roughly the range in which input signal residers and can be placed in the proximity of input signal based on initial prediction. The prediction of input signal is made available by introducing a voltage estimator. For 4-bit resolution, the modified full-flash ADC need only 6 comparators. So a 8-bit ADC require only 12 comparators and 32 resistors. The speed of this ADC is almost similar to conventional full-flash ADC, but the die area consumption is much less due to reduce numbers of comparators and registors. This architecture uses even fewer comparator than half-flash ADC. The circuits which are implemented in this paper is simulated with LT SPICE tool of computer.