• Title/Summary/Keyword: 소자 결함

Search Result 2,475, Processing Time 0.041 seconds

poly (methylmethacrylate)층에 분산되어 있는 CdTe-CdSe 코어-쉘 나노입자를 사용하여 제작한 비휘발성 메모리 소자의 메모리 메카니즘

  • Yun, Dong-Yeol;Son, Jeong-Min;Kim, Tae-Hwan;Kim, Seong-U;Kim, Sang-Uk
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2011.08a
    • /
    • pp.272-272
    • /
    • 2011
  • 무기물 나노입자를 포함하는 유기물/무기물 나노복합체는 차세대 전자 소자에 쉽게 적용이 가능하고 응용 잠재적 능력이 뛰어나기 때문에 차세대 비휘발성 메모리 소자에 응용하려는 연구가 세계적으로 활발히 진행되고 있다. 본 연구에서는 poly (methylmethacrylate) (PMMA) 절연성 고분자 박막 안에 CdTe와 CdTe-CdSe 코어-쉘 나노입자를 각각 분산시켜 이를 전하의 저장 매체로 사용하는 메모리 소자를 제작하였다. 제작된 각각의 소자에 대한 메모리 메카니즘과 PMMA 박막 안에 분포되어 있는 CdTe-CdSe 코어-쉘 나노입자에서 CdSe 쉘의 전기적 영향에 대하여 연구하였다. 소자에 필요한 용액을 제작하기 위해 서로 다른 용매에 녹아 있는 CdTe-CdSe 나노입자와 PMMA를 혼합하였다. Al 금속을 하부 전극으로 증착한 p-Si (100) 기판 위에 나노입자와 PMMA가 혼합된 용액을 스핀 코팅 방법을 사용하여 박막을 형성한 후, 남아있는 용매를 제거하기 위해 열처리를 하였다. 용매가 모두 제거된 박막위에 금속 마스크를 사용하여 상부 Al 전극을 열증착 방법으로 형성하였다. 나노입자가 포함된 고분자 박막의 메모리 특성을 비교하기 위하여 나노입자가 없는 PMMA층만으로 형성된 소자도 같은 방법으로 제작하였다. 세 가지 종류의 소자에 고주파 정전용량-전압 (C-V) 측정을 한 결과 나노입자가 분산된 PMMA 층으로 제작된 소자에서만 평탄 전압 이동이 관찰되었으며, 이것은 나노입자를 전하 포획 장소로 사용할 수 있다는 것을 확인하였다. 정전용량-시간 (C-t) 측정을 하여 나노입자가 포함된 PMMA 층으로 제작된 메모리 소자의 안정성을 관찰하였다. C-V와 C-t 측정 자료를 바탕으로 제작된 메모리 소자의 메모리 메카니즘과 CdTe-CdSe 코어-쉘 나노입자에서 CdSe 쉘의 역할을 설명하였다.

  • PDF

The Fabrication Characteristics of TFELD (박막형 전기장발광소자 제작 및 특성조사)

  • 곽민기;박연수;김형근;장경동;손상호;이상윤;이상걸
    • Proceedings of the Materials Research Society of Korea Conference
    • /
    • 1994.11a
    • /
    • pp.81-82
    • /
    • 1994
  • 히토류 불화물인 SmF$_3$, PrF$_3$, 및 TbF$_3$를 ZnS 모체에 첨가한 박막 EL소자를 Fig.1과 같이 제작하고 발광중심의 농도변화, 열철, 증착시의 기판온도, 증착되는 막의 두께 등의 조건을 변화시켜서 각 조건에 의존하는 소자의 특성을 X-선회절분석과 분광 스펙트럼 분석으르 바탕으로 해석했다. 광학적 스펙트럼은 발광중심과 모체에 의존하며 기판온도의 변화는 발광층의 결정성 향상에 기여한다는 것을 알았다. 기판 온도의 변화에 의한 막의 결정성 향상과 열처리에 의한 발광중신의 모체내 열확산에 따른 재결정화나 비 방사성이완(non-radiative relaxation)을 일으키는 격자결함의 감소는 EL소자의 발광층내 전도전자에 영향을 미쳐 휘도와 효율의 개선이 이루어짐을 알았다. 소자의 발광층에 흐르는 전도전류와 이동전하량을 각각 Chen-Krupka회로와 Sawyer-Tower회로로 측정했다

  • PDF

Investigation of Pt/Ti, Ni/Ti Diffusion Barrier Characteristics on Copper in DRAM Technology (DRAM 기술에서 구리에 대한 Pt/Ti, Ni/Ti의 확산 방지막 특성에 관한 연구)

  • Noh, Young-Rae;Kim, Youn-Jang;Chang, Sung-Keun
    • Proceedings of the KIEE Conference
    • /
    • 2001.11a
    • /
    • pp.9-11
    • /
    • 2001
  • 차세대 고속 DRAM기술에 사용될 금속인 Cu의 확산 방지막(diffusion harrier) 물질로는 Ta 또는 W 같은 Refractory metal 이 융점(melting point)이 높고 저항값이 낮아 많이 연구 보고되고 있으나, 본 논문에서는 초고주파 소자에서 Au의 확산 방지 막으로 많이 사용되고 있으며. 선택적 증착이 용이한 Pt과 Ni를 MOS 소자의 Cu 확산 방지 막으로 적용하며 어닐링한 후 소자의 게이트 산화막 누설전류($I_{leak}$), 그리고. Si/$SiO_2$ 계면의 trap density 등의 변이를 측정하여 Cu가 소자의 특성 열화에 미치는 영향을 연구하였다. 실험 결과 Pt/Ti($200{\AA}/100{\AA}$)를 적용한 경우 소자 측성 열화가 가장 적었으며. 이는 Copper의 확산 방지막으로 Pt/Ti를 사용하여 전기적 특성 및 계면 특성을 개선시킬 수 있음을 보여 주었다. 이는 SIMS Profile을 통해서도 확인하였다.

  • PDF

Study on the multi-layered Module of embedded passives for high frequency (수동소자 내장형 고주파 적층 모듈 기판의 연구)

  • Lee, W.S.;Yoo, Y.C.;Kim, C.K.;Park, J.C.
    • Proceedings of the Korean Institute of Electrical and Electronic Material Engineers Conference
    • /
    • 2003.05d
    • /
    • pp.21-24
    • /
    • 2003
  • 휴대이동전화의 고성능화, 소형화에 따라서 전자부품들은 고집적화가 요구되고 있다. 이에 따라서 많은 수의 수동부품을 회로 기판 내에 내장화하기 위한 LTCC(Low Temperature Cofired Ceramic: 저온동시소성)기술이 적용된 부품의 출현이 계속되고 있다. 본 연구에서는 이러한 저온동시소성 기술을 활용하여 제품을 개발하기 위해서 고주파수 대역의 소자의 특성을 측정 하였다. 측정된 소자의 특성을 적용하기 위해서 소자 쿠폰을 제작하으며 고주파 회로 분석과 시뮬레이션 결과를 통해서 수동소자가 내장된 PAM( 전력증폭기), FBAR용 모듈 기판을 제작하였다.

  • PDF

A Design of Frequency Tuning Analog Active Element with Voltage-control (전압조절 방식을 이용한 주파수 튜닝 아날로그 능동소자 설계)

  • Lee, Geun-Ho;Kim, Seok;Song, Young-Jin
    • Proceedings of the IEEK Conference
    • /
    • 2000.09a
    • /
    • pp.983-986
    • /
    • 2000
  • 본 논문에서는 저전압(2V) 동작이 가능하도록 완전차동 구조의 아날로그 능동소자에 전압조절을 위한 튜닝 회로를 추가한 능동소자를 제안하였다. 아날로그 능동소자는 이득특성에 영향을 주는 트랜스컨덕턴스값을 증가시키기 위해 CMOS 상보형 캐스코드 방식을 이용하여 구성되었다. 0.25㎛ CMOS n-well 공정 파라미터를 이용한 HSPICE 시뮬레이션 결과, 제안된 아날로그 능동소자는 비우성극점의 제거로 안정성이 향상되었으며, 2V 공급전압하에서 42dB의 이득값과 200MHz의 단위 이득주파수 특성을 나타내었다. 소비전력값은 0.32mW를 나타내었다.

  • PDF

A Numerical Analysis in Piezoelectric Fan Systems (압전세라믹 냉각팬에 대한 수치해석적 연구)

  • Park, Ji-Ho;Kim, Eun-Pil
    • Journal of Advanced Marine Engineering and Technology
    • /
    • v.35 no.8
    • /
    • pp.994-1000
    • /
    • 2011
  • In this study, the piezoelectric fan cooling system is investigated. In order to find the proper geometry and configuration, the numerical model for the flow field and heat transfer investigation is used. A simplified nonlinear deformation model is employed for transient solutions of a piezoelectric fan with the dynamic mesh and user defined function capability. The results show that the cooling is most effective when the length of a piezoelectric fan is 5 cm and the cooling plate is 3 cm. The results can be used to develop a new design method of heat sink for piezoelectric fans.

반도체 부품의 ESD 불량모델과 ESD감도 시험방법

  • Kim, Seong-Min;Ju, Cheol-Won;Kim, Gyeong-Su
    • Electronics and Telecommunications Trends
    • /
    • v.6 no.2
    • /
    • pp.20-33
    • /
    • 1991
  • 반도체 분야에서의 급속한 발전과 함께 소자의 신뢰성을 저하시키는 새로운 요인들이 나타나고 있는데, 그 중 하나가 정전기 문제이다. 소자의 고집적화와 고성능화를 추구하려는 노력이 소자의 크기를 극단적으로 소형화시켰으며, 그러한 소자의 불량임계치(failure threshold)가 일상에서 쉽게 접할 수 있는 정도의 정전기 세기보다 낮아서 소자는 항상 불량을 일으킬 수 있는 환경에 노출되어 있다고 볼 수 있다. 그러므로 반도체 부품을 정전기로부터 보호하기 위한 수단이 필요불가결하게 되었다. 기술선진국에서는 이미 '70년대 말부터 이에 대한 연구가 본격적으로 진행되어 왔고, 실제로 부품 설계시에 보호회로를 삽입하거나 ESD 내성이 강한 부품을 만들기 위한 layout을 특별히 고려하는 등 ESD immunity 개선에 힘써 왔으며, 그 결과 경쟁력 향상의 효과를 거두고 있다. 본 고에서는, 신뢰성 향상 측면에서 정전기 문제 해결을 위한 방법 중에서 ESD내성 평가방법에 관한 내용으로 기본적인 이론과 시험방법론에 대하여 기술하고자 한다.

Study for Transient Pulse Radiation on pMOSFET (pMOSFET의 과도펄스 방사선 영향 연구)

  • Lee, Hyun-Jin;Oh, Seung-Chan;Lee, Nam-Ho;Lee, Min-Su;Lee, Yong-Soo
    • Proceedings of the KIEE Conference
    • /
    • 2009.07a
    • /
    • pp.1698_1699
    • /
    • 2009
  • 핵폭발 등에서 방출되는 과도펄스(Transient pulse) 형태의 방사선이 반도체 소자에 조사되면 소자 내부에서는 짧은 시간에 다량의 전하가 생성된다. 이 전하들이 일정방향으로 증폭된 광전류가 소자의 고장과 오동작을 유발하거나 극단적으로 소진(Burn out)되는 원인이 된다. 본 연구에서는 과도방사선 펄스가 입사하였을 때 pMOSFET 소자 내에 생성되는 전자 정공 쌍(EHP)으로 인해 형성되는 광전류가 소자의 방사선 피해로 나타나는 과정 및 영향을 연구하기 위해 반도체 공정 시뮬레이터를 이용해 전하들의 거동과 광전류 크기를 시뮬레이션하고, 전자가속기에서 실측시험을 병행하였다. 가속기 주변의 전자장을 인한 큰 잡음으로부터 가속기 펄스신호에 의해 pMOSFET에서 발생된 소신호의 광전류를 측정하기 위해서 정밀 신호처리 회로를 구성하였다. 시뮬레이션과 실측시험에서의 결과 비교/분석에서 두 광전류 파형은 유사한 형태를 확인할 수 있었다.

  • PDF

A Space-Tapering Approach for a Rectangular Array (직사각형 어레이를 위한 공간체감 방법)

  • Chang, Byong-Kun
    • The Journal of the Acoustical Society of Korea
    • /
    • v.14 no.1
    • /
    • pp.115-122
    • /
    • 1995
  • It is practical to taper the element (e.g., antenna or sensor) spacing with uniform weight rather than to taper the weights with uniform spacing. In a rectangular array, a triangular grid geometry of elements is more economical than a rectangular grid geometry in terms of reducing the number of elements. A space-tapering approach is proposed to improve the performance of a rectangular phased array with a triangular grid geometry of elements above a ground plane. The effects of space tapering on the main beam width and sidelobe level are discussed. It is shown that the proposed approach improves the sidelobe performance while the main beam width becomes a little broader.

  • PDF

기판 세정공정 변화에 따른 실리콘 웨이퍼/비정질 실리콘 박막 나노계면 및 이종접합 태양전지 소자 특성 연구

  • O, Jun-Ho;Lee, Jeong-Cheol;Kim, Dong-Seok;Kim, Ga-Hyeon
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2014.02a
    • /
    • pp.423.1-423.1
    • /
    • 2014
  • 본 발표에서는 실리콘 이종접합 태양전지에서 중요한 실리콘 웨이퍼 표면/계면 제어에 대하여 발표한다. 다시 말하여, 실리콘 웨이퍼 기판 세정공정 변화에 따른 실리콘 웨이퍼 표면의 소수전하수명(minority carrier lifetime, MCLT) 및 태양전지 소자특성 변화에 대하여 연구하였다. 구체적으로, 실리콘 웨이퍼 클리닝 최초단계로써 KOH damage etching 공정을 도입할 때, 이후 클리닝 공정을 통일하여 적용한 웨이퍼 표면의 MCLT 및 상기 웨이퍼를 이용하여 플라즈마 화학기상증착법(PECVD)을 통하여 제작한 태양전지 소자 효율은 KOH etching 시간이 10분일 때 최대치에 도달한 후 감소하였다. 또한, RCA1, RCA2, Piranha로 이루어진 웨이퍼 클리닝 단계의 사이에, 또는 맨 마지막에 묽힌 불산용액(DHF, 5 %) 처리를 하여 표면 산화막 제거 및 수소종단처리를 하여 기판의 passivation 특성을 향상시키고자 할 때, 불산용액 처리 순서에 따른 웨이퍼 표면의 MCLT 및 태양전지 소자 효율을 비교하였다. 그 결과, 묽은불산용액을 클리닝 단계 사이에 적용하였을 때의 MCLT 및 태양전지 소자의 특성이 더 우수하였다.

  • PDF