• Title/Summary/Keyword: 셀 구조

Search Result 1,311, Processing Time 0.026 seconds

The Structural Behavior and Performance by Span-to-Depth Ratio in Composite Structure of Sandwish System (셀 형상비에 따른 강.콘크리트 복합구조체의 구조적 거동 및 성능)

  • 정연주;정광회;김병석
    • Journal of the Computational Structural Engineering Institute of Korea
    • /
    • v.14 no.2
    • /
    • pp.181-192
    • /
    • 2001
  • 이 논문은 샌드위치식 강-콘크리트 복합구조체에서 상하 강판과 격벽으로 구성되는 셀의 형상비가 거동과 성능에 미치는 영향을 다루었다. 이 구조체에서 셀 형상비는 하중전달 메카니즘과 하중분배능력을 변화시킨다. 따라서 셀 형상비에 따라 부재의 응력수준과 하중저항능력이 변화한다. 이 연구에서는 셀 형상비가 이 구조체의 거동과 성능에 미치는 영향을 규명하기 위해, 두 종류의 샌드위치식 복합구조체에 대해 다양한 셀 형상비를 설정하여 비선형 구조해석을 수행하였다. 해석결과로부터 셀 형상비에 따른 하중전달 메카니즘과 부채 응력에서의 차이점을 도출하였으며, 이들 차이점을 바탕으로 셀 형상비가 전단성능, 휨성능, 하중저항성능에 미치는 영향을 분석하였고, 파괴모드와 연성에 미치는 영향에 대해서도 간략히 언급하였다. 연구결과, 셀 형상비가 증가함에 따라 하부 강판과 콘크리트의 응력수준이 낮아지는 결과를 나타내었다. 이것은 각 부재의 유효휨강성과 유효전단강성 증가를 나타내며, 따라서 구조체의 하중저항성능도 향상되는 것으로 판단된다. 특히 셀 형상비의 증가에 따른 성능향상에서 전단성능이 휨성능에 비해 더 큰 효과를 나타내며, 이러한 차이는 파괴모드와 연성에도 영향을 미칠 것으로 판단된다. 즉, 셀 형상비가 증가함에 따라 구조물의 거동 및 파괴모드는 점차적으로 전단에서 휨으로 변화하고, 이에 따라 구조물의 연성도 점차적으로 향상될 것으로 판단된다.

  • PDF

Simulation Model of Mobile Communication Systems with Hierarchical Cell Structure (이동 통신 시스템의 계층 셀 구조를 위한 시뮬레이션 모델)

  • 김기완;김태훈;김두용;최덕규
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 1998.10a
    • /
    • pp.214-216
    • /
    • 1998
  • 이동 통신 시스템에서는 더 많은 사용자의 수요와 서비스의 질을 향상시키기 위하여 마이크로셀을 포함하는 매크로셀의 계층구조가 설계되고 있다. 그러나 계층 셀 구조를 이용하여 서로 다른 이동 성질을 갖는 사용자를 서비스 할 수 있다. 본 논문에서는 이와 같은 계층 셀 구조의 이동 통신 시스템의 성능을 분석하기 위해 큐잉네트워크 모델을 이용한 시뮬레이션모델을 제안한다. 제안된 모델을 트래픽의 변화에 따른 계층 셀 구조 할당 방식의 연구에 적용될 수 있을 것이다.

  • PDF

SONOS 구조를 가진 플래쉬 메모리 소자의 셀 간 간섭효과 감소

  • Kim, Gyeong-Won;Kim, Hyeon-U;Yu, Ju-Hyeong;Kim, Tae-Hwan;Lee, Geun-U
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2011.02a
    • /
    • pp.125-125
    • /
    • 2011
  • Silicon-oxide-silicon nitride-oxide silicon (SONOS) 구조를 가진 플래쉬 메모리 소자는 기존의 floating gate (FG)를 이용한 플래쉬 메모리 소자에 비해 구동 전압이 낮고, 공정 과정이 간단할 뿐만 아니라 비례 축소가 용이하다는 장점 때문에 차세대 플래쉬 메모리 소자로 많은 연구가 진행되고 있다. SONOS 구조를 가진 플래쉬 메모리에서 소자의 셀 사이즈가 감소함에 따라 발생하는 인접한 셀 간의 간섭 현상에 대한 연구가 소자의 성능 향상에 필요하다. 본 연구에서는 SONOS 구조를 가진 플래쉬 메모리에서 소자의 셀 사이즈가 작아짐에 따라 발생하는 인접한 셀 간의 간섭 현상에 대해 recess field 의 깊이에 따른 변화를 조사하였다. 게이트의 길이가 30nm 이하인 SONOS 구조를 가진 플래쉬 메모리 소자의 구조에서 recess field의 깊이의 변화에 따른 소자의 전기적 특성을 삼차원 시뮬레이션 툴인 sentaurus를 사용하여 계산하였다. 커플링 효과를 확인하기 위해 선택한 셀의 문턱전압이 주변 셀들의 프로그램 상태에 미치는 영향을 관찰하였다. 본 연구에서는 SONOS 구조를 가진 플래쉬 메모리에서 셀 사이에 recess field 를 삽입함으로 인접 셀 간 발생하는 간섭현상의 크기를 줄일 수 있음을 시뮬레이션 결과를 통하여 확인하였다. 시뮬레이션 결과는 recess field 깊이가 증가함에 따라 인접 셀 간 발생하는 간섭현상의 크기가 감소한 반면에 subthreshold leakage current가 같이 증가함을 보여주었다. SONOS 구조를 가진 플래쉬 메모리 소자의 성능향상을 위하여 recess field의 깊이를 최적화 할 필요가 있다.

  • PDF

Performance Evaluation of Mobile Communication System with Multi-layer Cell Structure (다층 셀 구조를 갖는 이동 통신 시스템의 성능 평가)

  • 김기완
    • Proceedings of the Korea Society for Simulation Conference
    • /
    • 1998.03a
    • /
    • pp.17-20
    • /
    • 1998
  • 현재 늘어나는 개인 이동 통신 수요를 만족시키기 위하여 시스템의 용량 증가가 필요하다. 서로 다른 이동성을 갖는 사용자에 대한 서비스를 위해 매크로 셀 내에 마이크로 셀들로 이루어진 다층 셀구조가 제안되고 있다. 본 논문에서는 급증하는 이동 통신 수요를 만족시키기 위한 다층 셀 구조를 갖는 이동 통신 시스템의 성능 분석을 위해 큐잉 네트워크 모델을 이용한 해석적 분석 방법을 제안하고 컴퓨터 시뮬레이션을 이용하여 제안된 해석적 방법의 유효성을 검증한다. 제안된 해석적 방법은 수학적 분석 결과를 얻는데 상당한 용이성을 제공하고, 더 나아가 다층 셀 구조의 채널 할당 방식에 대한 시스템의 성능분석을 위해 사용될 수 있을 것이다.

  • PDF

Performance Analysis for the Handover in Mobile Communication Environment with Multilayered Cell Structure (다층셀 구조를 갖는 이동통신환경에서의 핸드오버 성능분석)

  • Lim, Seog-Ku
    • Journal of the Korea Academia-Industrial cooperation Society
    • /
    • v.8 no.1
    • /
    • pp.73-81
    • /
    • 2007
  • This paper analyzes the performance of the handover in an overlaid micro/macro cellular system suited for mobile communication environments. In proposed model, it is analyzed the performance of case that subscriber who move with high speed does handover to a macrocell instead of doing handover by microcell. For an easy analysis, a circle shaped cell model are assumed both in microcell and macrocell. The reservation channel scheme is adopted in microcell for a low-speed mobile while a scheme using queue is used in macrocell for a high-speed mobile. The analytic results show that the proposed scheme provides a lower handover failure relatively than in a non-overlaid cellular system with slightly increased new call blocking probability.

  • PDF

Study on Preventing Cell Loss in Non-Contentional Shared Multibuffer ATM Switch (비충돌 공유 다중버퍼 ATM스위치 구조에서의 셀 손실 방지에 관한 연구)

  • 조준모
    • Journal of the Korea Society of Computer and Information
    • /
    • v.3 no.2
    • /
    • pp.169-175
    • /
    • 1998
  • There is a shared multibuffer method which can preventing HOL blocking in ATM switch. However, the system still has a problem that reduces the performance of the system because of the cell loss. Therefore, in this paper, preventing of cell loss in non-contentional shared multibuffer switch is suggested. To prevent cell loss, a structure is suggested that a cell can be loss in a certain slot time is stored in the dedicated temporary memory so the cell can be transferred in the next slot time. The simulation result of the structure, this suggested system superior performance than the exited system in cell loss rate and throughput.

  • PDF

Bipolar Pulsed Power Modulator Based on Full-bridge Power Cell Structure (풀브릿지 파워셀 구조 기반의 양극성 펄스 전원장치)

  • Song, Seung-Ho;Lee, Seung-Hee;Ryoo, Hong-Je
    • Proceedings of the KIPE Conference
    • /
    • 2019.07a
    • /
    • pp.254-256
    • /
    • 2019
  • 본 논문은 파워셀 구조를 기반으로 설계된 양극성 펄스 전원장치에 대하여 소개한다. 파워셀은 풀브릿지 구조를 기반으로 설계되었으며, 833V를 출력하는 각 셀이 직렬로 연결되어 고전압을 생성하는 구조를 갖는다. 모든 파워셀의 방전 스위치를 구동하기 위해서 절연된 전력과 신호의 동시공급이 가능한 게이트 회로 구동방안이 제안되었다. 양극성 펄스 출력을 위한 파워셀의 각 래그의 단락을 방지하기 위한 게이트 회로가 설계되었다. 설계된 양극성 펄스 파워 모듈레이터의 동작을 검증하기 위해 테스트 회로가 구현되었다. 시험회로는 출력전압, 펄스 폭, 반복률 가변 조건에서 테스트 되었으며, 이를 통해 제안하는 양극성 펄스 파워 모듈레이터의 구조 및 게이트 구동회로의 신뢰성이 검증되었다.

  • PDF

호안구조용 강판셀공법

  • 박용명;김태진
    • Computational Structural Engineering
    • /
    • v.10 no.4
    • /
    • pp.4-11
    • /
    • 1997
  • 본 기사에서는 호안의 안벽 및 방파제의 조성에 있어 기존 공법에 비해 경제성, 공사기간 및 시공장비 측면에서 유리하며, 특히 대수심 조건에 적합한 강판셀 공법에 대하여 소개하였다. 강판셀공법은 거치식과 근입식 공법으로 분류할 수 있으며 전자는 지반이 양호한 곳에, 후자는 지반이 비교적 연약한 부지에 적합하다. 본 기사에서는 강판셀공법의 설계절차와 실제 시공사례에 대해 소개하였다.

  • PDF

A Study on the Hierarchical Cell Structure for Next Generation Mobile Communication Using HAPS (HAPS를 이용한 차세대 이동 통신용 계층적 셀 구조 연구)

  • Kang Young-Heung
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.30 no.9B
    • /
    • pp.602-609
    • /
    • 2005
  • In this paper, the performance of HCS (hierarchical cell structure), which consists of macro-cell and micro-cell, has been analyzed by assuming that the cells in HAPS (high altitude plat(on station) are tessellated to provide wide coverage, control the co-channel interference and give the higher spectrum efficiency. Since the outside-cell interference factor is well blown to analyze the effects of interference between cells, the effects of interference from the micro-cells into the macro-cells has been estimated using the factor as a performance estimation of HCS in HAPS. HCS served by HAPS can be realized by permitting the suitable power control and the proper number of users in micro-cell because the interference from the micro-cell into the macro-cell is not a function of the distance between cells but a function of the power control and the number of users.

A Design of ATM Firewall Switch using Cell Screening (셀 스크리닝 방식에 기반한 ATM Firewall Switch의 설계)

  • Hong, Seung-Seon;Jeong, Tae-Myeong;Park, Mi-Ryong;Lee, Jong-Hyeop
    • The KIPS Transactions:PartC
    • /
    • v.8C no.4
    • /
    • pp.389-396
    • /
    • 2001
  • 기존의 라우터 기반의 패킷 스크리닝 방식은 ATM 네트워크 상에서는 패킷 수준의 스크리닝 기능의 적용을 위하여 SAR(Segmentation And Reassembly) 과정을 필요로 하기 때문에 고속의 셀 처리를 수행하는 ATM Switch의 셀 처리 속도를 저하시킨다는 문제점을 안고 있다. 본 논문에서는 셀 스크리닝 방식에 기반한 병렬 처리 구조의 ATM Firewall Switch를 제안한다. 제안된 Enhanced ATM Firewall Switch는 셀 단위로 분할된 패킷의 1, 2번 셀들에 대한 검사만을 통하여 스크리닝 기능을 수행하기 때문에 셀 단위의 스크리닝 수행이 가능하며, 정책 캐쉬의 도입을 통해 셀 스크리닝 수행속도를 향상하였다. 또한 독립적인 User Cells Filter 기능 블록의 설계를 통하여 병렬 처리 구조의 셀 스크리닝 수행이 가능하도록 구성하여 셀 지연 시간을 최소화하였다.

  • PDF