• 제목/요약/키워드: 비트 동기화

검색결과 85건 처리시간 0.022초

패킷 전송용 무선 모뎀 구현에 관한 연구 (A Study on the Implementation of Wireless Modem for Packet Transmission)

  • 염지운;조성배;조병록;최형진
    • 한국통신학회논문지
    • /
    • 제19권8호
    • /
    • pp.1536-1547
    • /
    • 1994
  • 본 논문은 패킷전송을 위한 협대역 무선모뎀의 구현과 설계에 대해 다루었다. 모뎀은 송신부, 수신부 그리고 제어부로 구성되어 있다. 송신부는 협대역 필터링과 함께 BP나 변조를 사용하였다. 수신부는 반송파 복구, 비트동기, lock 검출부 등의 기능적인 모듈로 구성되어 있다. 분산 패킷 무선망을 위해 3개의 모뎀을 구현하여 패킷 데이터의 전송을 평가하였다. PC의 RC-232C 포트를 통해 패킷화된 데이터의 전송을 확인하였으며 측정장비를 이용하여 실험 결과 데이타를 그림으로 나타내었다. 본 논문에서 구현된 모뎀은 무선 LAN을 제작하는데 유용하리라 기대된다.

  • PDF

음성/데이터 통합 전송을 위한 무선 CDMA ALOHA 시스템 구상과 그 트래픽 분석 (The wireless CDMA ALOHA System Concept for the Voice/Data Integrated Transmission and Its traffic Analysis)

  • 권기형
    • 한국컴퓨터정보학회:학술대회논문집
    • /
    • 한국컴퓨터정보학회 2010년도 제42차 하계학술발표논문집 18권2호
    • /
    • pp.173-179
    • /
    • 2010
  • 현재 통신 시스템은 무선화와 멀티미디어화의 두 방향으로 진행되고 있으며 이전 시스템에 비해 커다란 전송 용량을 요구하고 있다. 이러한 상황에서 통신 서비스는 서로 다른 전송률과 특징을 가지는 두 개의 다른 서비스 형태로 존재한다. 예를 들어 음성/비디오 서비스는 약간의 오류를 허용하나 실시간 전송이 돼야 하고, 데이터는 실시간성은 떨어지나 하나의 비트 오류라도 재전송을 해야 한다. 음성/데이터 혼합 트래픽의 갑작스러운 증가에 대해 오류가 허용되는 실시간 음성/영상 데이터에 대해 우선 전송하고 지연이 허용되는 일반 데이터는 BER이 낮아진 후에 전송하면 높은 쓰루풋을 갖게 될 것이다. 이 논문에서는 비동기 unslotted ALOHA CDMA 시스템을 가정하여 이 시스템에 대해 혼합된 음성/영상 및 컴퓨터 데이터가 전송될 때 트래픽 용량의 계산식을 유도하였으며 그 결과를 제시하였다. 이를 이용하면 시스템의 트래픽 분석과 변화하는 트래픽에 대해 이론적 해석이 쉬워지리라 본다.

  • PDF

모바일 와이맥스 환경에서의 효율적인 무선링크 자원 활용을 위한 ROHC Optimistic 모드의 개선 방안 (Improved ROHC Optimistic Mode for Efficient Utilization of the Resources in Mobile WiMAX)

  • 김주영;우현제;이미정;권정민
    • 정보처리학회논문지C
    • /
    • 제16C권1호
    • /
    • pp.57-64
    • /
    • 2009
  • 모바일 와이맥스에서 IP 기반의 무선 광대역 서비스를 효율적으로 제공하기 위해, 제한적인 무선링크의 대역폭을 보다 효율적으로 활용하는 방안이 필요하다. 모바일 와이맥스 표준에서 정의된 헤더 압축 기법인 PHS(Payload Header Suppression) 대신에 ROHC(RObust Header Compression) O(Bi-directional Optimistic) 모드를 사용할 경우, 압축효율성과 견고성 면에서 성능을 향상시킬 수 있으나[1, 2], 모바일 와이맥스의 음영서비스 지역이나 비트 에러로 인한 수신단에서의 연속적인 패킷의 손실이 발생할 경우 컴프레서와 디컴프레서가 유지하는 압축 정보가 비동기화되어 O 모드의 패킷 복구 실패율이 증가하게 되므로 이를 보완할 방안이 필요하다. 이에 본 논문에서는, 모바일 와이맥스 환경에서 패킷 손실에 대한 ROHC O 모드의 성능 향상을 위해 O 모드의 압축률과 견고성에 모두 영향을 미치는 Optimistic 파라미터의 값을 동적으로 조절하는 방안을 제안하고, OPNET 시뮬레이터를 사용하여 제안한 방안의 성능 분석을 하였다.

실시간 2차원 웨이블릿 영상압축기의 FPGA 구현 (FPGA Implementation of Real-time 2-D Wavelet Image Compressor)

  • 서영호;김왕현;김종현;김동욱
    • 한국통신학회논문지
    • /
    • 제27권7A호
    • /
    • pp.683-694
    • /
    • 2002
  • 본 논문에서는 2D DWT(Discrete Wavelet Transform)를 이용하여 디지털 영상압축기를 FPGA에서 실시간 동작이 가능하도록 설계하였다. 구현된 웨이블릿을 이용한 영상압축기는 필터링을 수행하는 커널부와 양자화 및 허프만 코딩을 수행하는 양자화/허프만 코더부, 외부 메모리와의 인터페이스를 위한 메모리 제어부, A/D 컨버터로부터 영상을 받아들이기 위한 입력 인터페이스부, 불규칙적인 길이의 허브만 코드값을 32비트의 일정길이로 구성하는 출력 인터페이스부, 메모리와 커널사이 데이터를 정렬하는 메모리 커널 버퍼부, PCI와의 연결을 위한 PCI 입/출력부 그리고 그 밖에 타이밍을 맞추기 위한 여러 작은 모듈들로 구성된다. 열방향 읽기 동작을 행방향 읽기 동작으로 수행하기 위한 메모리 사상방식을 사용하여 외부 메모리에 영상을 저장하고 열방향의 수직 필터링 시 효율적으로 데이터를 메모리로부터 읽을 수 있게 한다. 전체적인 동작은 A/D 컨버터의 필드 신호에 동기하여 전체 하드웨어는 필드 단위로 파이프라인 동작을 하고 필드 단위의 동작은 DWT의 웨이블릿 필터링 레벨에 따라서 동작이 구분된다. 구현된 하드웨어는 APEX2KC EP20K600CB652-7의 FPGA 디바이스에서 11119(45%)개의 LAB와 28352(9%)개의 ESB를 사용하여 하나의 FPGA내에 사상될 수 있었고 부가적인 외부 회로의 필요없이 단일 칩으로써 웨이블릿을 이용한 영상압축을 수행할 수 있었다. 또한 33MHz의 속도에서 초당 30 프레임의 영상을 압축할 수 있어 실시간 영상 압축이 가능하였다.

FPGA/VHDL을 이용한 LILI-128 암호의 고속화 구현에 관한 연구 (On a High-Speed Implementation of LILI-128 Stream Cipher Using FPGA/VHDL)

  • 이훈재;문상재
    • 정보보호학회논문지
    • /
    • 제11권3호
    • /
    • pp.23-32
    • /
    • 2001
  • LILI-128 스트림 암호는 클럭 조절형 스트림 암호방식이며, 이러한 구조는 동기식 논리회로 구현시 속도가 저하되 는 단점이 있다. 즉, 클럭 조절형인 LFSRd는 외부 클럭보다 1~4 배 높은 클럭을 요구하기 때문에 동일한 시스템 클 럭 하에서는 데이터 전송속도에 따른 시스템 성능이 저하된다. 본 논문에서는 귀환/이동에 있어서 랜덤한 4개의 연결 경로를 갖는 4-비트 병렬 LFSRd를 제안하였다. 그리고 ALTERA 사의 FPGA 소자(EPF10K20RC240-3)를 선정하여 그래 픽/VHDL 하드웨어 구현 및 타이밍 시뮬레이션을 실시하였으며, 50MHz 시스템 클럭에서 안정적인 50Mbps (즉, 45 Mbps 수준인 T3급 이상, 설계회로의 최대 지연 시간이 20ns 이하인 조건) 출력 수열이 발생될 수 있음을 확인하였다. 마지막으로, FPGA/VHDL 설계회로를 Lucent ASIC 소자 (LV160C, 0.13$\mu\textrm{m}$ CMOS & 1.5v technology)로 설계 변환 및 타이밍 시뮬레이션한 결과 최대 지연시간이 1.8ns 이하였고, 500 Mbps 이상의 고속화가 가능함을 확인하였다.