• 제목/요약/키워드: 문턱전압이하

검색결과 127건 처리시간 0.025초

낮은 에너지의 $As_{2}^{+}$ 이온 주입을 이용한 얕은 $n^{+}-{p}$ 접합을 가진 70nm NMOSFET의 제작 (70nm NMOSFET Fabrication with Ultra-shallow $n^{+}-{p}$ Junctions Using Low Energy $As_{2}^{+}$ Implantations)

  • 최병용;성석강;이종덕;박병국
    • 대한전자공학회논문지SD
    • /
    • 제38권2호
    • /
    • pp.95-102
    • /
    • 2001
  • Nano-scale의 게이트 길이를 가지는 MOSFET소자는 접합 깊이가 20∼30㎚정도로 매우 얕은 소스/드레인 확장 영역을 필요로 한다. 본 연구에서는 As₂/sup +/ 이온의 10keV이하의 낮은 에너지 이온 주입과 RTA(rapid thermal annealing)공정을 적용하여 20㎚이하의 얕은 접합 깊이와 1.O㏀/□ 이하의 낮은 면저항 값을 가지는 n/sup +/-p접합을 구현 하였다. 이렇게 형성된 n/sup +/-p 접합을 nano-scale MOSFET소자 제작에 적용 시켜서 70㎚의 게이트 길이를 가지는 NMOSFET을 제작하였다. 소스/드레인 확장 영역을 As₂/sup +/ 5keV의 이온 주입으로 형성한 100㎚의 게이트 길이를 가지는 NMOSFET의 경우, 60mV의 낮은 V/sub T/(문턱 전압감소) 와 87.2㎷의 DIBL (drain induced barrier lowering) 특성을 확인하였다. 10/sup 20/㎝/sup -3/이상의 도핑 농도를 가진 abrupt한 20㎚급의 얕은 접합, 그리고 이러한 접합이 적용된 NMOSFET소자의 전기적 특성들은 As₂/sup +/의 낮은 에너지의 이온 주입 기술이 nano-scale NMOSFET소자 제작에 적용될 수 있다는 것을 제시한다.

  • PDF

유도결합 플라즈마를 이용한 $HfAlO_3$ 박막의 선택비 연구

  • 하태경;우종창;엄두승;양설;김창일
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2009년도 추계학술대회 논문집
    • /
    • pp.48-48
    • /
    • 2009
  • 최근 빠른 동작속도와 고 집적도를 얻기 위해 metal oxide semiconductor field effect transistor (MOSFET) 의 크기는 계속 해서 줄어들고 있다. 동시에 게이트의 절연층도 얇아지게 된다. 절연층으로 사용되는 $SiO_2$ 의 두께가 2nm 이하로 얇아 지게 되면 터널링에 의해 누설 전류가 발생하게 된다. 이 문제를 해결하기 위해 $SiO_2$ 를 대체할 고유전체 물질의 연구가 활발하다. 고유전체 물질 중에는 $ZrO_2,\;Al_2O_3,\;HfO_2$ 등이 많이 연구 되어 왔다. 하지만 유전상수 이외에 band gap energy, thermodynamic stability, recrystallization temperature 등의 특성이 좋지 않아 대체 물질로 문제점이 있다. 이를 보안하기 위해 산화물을 합금과 결합시키면 서로의 장점들이 합쳐져 기준들을 만족하는 물질을 만들 수 있고 $HfAlO_3$가 그 중 하나이다. Al를 첨가하는 이유는 문턱전압을 낮추기 위해서다. $HfAlO_3$는 유전상수 18.2, band gap energy 6.5 eV, recrystallization temperature 800 $^{\circ}C$이고 열역학적 특성이 안정적이다. 게이트 절연층은 전극과 기판사이에 적층구조를 이루고 있어 이방성인 드라이 에칭이 필요하고 공정 중 마스크물질과의 선택비가 높아야한다. 본 연구는 $HfAlO_3$박막을 $BCl_3/Ar,\;N_2/BCl_3/Ar$ 유도결합 플라즈마를 이용해 식각했다. 베이스 조건은 RF Power 500 W, DC-bias -100 V, 공정압력 15 mTorr, 기판온도 40 $^{\circ}C$ 이다. 가스비율, RF Power, DC-bias, 공정 압력에 의한 마스크물질과 의 선택비를 알아보았다.

  • PDF

소스 영역으로 오버랩된 TFET의 Channel 도핑 변화 특성 (Channel Doping Effect at Source-Overlapped Gate Tunnel Field-Effect Transistor)

  • 이주찬;안태준;유윤섭
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2017년도 춘계학술대회
    • /
    • pp.527-528
    • /
    • 2017
  • 터널 전계 효과 트랜지스터(tunnel field effect transistor; TFET)의 게이트를 소스 영역으로 오버랩 시킨 구조에서 가우시안으로 P형 도핑한 경우의 전류특성을 조사했다. 제안된 구조는 채널을 P형 도핑하여 험프를 제거하고 가우시안 도핑하여 드레인 벌크영역에서 나타나는 역방향성(ambipolar) 전류를 최소화시켰다. 소스-채널-드레인을 P-P-N으로 구성된 TFET의 구동전류는 P-I-N TFET와 동일하나 문턱전압 이하 기울기(Subthreshold Swing; SS)에서 5배 높은 효율이 관찰되었으며 차단전류는 가우시안 도핑 결과가 일정한 도핑에 비해 약 10배 감소하였고, 역방향성 전류는 100배 감소하였다.

  • PDF

Tri-Gate MOSFET에 SPACER가 단채널 및 열화특성에 미치는 영향 (The impact of Spacer on Short Channel Effect and device degradation in Tri-Gate MOSFET)

  • 백근우;정성인;김기연;이재훈;박종태
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2014년도 추계학술대회
    • /
    • pp.749-752
    • /
    • 2014
  • Spacer 유무와 핀 폭, 채널길이에 따른 n채널 MuGFET의 단채널 및 열화 특성을 비교 분석 하였다. 사용된 소자는 핀 수가 10인 Tri-Gate이며 Spacer 유무에 따른 핀 폭이 55nm, 70nm인 4종류이다. 측정한 소자 특성은 DIBL, subthreshold swing, 문턱전압 변화 (이하 단채널 현상)과 소자열화이다. 측정 결과, 단채널 현상은 spacer가 있는 것이 감소하였고, hot carrier degradation은 spacer가 있고 핀 폭이 작은 것이 소자열화가 적었다. 따라서, spacer가 있는 LDD(Lightly Doped Drain) 구조이며 핀 폭이 작은 설계방식이 단채널 현상 및 열화특성에 더욱 바람직하다.

  • PDF

가우스 함수의 파라미터에 따른 비대칭형 무접합 이중 게이트 MOSFET의 문턱전압 이하 스윙 분석 (Analysis on Subthreshold Swing of Asymmetric Junctionless Double Gate MOSFET for Parameters for Gaussian Function)

  • 정학기
    • 한국전기전자재료학회논문지
    • /
    • 제35권3호
    • /
    • pp.255-263
    • /
    • 2022
  • The subthreshold swing (SS) of an asymmetric junctionless double gate (AJLDG) MOSFET is analyzed by the use of Gaussian function. In the asymmetric structure, the thickness of the top/bottom oxide film and the flat-band voltages of top gate (Vfbf) and bottom gate (Vfbb) could be made differently, so the change in the SS for these factors is analyzed with the projected range and standard projected deviation which are parameters for the Gaussian function. An analytical subthreshold swing model is presented from the Poisson's equation, and it is shown that this model is in a good agreement with the numerical model. As a result, the SS changes linearly according to the geometric mean of the top and bottom oxide film thicknesses, and if the projected range is less than half of the silicon thickness, the SS decreases as the top gate oxide film is smaller. Conversely, if the projected range is bigger than a half of the silicon thickness, the SS decreases as the bottom gate oxide film is smaller. In addition, the SS decreases as Vfbb-Vfbf increases when the projected range is near the top gate, and the SS decreases as Vfbb-Vfbf decreases when the projected range is near the bottom gate. It is necessary that one should pay attention to the selection of the top/bottom oxide thickness and the gate metal in order to reduce the SS when designing an AJLDG MOSFET.

Annealed effect on the Optical and Electrical characteristic of a-IGZO thin films transistor.

  • 김종우;최원국;주병권;이전국
    • 한국재료학회:학술대회논문집
    • /
    • 한국재료학회 2010년도 춘계학술발표대회
    • /
    • pp.53.2-53.2
    • /
    • 2010
  • 지금까지 능동 구동 디스플레이의 TFT backplane에 사용하고 있는 채널 물질로는 수소화된 비정질 실리콘(a-Si:H)과 저온 폴리실리콘(low temperature poly-Si)이 대표적이다. 수소화된 비정질 실리콘은 TFT-LCD 제조에 주로 사용되는 물질로 제조 공정이 비교적 간단하고 안정적이며, 생산 비용이 낮고, 소자 간 특성이 균일하여 대면적 디스플레이 제조에 유리하다. 그러나 a-Si:H TFT의 이동도(mobility)가 1 cm2/Vs이하로 낮아 Full HD 이상의 대화면, 고해상도, 고속 동작을 요구하는 UD(ultra definition)급 디스플레이를 개발하는데 있어 한계 상황에 다다르고 있다. 또한 광 누설 전류(photo leakage current)의 발생을 억제하기 위해서 화소의 개구율(aperture ratio)을 감소시켜야하므로 패널의 투과율이 저하되고, 게이트 전극에 지속적으로 바이어스를 인가 시 TFT의 문턱전압(threshold voltage)이 열화되는 문제점을 가지고 있다. 문제점을 극복하기 위한 대안으로 근래 투명 산화물 반도체(transparent oxide semiconductor)가 많은 관심을 얻고 있다. 투명 산화물 반도체는 3 eV 이상의 높은 밴드갭(band-gap)을 가지고 있어 광 흡수도가 낮아 투명하고, 광 누설 전류의 영향이 작아 화소 설계시 유리하다. 최근 다양한 조성의 산화물 반도체들이 TFT 채널 층으로의 적용을 목적으로 활발하게 연구되고 있으며 ZnO, SnO2, In2O3, IGO(indium-gallium oxide), a-ZTO(amorphous zinc-tin-oxide), a-IZO (amorphous indium-zinc oxide), a-IGZO(amorphous indium-galliumzinc oxide) 등이 그 예이다. 이들은 상온 또는 $200^{\circ}C$ 이하의 낮은 온도에서 PLD(pulsed laser deposition)나 스퍼터링(sputtering)과 같은 물리적 기상 증착법(physical vapor deposition)으로 손쉽게 증착이 가능하다. 특히 이중에서도 a-IGZO는 비정질임에도 불구하고 이동도가 $10\;cm2/V{\cdot}s$ 정도로 a-Si:H에 비해 월등히 높은 이동도를 나타낸다. 이와 같이 a-IGZO는 비정질이 가지는 균일한 특성과 양호한 이동도로 인하여 대화면, 고속, 고화질의 평판 디스플레이용 TFT 제작에 적합하고, 뿐만 아니라 공정 온도가 낮은 장점으로 인해 플렉시블 디스플레이(flexible display)의 backplane 소재로서도 연구되고 있다. 본 실험에서는 rf sputtering을 이용하여 증착한 a-IGZO 박막에 대하여 열처리 조건 변화에 따른 a-IGZO 박막들의 광학적, 전기적 특성변화를 살펴보았고, 이와 더불어 a-IGZO 박막을 TFT에 적용하여 소자의 특성을 분석함으로써, 열처리에 따른 Transfer Curve에서의 우리가 요구하는 Threshold Voltage(Vth)의 변화를 관찰하였다.

  • PDF

Co-sputtered $HfO_2-Al_2O_3$을 게이트 절연막으로 적용한 IZO 기반 Oxide-TFT 소자의 성능 향상 (Enhanced Device Performance of IZO-based oxide-TFTs with Co-sputtered $HfO_2-Al_2O_3$ Gate Dielectrics)

  • 손희근;양정일;조동규;우상현;이동희;이문석
    • 대한전자공학회논문지SD
    • /
    • 제48권6호
    • /
    • pp.1-6
    • /
    • 2011
  • 투명 산화물 반도체 (Transparent Oxide-TFT)를 활성층과 소스/드레인, 게이트 전극층으로 동시에 사용한 비결정 indium zinc oxide (a-IZO), 절연층으로 co-sputtered $HfO_2-Al_2O_3$ (HfAIO)을 적용하여 실온에서 RF-magnetron 스퍼터 공정에 의해 제작하였다. TFT의 게이트 절연막으로써 $HfO_2$ 는 그 높은 유전상수( > 20)에도 불구하고 미세결정구조와 작은 에너지 밴드갭 (5.31eV) 으로 부터 기인한 거친계면특성, 높은 누설전류의 단점을 가지고 있다. 본 연구에서는, 어떠한 추가적인 열처리 공정 없이 co-sputtering에 의해 $HfO_2$$Al_2O_3$를 동시에 증착함으로써 구조적, 전기적 특성이 TFT 의 절연막으로 더욱 적합하게 향상되어진 $HfO_2$ 박막의 변화를 x-ray diffraction (XRD), atomic force microscopy (AFM) and spectroscopic ellipsometer (SE)를 통해 분석하였다. XRD 분석은 기존 $HfO_2$ 의 미세결정 구조가 $Al_2O_3$와의 co-sputter에 의해 비결정 구조로 변한 것을 확인 시켜 주었고, AFM 분석을 통해 $HfO_2$ 의 표면 거칠기를 비교할 수 있는 RMS 값이 2.979 nm 인 것에 반해 HfAIO의 경우 0.490 nm로 향상된 것을 확인하였다. 또한 SE 분석을 통해 $HfO_2$ 의 에너지 밴드 갭 5.17 eV 이 HfAIO 의 에너지 밴드 갭 5.42 eV 로 향상 되어진 것을 알 수 있었다. 자유 전자 농도와 그에 따른 비저항도를 적절하게 조절한 활성층/전극층 으로써의 IZO 물질과 게이트 절연층으로써 co-sputtered HfAIO를 적용하여 제작한 Oxide-TFT 의 전기적 특성은 이동도 $10cm^2/V{\cdot}s$이상, 문턱전압 2 V 이하, 전류점멸비 $10^5$ 이상, 최대 전류량 2 mA 이상을 보여주었다.